]> rtime.felk.cvut.cz Git - fpga/rpi-motor-control.git/commit
zmena hodin pro spi z SCLK (500kHz) na GPCLK (2,4MHZ). Pomoci GPCLK je nyni 'vzorkova...
authorMartin Prudek <prudemar@fel.cvut.cz>
Fri, 27 Mar 2015 10:19:56 +0000 (11:19 +0100)
committerMartin Prudek <prudemar@fel.cvut.cz>
Fri, 27 Mar 2015 10:19:56 +0000 (11:19 +0100)
commitd2356c3c1fdf6e7004675f205ddefc3385efad8f
tree8673ca7a6c0b8af0aae86af708c91755d2435ec1
parentc86aecf15746a9d1bb8ec1df8e94e716aff56a0c
zmena hodin pro spi z SCLK (500kHz) na GPCLK (2,4MHZ). Pomoci GPCLK je nyni 'vzorkovano', zda doslo ke zmene logicke hodnoty na SCLK. Takto je detekovana nabezna a sestupna hrana. Zakladni funkcnost overena na 'spi repeateru'. Pretrvavaji problemy s kodovanim (endianita & prazdny posuvny registr na zacatku prenosu..?).
pmsm-control/rpi_mc_simple_dc.vhdl