]> rtime.felk.cvut.cz Git - fpga/lx-cpu1/lx-dad.git/tree - hw/
Implemented multiple samples per pixel and times tuning in the test software.
[fpga/lx-cpu1/lx-dad.git] / hw /
drwxr-xr-x   ..
-rw-r--r-- 7 .gitignore
-rw-r--r-- 8777 Makefile
-rw-r--r-- 1930 bus_example.vhd
-rw-r--r-- 1932 bus_measurement.vhd
-rw-r--r-- 2304 bus_sensor.vhd
-rw-r--r-- 10552 clockgen.vhd
-rw-r--r-- 1223 cnt_div.vhd
-rw-r--r-- 752 dff2.vhd
-rw-r--r-- 866 dff3.vhd
-rw-r--r-- 8778 lx-dad.ucf
-rw-r--r-- 3621 lx_adc_if.vhd
-rw-r--r-- 4655 lx_crosdom_ser_fifo.vhd
-rw-r--r-- 7920 lx_dad_pkg.vhd
-rw-r--r-- 450 lx_dad_top.prj
-rw-r--r-- 11833 lx_dad_top.vhd
-rw-r--r-- 1309 lx_example_mem.vhd
-rw-r--r-- 1392 measurement_register.vhd
-rw-r--r-- 2422 packager.c
-rw-r--r-- 1353 sensor_mem.vhd
drwxr-xr-x - tb
-rw-r--r-- 1068 util_pkg.vhd
-rw-r--r-- 4536 xilinx_dualport_bram.vhd