]> rtime.felk.cvut.cz Git - fpga/virtex2/blink.git/blob - openMSP430_fpga.ucf
+ Top level design
[fpga/virtex2/blink.git] / openMSP430_fpga.ucf
1 #==============================================================================#
2 # Clock & Reset                                                                #
3 #==============================================================================#
4
5 # V munualu jsou piny prohozeny!
6 #NET "CLK_100MHz"        LOC = "B11" |     PERIOD =  10.0 ns LOW   5.0 ns;
7 NET "CLK_24MHz"         LOC = "A11" |     PERIOD =  41.7 ns LOW  20.9 ns;
8
9 NET "RESET"             LOC = "B6";
10
11
12 #==============================================================================#
13 # 7-Segment Display                                                            #
14 #==============================================================================#
15
16 NET "DISPLAY1<0>"       LOC = "D9";
17 NET "DISPLAY1<1>"       LOC = "C9";
18 NET "DISPLAY1<2>"       LOC = "F11";
19 NET "DISPLAY1<3>"       LOC = "F9";
20 NET "DISPLAY1<4>"       LOC = "F10";
21 NET "DISPLAY1<5>"       LOC = "D10";
22 NET "DISPLAY1<6>"       LOC = "C10";
23
24 NET "DISPLAY2<0>"       LOC = "B9";
25 NET "DISPLAY2<1>"       LOC = "A8";
26 NET "DISPLAY2<2>"       LOC = "B8";
27 NET "DISPLAY2<3>"       LOC = "E7";
28 NET "DISPLAY2<4>"       LOC = "E8";
29 NET "DISPLAY2<5>"       LOC = "E10";
30 NET "DISPLAY2<6>"       LOC = "E9";
31