]> rtime.felk.cvut.cz Git - sojka/nv-tegra/linux-3.10.git/blob - arch/arm/mach-tegra/board-loki-pinmux-t12x.h
arm: tegra12: loki: fix bruce modem pinmux
[sojka/nv-tegra/linux-3.10.git] / arch / arm / mach-tegra / board-loki-pinmux-t12x.h
1 /*
2  * arch/arm/mach-tegra/board-loki-pinmux-t12x.h
3  *
4  * Copyright (c) 2013, NVIDIA CORPORATION.  All rights reserved.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  * This program is distributed in the hope that it will be useful, but WITHOUT
11  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
12  * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for
13  * more details.
14  *
15  * You should have received a copy of the GNU General Public License along
16  * with this program; if not, write to the Free Software Foundation, Inc.,
17  * 51 Franklin Street, Fifth floor, Boston, MA  02110-1301, USA
18  */
19
20
21 /* DO NOT EDIT THIS FILE. THIS FILE IS AUTO GENERATED FROM T124_CUSTOMER_PINMUX.XLSM */
22
23
24 static __initdata struct tegra_pingroup_config loki_pinmux_common[] = {
25
26         /* EXTPERIPH1 pinmux */
27         DEFAULT_PINMUX(DAP_MCLK1,     EXTPERIPH1,  NORMAL,    NORMAL,   OUTPUT),
28
29         /* I2S1 pinmux */
30         DEFAULT_PINMUX(DAP2_DIN,      I2S1,        NORMAL,    TRISTATE,   INPUT),
31         DEFAULT_PINMUX(DAP2_DOUT,     I2S1,        NORMAL,    NORMAL,   INPUT),
32         DEFAULT_PINMUX(DAP2_FS,       I2S1,        NORMAL,    NORMAL,   INPUT),
33         DEFAULT_PINMUX(DAP2_SCLK,     I2S1,        NORMAL,    NORMAL,   INPUT),
34
35         /* CLDVFS pinmux */
36         DEFAULT_PINMUX(DVFS_PWM,      CLDVFS,      NORMAL,    NORMAL,   OUTPUT),
37         DEFAULT_PINMUX(DVFS_CLK,      CLDVFS,      NORMAL,    NORMAL,   OUTPUT),
38
39         /* SPI1 pinmux */
40         DEFAULT_PINMUX(ULPI_CLK,      SPI1,        NORMAL,    NORMAL,   OUTPUT),
41         DEFAULT_PINMUX(ULPI_DIR,      SPI1,        NORMAL,    NORMAL,   INPUT),
42         DEFAULT_PINMUX(ULPI_NXT,      SPI1,        NORMAL,    NORMAL,   OUTPUT),
43         DEFAULT_PINMUX(ULPI_STP,      SPI1,        NORMAL,    NORMAL,   OUTPUT),
44
45         /* I2C2 pinmux */
46         I2C_PINMUX(GEN2_I2C_SCL, I2C2, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
47         I2C_PINMUX(GEN2_I2C_SDA, I2C2, NORMAL, NORMAL, INPUT, DISABLE, ENABLE),
48
49         /* UARTD pinmux */
50         DEFAULT_PINMUX(GPIO_PJ7,      UARTD,       NORMAL,    NORMAL,   OUTPUT),
51         DEFAULT_PINMUX(GPIO_PB0,      UARTD,       NORMAL,    NORMAL,   INPUT),
52         DEFAULT_PINMUX(GPIO_PB1,      UARTD,       NORMAL,    NORMAL,   INPUT),
53         DEFAULT_PINMUX(GPIO_PK7,      UARTD,       NORMAL,    NORMAL,   OUTPUT),
54
55         /* SPI4 pinmux */
56         DEFAULT_PINMUX(GPIO_PG4,      SPI4,        NORMAL,    NORMAL,   OUTPUT),
57         DEFAULT_PINMUX(GPIO_PG5,      SPI4,        NORMAL,    NORMAL,   OUTPUT),
58         DEFAULT_PINMUX(GPIO_PG6,      SPI4,        NORMAL,    NORMAL,   OUTPUT),
59         DEFAULT_PINMUX(GPIO_PG7,      SPI4,        NORMAL,    NORMAL,   INPUT),
60
61         /* PWM1 pinmux */
62         DEFAULT_PINMUX(GPIO_PH1,      PWM1,        NORMAL,    NORMAL,   OUTPUT),
63
64         /* EXTPERIPH2 pinmux */
65         DEFAULT_PINMUX(CLK2_OUT,      EXTPERIPH2,  NORMAL,    NORMAL,   OUTPUT),
66
67         /* SDMMC1 pinmux */
68         DEFAULT_PINMUX(SDMMC1_CLK,    SDMMC1,      NORMAL,    NORMAL,   INPUT),
69         DEFAULT_PINMUX(SDMMC1_CMD,    SDMMC1,      PULL_UP,   NORMAL,   INPUT),
70         DEFAULT_PINMUX(SDMMC1_DAT0,   SDMMC1,      PULL_UP,   NORMAL,   INPUT),
71         DEFAULT_PINMUX(SDMMC1_DAT1,   SDMMC1,      PULL_UP,   NORMAL,   INPUT),
72         DEFAULT_PINMUX(SDMMC1_DAT2,   SDMMC1,      PULL_UP,   NORMAL,   INPUT),
73         DEFAULT_PINMUX(SDMMC1_DAT3,   SDMMC1,      PULL_UP,   NORMAL,   INPUT),
74
75         /* SDMMC3 pinmux */
76         DEFAULT_PINMUX(SDMMC3_CLK,    SDMMC3,      NORMAL,    NORMAL,   OUTPUT),
77         DEFAULT_PINMUX(SDMMC3_CMD,    SDMMC3,      PULL_UP,   NORMAL,   INPUT),
78         DEFAULT_PINMUX(SDMMC3_DAT0,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
79         DEFAULT_PINMUX(SDMMC3_DAT1,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
80         DEFAULT_PINMUX(SDMMC3_DAT2,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
81         DEFAULT_PINMUX(SDMMC3_DAT3,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
82         DEFAULT_PINMUX(SDMMC3_CLK_LB_OUT, SDMMC3,  PULL_UP,   NORMAL,   INPUT),
83         DEFAULT_PINMUX(SDMMC3_CLK_LB_IN, SDMMC3,   PULL_UP,   NORMAL,   INPUT),
84         DEFAULT_PINMUX(SDMMC3_CD_N,   SDMMC3,      PULL_UP,   NORMAL,   INPUT),
85
86         /* SDMMC4 pinmux */
87         DEFAULT_PINMUX(SDMMC4_CLK,    SDMMC4,      NORMAL,    NORMAL,   INPUT),
88         DEFAULT_PINMUX(SDMMC4_CMD,    SDMMC4,      PULL_UP,   NORMAL,   INPUT),
89         DEFAULT_PINMUX(SDMMC4_DAT0,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
90         DEFAULT_PINMUX(SDMMC4_DAT1,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
91         DEFAULT_PINMUX(SDMMC4_DAT2,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
92         DEFAULT_PINMUX(SDMMC4_DAT3,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
93         DEFAULT_PINMUX(SDMMC4_DAT4,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
94         DEFAULT_PINMUX(SDMMC4_DAT5,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
95         DEFAULT_PINMUX(SDMMC4_DAT6,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
96         DEFAULT_PINMUX(SDMMC4_DAT7,   SDMMC4,      PULL_UP,   NORMAL,   INPUT),
97
98         /* PWM2 pinmux */
99         DEFAULT_PINMUX(KB_COL3,       PWM2,        NORMAL,    NORMAL,   OUTPUT),
100
101         /* BLINK pinmux */
102         DEFAULT_PINMUX(CLK_32K_OUT,   BLINK,       NORMAL,    NORMAL,   OUTPUT),
103
104         /* I2CPWR pinmux */
105         I2C_PINMUX(PWR_I2C_SCL, I2CPWR, NORMAL, NORMAL, INPUT, DEFAULT, ENABLE),
106         I2C_PINMUX(PWR_I2C_SDA, I2CPWR, NORMAL, NORMAL, INPUT, DEFAULT, ENABLE),
107
108         /* RTCK pinmux */
109         DEFAULT_PINMUX(JTAG_RTCK,     RTCK,        NORMAL,    NORMAL,   OUTPUT),
110
111         /* CLK pinmux */
112         DEFAULT_PINMUX(CLK_32K_IN,    CLK,         NORMAL,    NORMAL,   INPUT),
113
114         /* PWRON pinmux */
115         DEFAULT_PINMUX(CORE_PWR_REQ,  PWRON,       NORMAL,    NORMAL,   OUTPUT),
116
117         /* CPU pinmux */
118         DEFAULT_PINMUX(CPU_PWR_REQ,   CPU,         NORMAL,    NORMAL,   OUTPUT),
119
120         /* PMI pinmux */
121         DEFAULT_PINMUX(PWR_INT_N,     PMI,         NORMAL,    NORMAL,   INPUT),
122
123         /* RESET_OUT_N pinmux */
124         DEFAULT_PINMUX(RESET_OUT_N,   RESET_OUT_N, NORMAL,    NORMAL,   OUTPUT),
125
126         /* I2S3 pinmux */
127         DEFAULT_PINMUX(DAP4_DIN,      I2S3,        NORMAL,    NORMAL,   INPUT),
128         DEFAULT_PINMUX(DAP4_DOUT,     I2S3,        NORMAL,    NORMAL,   OUTPUT),
129         DEFAULT_PINMUX(DAP4_FS,       I2S3,        NORMAL,    NORMAL,   OUTPUT),
130         DEFAULT_PINMUX(DAP4_SCLK,     I2S3,        NORMAL,    NORMAL,   OUTPUT),
131
132         /* I2C1 pinmux */
133         I2C_PINMUX(GEN1_I2C_SCL, I2C1, NORMAL, NORMAL, INPUT, DISABLE, DISABLE),
134         I2C_PINMUX(GEN1_I2C_SDA, I2C1, NORMAL, NORMAL, INPUT, DISABLE, DISABLE),
135
136         /* PWM0 pinmux */
137         DEFAULT_PINMUX(GPIO_PU3,      PWM0,        NORMAL,    NORMAL,   OUTPUT),
138
139         /* UARTB pinmux */
140         DEFAULT_PINMUX(UART2_CTS_N,   UARTB,       NORMAL,    NORMAL,   INPUT),
141         DEFAULT_PINMUX(UART2_RTS_N,   UARTB,       NORMAL,    NORMAL,   OUTPUT),
142
143         /* IRDA pinmux */
144         DEFAULT_PINMUX(UART2_RXD,     IRDA,        NORMAL,    NORMAL,   INPUT),
145         DEFAULT_PINMUX(UART2_TXD,     IRDA,        NORMAL,    NORMAL,   OUTPUT),
146
147         /* UARTC pinmux */
148         DEFAULT_PINMUX(UART3_CTS_N,   UARTC,       NORMAL,    NORMAL,   INPUT),
149         DEFAULT_PINMUX(UART3_RTS_N,   UARTC,       NORMAL,    NORMAL,   OUTPUT),
150         DEFAULT_PINMUX(UART3_RXD,     UARTC,       NORMAL,    NORMAL,   INPUT),
151         DEFAULT_PINMUX(UART3_TXD,     UARTC,       NORMAL,    NORMAL,   OUTPUT),
152
153         /* CEC pinmux */
154         CEC_PINMUX(HDMI_CEC, CEC, NORMAL, NORMAL, INPUT, DEFAULT, DISABLE),
155
156         /* I2C4 pinmux */
157         DDC_PINMUX(DDC_SCL, I2C4, NORMAL, NORMAL, INPUT, DEFAULT, HIGH),
158         DDC_PINMUX(DDC_SDA, I2C4, NORMAL, NORMAL, INPUT, DEFAULT, HIGH),
159
160         /* GPIO pinmux */
161         GPIO_PINMUX(GPIO_X6_AUD, PULL_UP, NORMAL, INPUT, DISABLE),
162         GPIO_PINMUX(GPIO_X7_AUD, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
163         GPIO_PINMUX(GPIO_W3_AUD, NORMAL, NORMAL, INPUT, DISABLE),
164         GPIO_PINMUX(GPIO_X1_AUD, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
165         GPIO_PINMUX(GPIO_PG0, NORMAL, NORMAL, INPUT, DISABLE),
166         GPIO_PINMUX(GPIO_PG1, NORMAL, NORMAL, INPUT, DISABLE),
167         GPIO_PINMUX(GPIO_PH5, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
168         GPIO_PINMUX(GPIO_PH6, NORMAL, NORMAL, OUTPUT, DISABLE),
169         GPIO_PINMUX(GPIO_PH7, NORMAL, NORMAL, OUTPUT, DISABLE),
170         GPIO_PINMUX(GPIO_PG2, NORMAL, NORMAL, INPUT, DISABLE),
171         GPIO_PINMUX(GPIO_PG3, NORMAL, NORMAL, INPUT, DISABLE),
172         GPIO_PINMUX(GPIO_PH0, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
173         GPIO_PINMUX(GPIO_PK0, PULL_UP, NORMAL, OUTPUT, DISABLE),
174         GPIO_PINMUX(GPIO_PK1, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
175         GPIO_PINMUX(GPIO_PJ0, PULL_UP, NORMAL, INPUT, DISABLE),
176         GPIO_PINMUX(GPIO_PJ2, PULL_UP, NORMAL, INPUT, DISABLE),
177         GPIO_PINMUX(GPIO_PK3, PULL_UP, NORMAL, INPUT, DISABLE),
178         GPIO_PINMUX(GPIO_PK4, PULL_UP, NORMAL, OUTPUT, DISABLE),
179         GPIO_PINMUX(GPIO_PK2, PULL_UP, NORMAL, INPUT, DISABLE),
180         GPIO_PINMUX(GPIO_PI3, NORMAL, NORMAL, OUTPUT, DISABLE),
181         GPIO_PINMUX(GPIO_PI6, PULL_UP, NORMAL, INPUT, DISABLE),
182         GPIO_PINMUX(GPIO_PI5, PULL_UP, NORMAL, INPUT, DISABLE),
183         GPIO_PINMUX(GPIO_PI1, NORMAL, NORMAL, INPUT, DISABLE),
184         GPIO_PINMUX(GPIO_PI4, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
185         GPIO_PINMUX(GPIO_PI7, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
186         GPIO_PINMUX(GPIO_PC7, NORMAL, NORMAL, INPUT, DISABLE),
187         GPIO_PINMUX(GPIO_PI0, NORMAL, NORMAL, INPUT, DISABLE),
188         GPIO_PINMUX(CLK2_REQ, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
189         GPIO_PINMUX(SDMMC1_WP_N, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
190         GPIO_PINMUX(KB_COL0, PULL_UP, NORMAL, INPUT, DISABLE),
191         GPIO_PINMUX(KB_COL5, PULL_UP, NORMAL, INPUT, DISABLE),
192         GPIO_PINMUX(KB_COL6, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
193         GPIO_PINMUX(KB_ROW0, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
194         GPIO_PINMUX(KB_ROW1, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
195         GPIO_PINMUX(KB_ROW12, NORMAL, NORMAL, INPUT, DISABLE),
196         GPIO_PINMUX(KB_ROW13, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
197         GPIO_PINMUX(KB_ROW15, PULL_DOWN, NORMAL, INPUT, DISABLE),
198         GPIO_PINMUX(KB_ROW2, PULL_UP, NORMAL, INPUT, DISABLE),
199         GPIO_PINMUX(KB_ROW3, NORMAL, NORMAL, OUTPUT, DISABLE),
200         GPIO_PINMUX(KB_ROW4, PULL_UP, NORMAL, INPUT, DISABLE),
201         GPIO_PINMUX(KB_ROW5, PULL_UP, NORMAL, OUTPUT, DISABLE),
202         GPIO_PINMUX(KB_ROW6, NORMAL, NORMAL, INPUT, DISABLE),
203         GPIO_PINMUX(KB_ROW7, PULL_UP, NORMAL, INPUT, DISABLE),
204         GPIO_PINMUX(KB_ROW8, PULL_UP, NORMAL, INPUT, DISABLE),
205         GPIO_PINMUX(CLK3_REQ, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
206         GPIO_PINMUX(GPIO_PU1, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
207         GPIO_PINMUX(GPIO_PU2, NORMAL, NORMAL, INPUT, DISABLE),
208         GPIO_PINMUX(GPIO_PU4, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
209         GPIO_PINMUX(GPIO_PU5, PULL_UP, NORMAL, INPUT, DISABLE),
210         GPIO_PINMUX(GPIO_PU6, PULL_UP, NORMAL, INPUT, DISABLE),
211         GPIO_PINMUX(HDMI_INT, PULL_DOWN, NORMAL, INPUT, DISABLE),
212         GPIO_PINMUX(SPDIF_OUT, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
213         GPIO_PINMUX(SPDIF_IN, PULL_DOWN, NORMAL, OUTPUT, DISABLE),
214 };
215
216 static __initdata struct tegra_pingroup_config unused_pins_lowpower[] = {
217         UNUSED_PINMUX(DAP_MCLK1_REQ),
218         UNUSED_PINMUX(DAP1_DIN),
219         UNUSED_PINMUX(DAP1_DOUT),
220         UNUSED_PINMUX(DAP1_FS),
221         UNUSED_PINMUX(DAP1_SCLK),
222         UNUSED_PINMUX(GPIO_X4_AUD),
223         UNUSED_PINMUX(GPIO_X5_AUD),
224         UNUSED_PINMUX(GPIO_W2_AUD),
225         UNUSED_PINMUX(GPIO_X3_AUD),
226         UNUSED_PINMUX(DAP3_DIN),
227         UNUSED_PINMUX(DAP3_DOUT),
228         UNUSED_PINMUX(DAP3_FS),
229         UNUSED_PINMUX(DAP3_SCLK),
230         UNUSED_PINMUX(GPIO_PV0),
231         UNUSED_PINMUX(GPIO_PV1),
232         UNUSED_PINMUX(ULPI_DATA0),
233         UNUSED_PINMUX(ULPI_DATA1),
234         UNUSED_PINMUX(ULPI_DATA2),
235         UNUSED_PINMUX(ULPI_DATA3),
236         UNUSED_PINMUX(ULPI_DATA5),
237         UNUSED_PINMUX(ULPI_DATA6),
238         UNUSED_PINMUX(ULPI_DATA7),
239         UNUSED_PINMUX(CAM_I2C_SCL),
240         UNUSED_PINMUX(CAM_I2C_SDA),
241         VI_PINMUX(CAM_MCLK, VI_ALT3, NORMAL, NORMAL, OUTPUT, DEFAULT, DISABLE),
242         UNUSED_PINMUX(GPIO_PBB0),
243         UNUSED_PINMUX(GPIO_PBB3),
244         UNUSED_PINMUX(GPIO_PBB4),
245         UNUSED_PINMUX(GPIO_PBB5),
246         UNUSED_PINMUX(GPIO_PBB6),
247         UNUSED_PINMUX(GPIO_PBB7),
248         UNUSED_PINMUX(GPIO_PCC1),
249         UNUSED_PINMUX(GPIO_PCC2),
250         UNUSED_PINMUX(GPIO_PH4),
251         UNUSED_PINMUX(GPIO_PI2),
252         UNUSED_PINMUX(PEX_L0_CLKREQ_N),
253         UNUSED_PINMUX(PEX_L0_RST_N),
254         UNUSED_PINMUX(PEX_L1_CLKREQ_N),
255         UNUSED_PINMUX(PEX_L1_RST_N),
256         UNUSED_PINMUX(PEX_WAKE_N),
257         UNUSED_PINMUX(USB_VBUS_EN2),
258         UNUSED_PINMUX(GPIO_PFF2),
259         UNUSED_PINMUX(KB_COL1),
260         UNUSED_PINMUX(KB_COL2),
261         UNUSED_PINMUX(KB_COL4),
262         UNUSED_PINMUX(KB_COL7),
263         UNUSED_PINMUX(KB_ROW11),
264         UNUSED_PINMUX(KB_ROW14),
265         UNUSED_PINMUX(KB_ROW16),
266         UNUSED_PINMUX(KB_ROW17),
267         UNUSED_PINMUX(KB_ROW9),
268         UNUSED_PINMUX(CLK3_OUT),
269         UNUSED_PINMUX(OWR),
270         UNUSED_PINMUX(USB_VBUS_EN0),
271         UNUSED_PINMUX(USB_VBUS_EN1),
272 };
273
274 static struct gpio_init_pin_info init_gpio_mode_loki_common[] = {
275         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX6, true, 0),
276         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX7, false, 0),
277         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PW3, true, 0),
278         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PX1, false, 0),
279         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PG0, true, 0),
280         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PG1, true, 0),
281         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH2, false, 0),
282         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH3, false, 0),
283         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH5, false, 0),
284         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH6, false, 0),
285         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH7, false, 0),
286         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PG2, true, 0),
287         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PG3, true, 0),
288         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PH0, false, 0),
289         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK0, false, 0),
290         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK1, false, 0),
291         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PJ0, true, 0),
292         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PJ2, true, 0),
293         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK3, true, 0),
294         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK4, false, 0),
295         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK2, true, 0),
296         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI3, false, 0),
297         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI6, true, 0),
298         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI5, true, 0),
299         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI1, true, 0),
300         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI4, false, 0),
301         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI7, false, 0),
302         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PC7, true, 0),
303         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PI0, true, 0),
304         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PCC5, false, 0),
305         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PV3, false, 0),
306         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ0, true, 0),
307         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ5, true, 0),
308         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PQ6, false, 0),
309         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR0, false, 0),
310         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR1, false, 0),
311         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PS4, true, 0),
312         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PS5, false, 0),
313         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PS7, true, 0),
314         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR2, true, 0),
315         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR3, false, 0),
316         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR4, true, 0),
317         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR5, false, 1),
318         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR6, true, 0),
319         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PR7, true, 0),
320         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PS0, true, 0),
321         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PEE1, false, 0),
322         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU0, true, 0),
323         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU1, false, 0),
324         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU2, true, 0),
325         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU4, false, 0),
326         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU5, true, 0),
327         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PU6, true, 0),
328         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PN7, true, 0),
329         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK5, false, 0),
330         GPIO_INIT_PIN_MODE(TEGRA_GPIO_PK6, false, 0),
331 };