]> rtime.felk.cvut.cz Git - linux-imx.git/blob - drivers/gpu/drm/i915/intel_drv.h
drm/i915: turn on the power well before suspending
[linux-imx.git] / drivers / gpu / drm / i915 / intel_drv.h
1 /*
2  * Copyright (c) 2006 Dave Airlie <airlied@linux.ie>
3  * Copyright (c) 2007-2008 Intel Corporation
4  *   Jesse Barnes <jesse.barnes@intel.com>
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the next
14  * paragraph) shall be included in all copies or substantial portions of the
15  * Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
20  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
22  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
23  * IN THE SOFTWARE.
24  */
25 #ifndef __INTEL_DRV_H__
26 #define __INTEL_DRV_H__
27
28 #include <linux/i2c.h>
29 #include <drm/i915_drm.h>
30 #include "i915_drv.h"
31 #include <drm/drm_crtc.h>
32 #include <drm/drm_crtc_helper.h>
33 #include <drm/drm_fb_helper.h>
34 #include <drm/drm_dp_helper.h>
35
36 #define _wait_for(COND, MS, W) ({ \
37         unsigned long timeout__ = jiffies + msecs_to_jiffies(MS);       \
38         int ret__ = 0;                                                  \
39         while (!(COND)) {                                               \
40                 if (time_after(jiffies, timeout__)) {                   \
41                         ret__ = -ETIMEDOUT;                             \
42                         break;                                          \
43                 }                                                       \
44                 if (W && drm_can_sleep())  {                            \
45                         msleep(W);                                      \
46                 } else {                                                \
47                         cpu_relax();                                    \
48                 }                                                       \
49         }                                                               \
50         ret__;                                                          \
51 })
52
53 #define wait_for_atomic_us(COND, US) ({ \
54         unsigned long timeout__ = jiffies + usecs_to_jiffies(US);       \
55         int ret__ = 0;                                                  \
56         while (!(COND)) {                                               \
57                 if (time_after(jiffies, timeout__)) {                   \
58                         ret__ = -ETIMEDOUT;                             \
59                         break;                                          \
60                 }                                                       \
61                 cpu_relax();                                            \
62         }                                                               \
63         ret__;                                                          \
64 })
65
66 #define wait_for(COND, MS) _wait_for(COND, MS, 1)
67 #define wait_for_atomic(COND, MS) _wait_for(COND, MS, 0)
68
69 #define KHz(x) (1000*x)
70 #define MHz(x) KHz(1000*x)
71
72 /*
73  * Display related stuff
74  */
75
76 /* store information about an Ixxx DVO */
77 /* The i830->i865 use multiple DVOs with multiple i2cs */
78 /* the i915, i945 have a single sDVO i2c bus - which is different */
79 #define MAX_OUTPUTS 6
80 /* maximum connectors per crtcs in the mode set */
81 #define INTELFB_CONN_LIMIT 4
82
83 #define INTEL_I2C_BUS_DVO 1
84 #define INTEL_I2C_BUS_SDVO 2
85
86 /* these are outputs from the chip - integrated only
87    external chips are via DVO or SDVO output */
88 #define INTEL_OUTPUT_UNUSED 0
89 #define INTEL_OUTPUT_ANALOG 1
90 #define INTEL_OUTPUT_DVO 2
91 #define INTEL_OUTPUT_SDVO 3
92 #define INTEL_OUTPUT_LVDS 4
93 #define INTEL_OUTPUT_TVOUT 5
94 #define INTEL_OUTPUT_HDMI 6
95 #define INTEL_OUTPUT_DISPLAYPORT 7
96 #define INTEL_OUTPUT_EDP 8
97 #define INTEL_OUTPUT_UNKNOWN 9
98
99 #define INTEL_DVO_CHIP_NONE 0
100 #define INTEL_DVO_CHIP_LVDS 1
101 #define INTEL_DVO_CHIP_TMDS 2
102 #define INTEL_DVO_CHIP_TVOUT 4
103
104 /* drm_display_mode->private_flags */
105 #define INTEL_MODE_PIXEL_MULTIPLIER_SHIFT (0x0)
106 #define INTEL_MODE_PIXEL_MULTIPLIER_MASK (0xf << INTEL_MODE_PIXEL_MULTIPLIER_SHIFT)
107 #define INTEL_MODE_DP_FORCE_6BPC (0x10)
108 /* This flag must be set by the encoder's mode_fixup if it changes the crtc
109  * timings in the mode to prevent the crtc fixup from overwriting them.
110  * Currently only lvds needs that. */
111 #define INTEL_MODE_CRTC_TIMINGS_SET (0x20)
112 /*
113  * Set when limited 16-235 (as opposed to full 0-255) RGB color range is
114  * to be used.
115  */
116 #define INTEL_MODE_LIMITED_COLOR_RANGE (0x40)
117
118 static inline void
119 intel_mode_set_pixel_multiplier(struct drm_display_mode *mode,
120                                 int multiplier)
121 {
122         mode->clock *= multiplier;
123         mode->private_flags |= multiplier;
124 }
125
126 static inline int
127 intel_mode_get_pixel_multiplier(const struct drm_display_mode *mode)
128 {
129         return (mode->private_flags & INTEL_MODE_PIXEL_MULTIPLIER_MASK) >> INTEL_MODE_PIXEL_MULTIPLIER_SHIFT;
130 }
131
132 struct intel_framebuffer {
133         struct drm_framebuffer base;
134         struct drm_i915_gem_object *obj;
135 };
136
137 struct intel_fbdev {
138         struct drm_fb_helper helper;
139         struct intel_framebuffer ifb;
140         struct list_head fbdev_list;
141         struct drm_display_mode *our_mode;
142 };
143
144 struct intel_encoder {
145         struct drm_encoder base;
146         /*
147          * The new crtc this encoder will be driven from. Only differs from
148          * base->crtc while a modeset is in progress.
149          */
150         struct intel_crtc *new_crtc;
151
152         int type;
153         bool needs_tv_clock;
154         /*
155          * Intel hw has only one MUX where encoders could be clone, hence a
156          * simple flag is enough to compute the possible_clones mask.
157          */
158         bool cloneable;
159         bool connectors_active;
160         void (*hot_plug)(struct intel_encoder *);
161         void (*pre_pll_enable)(struct intel_encoder *);
162         void (*pre_enable)(struct intel_encoder *);
163         void (*enable)(struct intel_encoder *);
164         void (*disable)(struct intel_encoder *);
165         void (*post_disable)(struct intel_encoder *);
166         /* Read out the current hw state of this connector, returning true if
167          * the encoder is active. If the encoder is enabled it also set the pipe
168          * it is connected to in the pipe parameter. */
169         bool (*get_hw_state)(struct intel_encoder *, enum pipe *pipe);
170         int crtc_mask;
171 };
172
173 struct intel_panel {
174         struct drm_display_mode *fixed_mode;
175         int fitting_mode;
176 };
177
178 struct intel_connector {
179         struct drm_connector base;
180         /*
181          * The fixed encoder this connector is connected to.
182          */
183         struct intel_encoder *encoder;
184
185         /*
186          * The new encoder this connector will be driven. Only differs from
187          * encoder while a modeset is in progress.
188          */
189         struct intel_encoder *new_encoder;
190
191         /* Reads out the current hw, returning true if the connector is enabled
192          * and active (i.e. dpms ON state). */
193         bool (*get_hw_state)(struct intel_connector *);
194
195         /* Panel info for eDP and LVDS */
196         struct intel_panel panel;
197
198         /* Cached EDID for eDP and LVDS. May hold ERR_PTR for invalid EDID. */
199         struct edid *edid;
200 };
201
202 struct intel_crtc {
203         struct drm_crtc base;
204         enum pipe pipe;
205         enum plane plane;
206         enum transcoder cpu_transcoder;
207         u8 lut_r[256], lut_g[256], lut_b[256];
208         /*
209          * Whether the crtc and the connected output pipeline is active. Implies
210          * that crtc->enabled is set, i.e. the current mode configuration has
211          * some outputs connected to this crtc.
212          */
213         bool active;
214         bool eld_vld;
215         bool primary_disabled; /* is the crtc obscured by a plane? */
216         bool lowfreq_avail;
217         struct intel_overlay *overlay;
218         struct intel_unpin_work *unpin_work;
219         int fdi_lanes;
220
221         atomic_t unpin_work_count;
222
223         /* Display surface base address adjustement for pageflips. Note that on
224          * gen4+ this only adjusts up to a tile, offsets within a tile are
225          * handled in the hw itself (with the TILEOFF register). */
226         unsigned long dspaddr_offset;
227
228         struct drm_i915_gem_object *cursor_bo;
229         uint32_t cursor_addr;
230         int16_t cursor_x, cursor_y;
231         int16_t cursor_width, cursor_height;
232         bool cursor_visible;
233         unsigned int bpp;
234
235         /* We can share PLLs across outputs if the timings match */
236         struct intel_pch_pll *pch_pll;
237         uint32_t ddi_pll_sel;
238 };
239
240 struct intel_plane {
241         struct drm_plane base;
242         enum pipe pipe;
243         struct drm_i915_gem_object *obj;
244         bool can_scale;
245         int max_downscale;
246         u32 lut_r[1024], lut_g[1024], lut_b[1024];
247         void (*update_plane)(struct drm_plane *plane,
248                              struct drm_framebuffer *fb,
249                              struct drm_i915_gem_object *obj,
250                              int crtc_x, int crtc_y,
251                              unsigned int crtc_w, unsigned int crtc_h,
252                              uint32_t x, uint32_t y,
253                              uint32_t src_w, uint32_t src_h);
254         void (*disable_plane)(struct drm_plane *plane);
255         int (*update_colorkey)(struct drm_plane *plane,
256                                struct drm_intel_sprite_colorkey *key);
257         void (*get_colorkey)(struct drm_plane *plane,
258                              struct drm_intel_sprite_colorkey *key);
259 };
260
261 struct intel_watermark_params {
262         unsigned long fifo_size;
263         unsigned long max_wm;
264         unsigned long default_wm;
265         unsigned long guard_size;
266         unsigned long cacheline_size;
267 };
268
269 struct cxsr_latency {
270         int is_desktop;
271         int is_ddr3;
272         unsigned long fsb_freq;
273         unsigned long mem_freq;
274         unsigned long display_sr;
275         unsigned long display_hpll_disable;
276         unsigned long cursor_sr;
277         unsigned long cursor_hpll_disable;
278 };
279
280 #define to_intel_crtc(x) container_of(x, struct intel_crtc, base)
281 #define to_intel_connector(x) container_of(x, struct intel_connector, base)
282 #define to_intel_encoder(x) container_of(x, struct intel_encoder, base)
283 #define to_intel_framebuffer(x) container_of(x, struct intel_framebuffer, base)
284 #define to_intel_plane(x) container_of(x, struct intel_plane, base)
285
286 #define DIP_HEADER_SIZE 5
287
288 #define DIP_TYPE_AVI    0x82
289 #define DIP_VERSION_AVI 0x2
290 #define DIP_LEN_AVI     13
291 #define DIP_AVI_PR_1    0
292 #define DIP_AVI_PR_2    1
293 #define DIP_AVI_RGB_QUANT_RANGE_DEFAULT (0 << 2)
294 #define DIP_AVI_RGB_QUANT_RANGE_LIMITED (1 << 2)
295 #define DIP_AVI_RGB_QUANT_RANGE_FULL    (2 << 2)
296
297 #define DIP_TYPE_SPD    0x83
298 #define DIP_VERSION_SPD 0x1
299 #define DIP_LEN_SPD     25
300 #define DIP_SPD_UNKNOWN 0
301 #define DIP_SPD_DSTB    0x1
302 #define DIP_SPD_DVDP    0x2
303 #define DIP_SPD_DVHS    0x3
304 #define DIP_SPD_HDDVR   0x4
305 #define DIP_SPD_DVC     0x5
306 #define DIP_SPD_DSC     0x6
307 #define DIP_SPD_VCD     0x7
308 #define DIP_SPD_GAME    0x8
309 #define DIP_SPD_PC      0x9
310 #define DIP_SPD_BD      0xa
311 #define DIP_SPD_SCD     0xb
312
313 struct dip_infoframe {
314         uint8_t type;           /* HB0 */
315         uint8_t ver;            /* HB1 */
316         uint8_t len;            /* HB2 - body len, not including checksum */
317         uint8_t ecc;            /* Header ECC */
318         uint8_t checksum;       /* PB0 */
319         union {
320                 struct {
321                         /* PB1 - Y 6:5, A 4:4, B 3:2, S 1:0 */
322                         uint8_t Y_A_B_S;
323                         /* PB2 - C 7:6, M 5:4, R 3:0 */
324                         uint8_t C_M_R;
325                         /* PB3 - ITC 7:7, EC 6:4, Q 3:2, SC 1:0 */
326                         uint8_t ITC_EC_Q_SC;
327                         /* PB4 - VIC 6:0 */
328                         uint8_t VIC;
329                         /* PB5 - YQ 7:6, CN 5:4, PR 3:0 */
330                         uint8_t YQ_CN_PR;
331                         /* PB6 to PB13 */
332                         uint16_t top_bar_end;
333                         uint16_t bottom_bar_start;
334                         uint16_t left_bar_end;
335                         uint16_t right_bar_start;
336                 } __attribute__ ((packed)) avi;
337                 struct {
338                         uint8_t vn[8];
339                         uint8_t pd[16];
340                         uint8_t sdi;
341                 } __attribute__ ((packed)) spd;
342                 uint8_t payload[27];
343         } __attribute__ ((packed)) body;
344 } __attribute__((packed));
345
346 struct intel_hdmi {
347         u32 sdvox_reg;
348         int ddc_bus;
349         uint32_t color_range;
350         bool color_range_auto;
351         bool has_hdmi_sink;
352         bool has_audio;
353         enum hdmi_force_audio force_audio;
354         bool rgb_quant_range_selectable;
355         void (*write_infoframe)(struct drm_encoder *encoder,
356                                 struct dip_infoframe *frame);
357         void (*set_infoframes)(struct drm_encoder *encoder,
358                                struct drm_display_mode *adjusted_mode);
359 };
360
361 #define DP_MAX_DOWNSTREAM_PORTS         0x10
362 #define DP_LINK_CONFIGURATION_SIZE      9
363
364 struct intel_dp {
365         uint32_t output_reg;
366         uint32_t DP;
367         uint8_t  link_configuration[DP_LINK_CONFIGURATION_SIZE];
368         bool has_audio;
369         enum hdmi_force_audio force_audio;
370         uint32_t color_range;
371         bool color_range_auto;
372         uint8_t link_bw;
373         uint8_t lane_count;
374         uint8_t dpcd[DP_RECEIVER_CAP_SIZE];
375         uint8_t downstream_ports[DP_MAX_DOWNSTREAM_PORTS];
376         struct i2c_adapter adapter;
377         struct i2c_algo_dp_aux_data algo;
378         bool is_pch_edp;
379         uint8_t train_set[4];
380         int panel_power_up_delay;
381         int panel_power_down_delay;
382         int panel_power_cycle_delay;
383         int backlight_on_delay;
384         int backlight_off_delay;
385         struct delayed_work panel_vdd_work;
386         bool want_panel_vdd;
387         struct intel_connector *attached_connector;
388 };
389
390 struct intel_digital_port {
391         struct intel_encoder base;
392         enum port port;
393         struct intel_dp dp;
394         struct intel_hdmi hdmi;
395 };
396
397 static inline struct drm_crtc *
398 intel_get_crtc_for_pipe(struct drm_device *dev, int pipe)
399 {
400         struct drm_i915_private *dev_priv = dev->dev_private;
401         return dev_priv->pipe_to_crtc_mapping[pipe];
402 }
403
404 static inline struct drm_crtc *
405 intel_get_crtc_for_plane(struct drm_device *dev, int plane)
406 {
407         struct drm_i915_private *dev_priv = dev->dev_private;
408         return dev_priv->plane_to_crtc_mapping[plane];
409 }
410
411 struct intel_unpin_work {
412         struct work_struct work;
413         struct drm_crtc *crtc;
414         struct drm_i915_gem_object *old_fb_obj;
415         struct drm_i915_gem_object *pending_flip_obj;
416         struct drm_pending_vblank_event *event;
417         atomic_t pending;
418 #define INTEL_FLIP_INACTIVE     0
419 #define INTEL_FLIP_PENDING      1
420 #define INTEL_FLIP_COMPLETE     2
421         bool enable_stall_check;
422 };
423
424 struct intel_fbc_work {
425         struct delayed_work work;
426         struct drm_crtc *crtc;
427         struct drm_framebuffer *fb;
428         int interval;
429 };
430
431 int intel_pch_rawclk(struct drm_device *dev);
432
433 int intel_connector_update_modes(struct drm_connector *connector,
434                                 struct edid *edid);
435 int intel_ddc_get_modes(struct drm_connector *c, struct i2c_adapter *adapter);
436
437 extern void intel_attach_force_audio_property(struct drm_connector *connector);
438 extern void intel_attach_broadcast_rgb_property(struct drm_connector *connector);
439
440 extern void intel_crt_init(struct drm_device *dev);
441 extern void intel_hdmi_init(struct drm_device *dev,
442                             int sdvox_reg, enum port port);
443 extern void intel_hdmi_init_connector(struct intel_digital_port *intel_dig_port,
444                                       struct intel_connector *intel_connector);
445 extern struct intel_hdmi *enc_to_intel_hdmi(struct drm_encoder *encoder);
446 extern bool intel_hdmi_mode_fixup(struct drm_encoder *encoder,
447                                   const struct drm_display_mode *mode,
448                                   struct drm_display_mode *adjusted_mode);
449 extern void intel_dip_infoframe_csum(struct dip_infoframe *avi_if);
450 extern bool intel_sdvo_init(struct drm_device *dev, uint32_t sdvo_reg,
451                             bool is_sdvob);
452 extern void intel_dvo_init(struct drm_device *dev);
453 extern void intel_tv_init(struct drm_device *dev);
454 extern void intel_mark_busy(struct drm_device *dev);
455 extern void intel_mark_idle(struct drm_device *dev);
456 extern void intel_mark_fb_busy(struct drm_i915_gem_object *obj);
457 extern void intel_mark_fb_idle(struct drm_i915_gem_object *obj);
458 extern bool intel_lvds_init(struct drm_device *dev);
459 extern bool intel_is_dual_link_lvds(struct drm_device *dev);
460 extern void intel_dp_init(struct drm_device *dev, int output_reg,
461                           enum port port);
462 extern void intel_dp_init_connector(struct intel_digital_port *intel_dig_port,
463                                     struct intel_connector *intel_connector);
464 void
465 intel_dp_set_m_n(struct drm_crtc *crtc, struct drm_display_mode *mode,
466                  struct drm_display_mode *adjusted_mode);
467 extern void intel_dp_init_link_config(struct intel_dp *intel_dp);
468 extern void intel_dp_start_link_train(struct intel_dp *intel_dp);
469 extern void intel_dp_complete_link_train(struct intel_dp *intel_dp);
470 extern void intel_dp_sink_dpms(struct intel_dp *intel_dp, int mode);
471 extern void intel_dp_encoder_destroy(struct drm_encoder *encoder);
472 extern void intel_dp_check_link_status(struct intel_dp *intel_dp);
473 extern bool intel_dp_mode_fixup(struct drm_encoder *encoder,
474                                 const struct drm_display_mode *mode,
475                                 struct drm_display_mode *adjusted_mode);
476 extern bool intel_dpd_is_edp(struct drm_device *dev);
477 extern void ironlake_edp_backlight_on(struct intel_dp *intel_dp);
478 extern void ironlake_edp_backlight_off(struct intel_dp *intel_dp);
479 extern void ironlake_edp_panel_on(struct intel_dp *intel_dp);
480 extern void ironlake_edp_panel_off(struct intel_dp *intel_dp);
481 extern void ironlake_edp_panel_vdd_on(struct intel_dp *intel_dp);
482 extern void ironlake_edp_panel_vdd_off(struct intel_dp *intel_dp, bool sync);
483 extern void intel_edp_link_config(struct intel_encoder *, int *, int *);
484 extern int intel_edp_target_clock(struct intel_encoder *,
485                                   struct drm_display_mode *mode);
486 extern bool intel_encoder_is_pch_edp(struct drm_encoder *encoder);
487 extern int intel_plane_init(struct drm_device *dev, enum pipe pipe);
488 extern void intel_flush_display_plane(struct drm_i915_private *dev_priv,
489                                       enum plane plane);
490
491 /* intel_panel.c */
492 extern int intel_panel_init(struct intel_panel *panel,
493                             struct drm_display_mode *fixed_mode);
494 extern void intel_panel_fini(struct intel_panel *panel);
495
496 extern void intel_fixed_panel_mode(struct drm_display_mode *fixed_mode,
497                                    struct drm_display_mode *adjusted_mode);
498 extern void intel_pch_panel_fitting(struct drm_device *dev,
499                                     int fitting_mode,
500                                     const struct drm_display_mode *mode,
501                                     struct drm_display_mode *adjusted_mode);
502 extern u32 intel_panel_get_max_backlight(struct drm_device *dev);
503 extern void intel_panel_set_backlight(struct drm_device *dev, u32 level);
504 extern int intel_panel_setup_backlight(struct drm_connector *connector);
505 extern void intel_panel_enable_backlight(struct drm_device *dev,
506                                          enum pipe pipe);
507 extern void intel_panel_disable_backlight(struct drm_device *dev);
508 extern void intel_panel_destroy_backlight(struct drm_device *dev);
509 extern enum drm_connector_status intel_panel_detect(struct drm_device *dev);
510
511 struct intel_set_config {
512         struct drm_encoder **save_connector_encoders;
513         struct drm_crtc **save_encoder_crtcs;
514
515         bool fb_changed;
516         bool mode_changed;
517 };
518
519 extern int intel_set_mode(struct drm_crtc *crtc, struct drm_display_mode *mode,
520                           int x, int y, struct drm_framebuffer *old_fb);
521 extern void intel_modeset_disable(struct drm_device *dev);
522 extern void intel_crtc_restore_mode(struct drm_crtc *crtc);
523 extern void intel_crtc_load_lut(struct drm_crtc *crtc);
524 extern void intel_crtc_update_dpms(struct drm_crtc *crtc);
525 extern void intel_encoder_noop(struct drm_encoder *encoder);
526 extern void intel_encoder_destroy(struct drm_encoder *encoder);
527 extern void intel_encoder_dpms(struct intel_encoder *encoder, int mode);
528 extern bool intel_encoder_check_is_cloned(struct intel_encoder *encoder);
529 extern void intel_connector_dpms(struct drm_connector *, int mode);
530 extern bool intel_connector_get_hw_state(struct intel_connector *connector);
531 extern void intel_modeset_check_state(struct drm_device *dev);
532
533
534 static inline struct intel_encoder *intel_attached_encoder(struct drm_connector *connector)
535 {
536         return to_intel_connector(connector)->encoder;
537 }
538
539 static inline struct intel_dp *enc_to_intel_dp(struct drm_encoder *encoder)
540 {
541         struct intel_digital_port *intel_dig_port =
542                 container_of(encoder, struct intel_digital_port, base.base);
543         return &intel_dig_port->dp;
544 }
545
546 static inline struct intel_digital_port *
547 enc_to_dig_port(struct drm_encoder *encoder)
548 {
549         return container_of(encoder, struct intel_digital_port, base.base);
550 }
551
552 static inline struct intel_digital_port *
553 dp_to_dig_port(struct intel_dp *intel_dp)
554 {
555         return container_of(intel_dp, struct intel_digital_port, dp);
556 }
557
558 static inline struct intel_digital_port *
559 hdmi_to_dig_port(struct intel_hdmi *intel_hdmi)
560 {
561         return container_of(intel_hdmi, struct intel_digital_port, hdmi);
562 }
563
564 bool ibx_digital_port_connected(struct drm_i915_private *dev_priv,
565                                 struct intel_digital_port *port);
566
567 extern void intel_connector_attach_encoder(struct intel_connector *connector,
568                                            struct intel_encoder *encoder);
569 extern struct drm_encoder *intel_best_encoder(struct drm_connector *connector);
570
571 extern struct drm_display_mode *intel_crtc_mode_get(struct drm_device *dev,
572                                                     struct drm_crtc *crtc);
573 int intel_get_pipe_from_crtc_id(struct drm_device *dev, void *data,
574                                 struct drm_file *file_priv);
575 extern enum transcoder
576 intel_pipe_to_cpu_transcoder(struct drm_i915_private *dev_priv,
577                              enum pipe pipe);
578 extern void intel_wait_for_vblank(struct drm_device *dev, int pipe);
579 extern void intel_wait_for_pipe_off(struct drm_device *dev, int pipe);
580 extern int ironlake_get_lanes_required(int target_clock, int link_bw, int bpp);
581
582 struct intel_load_detect_pipe {
583         struct drm_framebuffer *release_fb;
584         bool load_detect_temp;
585         int dpms_mode;
586 };
587 extern bool intel_get_load_detect_pipe(struct drm_connector *connector,
588                                        struct drm_display_mode *mode,
589                                        struct intel_load_detect_pipe *old);
590 extern void intel_release_load_detect_pipe(struct drm_connector *connector,
591                                            struct intel_load_detect_pipe *old);
592
593 extern void intelfb_restore(void);
594 extern void intel_crtc_fb_gamma_set(struct drm_crtc *crtc, u16 red, u16 green,
595                                     u16 blue, int regno);
596 extern void intel_crtc_fb_gamma_get(struct drm_crtc *crtc, u16 *red, u16 *green,
597                                     u16 *blue, int regno);
598 extern void intel_enable_clock_gating(struct drm_device *dev);
599
600 extern int intel_pin_and_fence_fb_obj(struct drm_device *dev,
601                                       struct drm_i915_gem_object *obj,
602                                       struct intel_ring_buffer *pipelined);
603 extern void intel_unpin_fb_obj(struct drm_i915_gem_object *obj);
604
605 extern int intel_framebuffer_init(struct drm_device *dev,
606                                   struct intel_framebuffer *ifb,
607                                   struct drm_mode_fb_cmd2 *mode_cmd,
608                                   struct drm_i915_gem_object *obj);
609 extern int intel_fbdev_init(struct drm_device *dev);
610 extern void intel_fbdev_initial_config(struct drm_device *dev);
611 extern void intel_fbdev_fini(struct drm_device *dev);
612 extern void intel_fbdev_set_suspend(struct drm_device *dev, int state);
613 extern void intel_prepare_page_flip(struct drm_device *dev, int plane);
614 extern void intel_finish_page_flip(struct drm_device *dev, int pipe);
615 extern void intel_finish_page_flip_plane(struct drm_device *dev, int plane);
616
617 extern void intel_setup_overlay(struct drm_device *dev);
618 extern void intel_cleanup_overlay(struct drm_device *dev);
619 extern int intel_overlay_switch_off(struct intel_overlay *overlay);
620 extern int intel_overlay_put_image(struct drm_device *dev, void *data,
621                                    struct drm_file *file_priv);
622 extern int intel_overlay_attrs(struct drm_device *dev, void *data,
623                                struct drm_file *file_priv);
624
625 extern void intel_fb_output_poll_changed(struct drm_device *dev);
626 extern void intel_fb_restore_mode(struct drm_device *dev);
627
628 extern void assert_pipe(struct drm_i915_private *dev_priv, enum pipe pipe,
629                         bool state);
630 #define assert_pipe_enabled(d, p) assert_pipe(d, p, true)
631 #define assert_pipe_disabled(d, p) assert_pipe(d, p, false)
632
633 extern void intel_init_clock_gating(struct drm_device *dev);
634 extern void intel_write_eld(struct drm_encoder *encoder,
635                             struct drm_display_mode *mode);
636 extern void intel_cpt_verify_modeset(struct drm_device *dev, int pipe);
637 extern void intel_prepare_ddi(struct drm_device *dev);
638 extern void hsw_fdi_link_train(struct drm_crtc *crtc);
639 extern void intel_ddi_init(struct drm_device *dev, enum port port);
640
641 /* For use by IVB LP watermark workaround in intel_sprite.c */
642 extern void intel_update_watermarks(struct drm_device *dev);
643 extern void intel_update_sprite_watermarks(struct drm_device *dev, int pipe,
644                                            uint32_t sprite_width,
645                                            int pixel_size);
646 extern void intel_update_linetime_watermarks(struct drm_device *dev, int pipe,
647                          struct drm_display_mode *mode);
648
649 extern unsigned long intel_gen4_compute_offset_xtiled(int *x, int *y,
650                                                       unsigned int bpp,
651                                                       unsigned int pitch);
652
653 extern int intel_sprite_set_colorkey(struct drm_device *dev, void *data,
654                                      struct drm_file *file_priv);
655 extern int intel_sprite_get_colorkey(struct drm_device *dev, void *data,
656                                      struct drm_file *file_priv);
657
658 extern u32 intel_dpio_read(struct drm_i915_private *dev_priv, int reg);
659
660 /* Power-related functions, located in intel_pm.c */
661 extern void intel_init_pm(struct drm_device *dev);
662 /* FBC */
663 extern bool intel_fbc_enabled(struct drm_device *dev);
664 extern void intel_enable_fbc(struct drm_crtc *crtc, unsigned long interval);
665 extern void intel_update_fbc(struct drm_device *dev);
666 /* IPS */
667 extern void intel_gpu_ips_init(struct drm_i915_private *dev_priv);
668 extern void intel_gpu_ips_teardown(void);
669
670 extern void intel_init_power_well(struct drm_device *dev);
671 extern void intel_set_power_well(struct drm_device *dev, bool enable);
672 extern void intel_enable_gt_powersave(struct drm_device *dev);
673 extern void intel_disable_gt_powersave(struct drm_device *dev);
674 extern void gen6_gt_check_fifodbg(struct drm_i915_private *dev_priv);
675 extern void ironlake_teardown_rc6(struct drm_device *dev);
676
677 extern bool intel_ddi_get_hw_state(struct intel_encoder *encoder,
678                                    enum pipe *pipe);
679 extern int intel_ddi_get_cdclk_freq(struct drm_i915_private *dev_priv);
680 extern void intel_ddi_pll_init(struct drm_device *dev);
681 extern void intel_ddi_enable_pipe_func(struct drm_crtc *crtc);
682 extern void intel_ddi_disable_transcoder_func(struct drm_i915_private *dev_priv,
683                                               enum transcoder cpu_transcoder);
684 extern void intel_ddi_enable_pipe_clock(struct intel_crtc *intel_crtc);
685 extern void intel_ddi_disable_pipe_clock(struct intel_crtc *intel_crtc);
686 extern void intel_ddi_setup_hw_pll_state(struct drm_device *dev);
687 extern bool intel_ddi_pll_mode_set(struct drm_crtc *crtc, int clock);
688 extern void intel_ddi_put_crtc_pll(struct drm_crtc *crtc);
689 extern void intel_ddi_set_pipe_settings(struct drm_crtc *crtc);
690 extern void intel_ddi_prepare_link_retrain(struct drm_encoder *encoder);
691 extern bool
692 intel_ddi_connector_get_hw_state(struct intel_connector *intel_connector);
693 extern void intel_ddi_fdi_disable(struct drm_crtc *crtc);
694
695 #endif /* __INTEL_DRV_H__ */