]> rtime.felk.cvut.cz Git - linux-imx.git/blob - drivers/gpu/drm/i915/intel_drv.h
drm/i915: Disable/restore all sprite planes around modeset
[linux-imx.git] / drivers / gpu / drm / i915 / intel_drv.h
1 /*
2  * Copyright (c) 2006 Dave Airlie <airlied@linux.ie>
3  * Copyright (c) 2007-2008 Intel Corporation
4  *   Jesse Barnes <jesse.barnes@intel.com>
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the next
14  * paragraph) shall be included in all copies or substantial portions of the
15  * Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
20  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
22  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
23  * IN THE SOFTWARE.
24  */
25 #ifndef __INTEL_DRV_H__
26 #define __INTEL_DRV_H__
27
28 #include <linux/i2c.h>
29 #include <drm/i915_drm.h>
30 #include "i915_drv.h"
31 #include <drm/drm_crtc.h>
32 #include <drm/drm_crtc_helper.h>
33 #include <drm/drm_fb_helper.h>
34 #include <drm/drm_dp_helper.h>
35
36 /**
37  * _wait_for - magic (register) wait macro
38  *
39  * Does the right thing for modeset paths when run under kdgb or similar atomic
40  * contexts. Note that it's important that we check the condition again after
41  * having timed out, since the timeout could be due to preemption or similar and
42  * we've never had a chance to check the condition before the timeout.
43  */
44 #define _wait_for(COND, MS, W) ({ \
45         unsigned long timeout__ = jiffies + msecs_to_jiffies(MS) + 1;   \
46         int ret__ = 0;                                                  \
47         while (!(COND)) {                                               \
48                 if (time_after(jiffies, timeout__)) {                   \
49                         if (!(COND))                                    \
50                                 ret__ = -ETIMEDOUT;                     \
51                         break;                                          \
52                 }                                                       \
53                 if (W && drm_can_sleep())  {                            \
54                         msleep(W);                                      \
55                 } else {                                                \
56                         cpu_relax();                                    \
57                 }                                                       \
58         }                                                               \
59         ret__;                                                          \
60 })
61
62 #define wait_for(COND, MS) _wait_for(COND, MS, 1)
63 #define wait_for_atomic(COND, MS) _wait_for(COND, MS, 0)
64 #define wait_for_atomic_us(COND, US) _wait_for((COND), \
65                                                DIV_ROUND_UP((US), 1000), 0)
66
67 #define KHz(x) (1000*x)
68 #define MHz(x) KHz(1000*x)
69
70 /*
71  * Display related stuff
72  */
73
74 /* store information about an Ixxx DVO */
75 /* The i830->i865 use multiple DVOs with multiple i2cs */
76 /* the i915, i945 have a single sDVO i2c bus - which is different */
77 #define MAX_OUTPUTS 6
78 /* maximum connectors per crtcs in the mode set */
79 #define INTELFB_CONN_LIMIT 4
80
81 #define INTEL_I2C_BUS_DVO 1
82 #define INTEL_I2C_BUS_SDVO 2
83
84 /* these are outputs from the chip - integrated only
85    external chips are via DVO or SDVO output */
86 #define INTEL_OUTPUT_UNUSED 0
87 #define INTEL_OUTPUT_ANALOG 1
88 #define INTEL_OUTPUT_DVO 2
89 #define INTEL_OUTPUT_SDVO 3
90 #define INTEL_OUTPUT_LVDS 4
91 #define INTEL_OUTPUT_TVOUT 5
92 #define INTEL_OUTPUT_HDMI 6
93 #define INTEL_OUTPUT_DISPLAYPORT 7
94 #define INTEL_OUTPUT_EDP 8
95 #define INTEL_OUTPUT_UNKNOWN 9
96
97 #define INTEL_DVO_CHIP_NONE 0
98 #define INTEL_DVO_CHIP_LVDS 1
99 #define INTEL_DVO_CHIP_TMDS 2
100 #define INTEL_DVO_CHIP_TVOUT 4
101
102 struct intel_framebuffer {
103         struct drm_framebuffer base;
104         struct drm_i915_gem_object *obj;
105 };
106
107 struct intel_fbdev {
108         struct drm_fb_helper helper;
109         struct intel_framebuffer ifb;
110         struct list_head fbdev_list;
111         struct drm_display_mode *our_mode;
112 };
113
114 struct intel_encoder {
115         struct drm_encoder base;
116         /*
117          * The new crtc this encoder will be driven from. Only differs from
118          * base->crtc while a modeset is in progress.
119          */
120         struct intel_crtc *new_crtc;
121
122         int type;
123         /*
124          * Intel hw has only one MUX where encoders could be clone, hence a
125          * simple flag is enough to compute the possible_clones mask.
126          */
127         bool cloneable;
128         bool connectors_active;
129         void (*hot_plug)(struct intel_encoder *);
130         bool (*compute_config)(struct intel_encoder *,
131                                struct intel_crtc_config *);
132         void (*pre_pll_enable)(struct intel_encoder *);
133         void (*pre_enable)(struct intel_encoder *);
134         void (*enable)(struct intel_encoder *);
135         void (*mode_set)(struct intel_encoder *intel_encoder);
136         void (*disable)(struct intel_encoder *);
137         void (*post_disable)(struct intel_encoder *);
138         /* Read out the current hw state of this connector, returning true if
139          * the encoder is active. If the encoder is enabled it also set the pipe
140          * it is connected to in the pipe parameter. */
141         bool (*get_hw_state)(struct intel_encoder *, enum pipe *pipe);
142         /* Reconstructs the equivalent mode flags for the current hardware
143          * state. */
144         void (*get_config)(struct intel_encoder *,
145                            struct intel_crtc_config *pipe_config);
146         int crtc_mask;
147         enum hpd_pin hpd_pin;
148 };
149
150 struct intel_panel {
151         struct drm_display_mode *fixed_mode;
152         int fitting_mode;
153 };
154
155 struct intel_connector {
156         struct drm_connector base;
157         /*
158          * The fixed encoder this connector is connected to.
159          */
160         struct intel_encoder *encoder;
161
162         /*
163          * The new encoder this connector will be driven. Only differs from
164          * encoder while a modeset is in progress.
165          */
166         struct intel_encoder *new_encoder;
167
168         /* Reads out the current hw, returning true if the connector is enabled
169          * and active (i.e. dpms ON state). */
170         bool (*get_hw_state)(struct intel_connector *);
171
172         /* Panel info for eDP and LVDS */
173         struct intel_panel panel;
174
175         /* Cached EDID for eDP and LVDS. May hold ERR_PTR for invalid EDID. */
176         struct edid *edid;
177
178         /* since POLL and HPD connectors may use the same HPD line keep the native
179            state of connector->polled in case hotplug storm detection changes it */
180         u8 polled;
181 };
182
183 typedef struct dpll {
184         /* given values */
185         int n;
186         int m1, m2;
187         int p1, p2;
188         /* derived values */
189         int     dot;
190         int     vco;
191         int     m;
192         int     p;
193 } intel_clock_t;
194
195 struct intel_crtc_config {
196         struct drm_display_mode requested_mode;
197         struct drm_display_mode adjusted_mode;
198         /* This flag must be set by the encoder's compute_config callback if it
199          * changes the crtc timings in the mode to prevent the crtc fixup from
200          * overwriting them.  Currently only lvds needs that. */
201         bool timings_set;
202         /* Whether to set up the PCH/FDI. Note that we never allow sharing
203          * between pch encoders and cpu encoders. */
204         bool has_pch_encoder;
205
206         /* CPU Transcoder for the pipe. Currently this can only differ from the
207          * pipe on Haswell (where we have a special eDP transcoder). */
208         enum transcoder cpu_transcoder;
209
210         /*
211          * Use reduced/limited/broadcast rbg range, compressing from the full
212          * range fed into the crtcs.
213          */
214         bool limited_color_range;
215
216         /* DP has a bunch of special case unfortunately, so mark the pipe
217          * accordingly. */
218         bool has_dp_encoder;
219
220         /*
221          * Enable dithering, used when the selected pipe bpp doesn't match the
222          * plane bpp.
223          */
224         bool dither;
225
226         /* Controls for the clock computation, to override various stages. */
227         bool clock_set;
228
229         /* SDVO TV has a bunch of special case. To make multifunction encoders
230          * work correctly, we need to track this at runtime.*/
231         bool sdvo_tv_clock;
232
233         /*
234          * crtc bandwidth limit, don't increase pipe bpp or clock if not really
235          * required. This is set in the 2nd loop of calling encoder's
236          * ->compute_config if the first pick doesn't work out.
237          */
238         bool bw_constrained;
239
240         /* Settings for the intel dpll used on pretty much everything but
241          * haswell. */
242         struct dpll dpll;
243
244         int pipe_bpp;
245         struct intel_link_m_n dp_m_n;
246
247         /*
248          * Frequence the dpll for the port should run at. Differs from the
249          * adjusted dotclock e.g. for DP or 12bpc hdmi mode.
250          */
251         int port_clock;
252
253         /* Used by SDVO (and if we ever fix it, HDMI). */
254         unsigned pixel_multiplier;
255
256         /* Panel fitter controls for gen2-gen4 + VLV */
257         struct {
258                 u32 control;
259                 u32 pgm_ratios;
260                 u32 lvds_border_bits;
261         } gmch_pfit;
262
263         /* Panel fitter placement and size for Ironlake+ */
264         struct {
265                 u32 pos;
266                 u32 size;
267         } pch_pfit;
268
269         /* FDI configuration, only valid if has_pch_encoder is set. */
270         int fdi_lanes;
271         struct intel_link_m_n fdi_m_n;
272
273         bool ips_enabled;
274 };
275
276 struct intel_crtc {
277         struct drm_crtc base;
278         enum pipe pipe;
279         enum plane plane;
280         u8 lut_r[256], lut_g[256], lut_b[256];
281         /*
282          * Whether the crtc and the connected output pipeline is active. Implies
283          * that crtc->enabled is set, i.e. the current mode configuration has
284          * some outputs connected to this crtc.
285          */
286         bool active;
287         bool eld_vld;
288         bool primary_disabled; /* is the crtc obscured by a plane? */
289         bool lowfreq_avail;
290         struct intel_overlay *overlay;
291         struct intel_unpin_work *unpin_work;
292
293         atomic_t unpin_work_count;
294
295         /* Display surface base address adjustement for pageflips. Note that on
296          * gen4+ this only adjusts up to a tile, offsets within a tile are
297          * handled in the hw itself (with the TILEOFF register). */
298         unsigned long dspaddr_offset;
299
300         struct drm_i915_gem_object *cursor_bo;
301         uint32_t cursor_addr;
302         int16_t cursor_x, cursor_y;
303         int16_t cursor_width, cursor_height;
304         bool cursor_visible;
305
306         struct intel_crtc_config config;
307
308         /* We can share PLLs across outputs if the timings match */
309         struct intel_pch_pll *pch_pll;
310         uint32_t ddi_pll_sel;
311
312         /* reset counter value when the last flip was submitted */
313         unsigned int reset_counter;
314
315         /* Access to these should be protected by dev_priv->irq_lock. */
316         bool cpu_fifo_underrun_disabled;
317         bool pch_fifo_underrun_disabled;
318 };
319
320 struct intel_plane {
321         struct drm_plane base;
322         int plane;
323         enum pipe pipe;
324         struct drm_i915_gem_object *obj;
325         bool can_scale;
326         int max_downscale;
327         u32 lut_r[1024], lut_g[1024], lut_b[1024];
328         int crtc_x, crtc_y;
329         unsigned int crtc_w, crtc_h;
330         uint32_t src_x, src_y;
331         uint32_t src_w, src_h;
332
333         /* Since we need to change the watermarks before/after
334          * enabling/disabling the planes, we need to store the parameters here
335          * as the other pieces of the struct may not reflect the values we want
336          * for the watermark calculations. Currently only Haswell uses this.
337          */
338         struct {
339                 bool enable;
340                 uint8_t bytes_per_pixel;
341                 uint32_t horiz_pixels;
342         } wm;
343
344         void (*update_plane)(struct drm_plane *plane,
345                              struct drm_framebuffer *fb,
346                              struct drm_i915_gem_object *obj,
347                              int crtc_x, int crtc_y,
348                              unsigned int crtc_w, unsigned int crtc_h,
349                              uint32_t x, uint32_t y,
350                              uint32_t src_w, uint32_t src_h);
351         void (*disable_plane)(struct drm_plane *plane);
352         int (*update_colorkey)(struct drm_plane *plane,
353                                struct drm_intel_sprite_colorkey *key);
354         void (*get_colorkey)(struct drm_plane *plane,
355                              struct drm_intel_sprite_colorkey *key);
356 };
357
358 struct intel_watermark_params {
359         unsigned long fifo_size;
360         unsigned long max_wm;
361         unsigned long default_wm;
362         unsigned long guard_size;
363         unsigned long cacheline_size;
364 };
365
366 struct cxsr_latency {
367         int is_desktop;
368         int is_ddr3;
369         unsigned long fsb_freq;
370         unsigned long mem_freq;
371         unsigned long display_sr;
372         unsigned long display_hpll_disable;
373         unsigned long cursor_sr;
374         unsigned long cursor_hpll_disable;
375 };
376
377 #define to_intel_crtc(x) container_of(x, struct intel_crtc, base)
378 #define to_intel_connector(x) container_of(x, struct intel_connector, base)
379 #define to_intel_encoder(x) container_of(x, struct intel_encoder, base)
380 #define to_intel_framebuffer(x) container_of(x, struct intel_framebuffer, base)
381 #define to_intel_plane(x) container_of(x, struct intel_plane, base)
382
383 #define DIP_HEADER_SIZE 5
384
385 #define DIP_TYPE_AVI    0x82
386 #define DIP_VERSION_AVI 0x2
387 #define DIP_LEN_AVI     13
388 #define DIP_AVI_PR_1    0
389 #define DIP_AVI_PR_2    1
390 #define DIP_AVI_RGB_QUANT_RANGE_DEFAULT (0 << 2)
391 #define DIP_AVI_RGB_QUANT_RANGE_LIMITED (1 << 2)
392 #define DIP_AVI_RGB_QUANT_RANGE_FULL    (2 << 2)
393
394 #define DIP_TYPE_SPD    0x83
395 #define DIP_VERSION_SPD 0x1
396 #define DIP_LEN_SPD     25
397 #define DIP_SPD_UNKNOWN 0
398 #define DIP_SPD_DSTB    0x1
399 #define DIP_SPD_DVDP    0x2
400 #define DIP_SPD_DVHS    0x3
401 #define DIP_SPD_HDDVR   0x4
402 #define DIP_SPD_DVC     0x5
403 #define DIP_SPD_DSC     0x6
404 #define DIP_SPD_VCD     0x7
405 #define DIP_SPD_GAME    0x8
406 #define DIP_SPD_PC      0x9
407 #define DIP_SPD_BD      0xa
408 #define DIP_SPD_SCD     0xb
409
410 struct dip_infoframe {
411         uint8_t type;           /* HB0 */
412         uint8_t ver;            /* HB1 */
413         uint8_t len;            /* HB2 - body len, not including checksum */
414         uint8_t ecc;            /* Header ECC */
415         uint8_t checksum;       /* PB0 */
416         union {
417                 struct {
418                         /* PB1 - Y 6:5, A 4:4, B 3:2, S 1:0 */
419                         uint8_t Y_A_B_S;
420                         /* PB2 - C 7:6, M 5:4, R 3:0 */
421                         uint8_t C_M_R;
422                         /* PB3 - ITC 7:7, EC 6:4, Q 3:2, SC 1:0 */
423                         uint8_t ITC_EC_Q_SC;
424                         /* PB4 - VIC 6:0 */
425                         uint8_t VIC;
426                         /* PB5 - YQ 7:6, CN 5:4, PR 3:0 */
427                         uint8_t YQ_CN_PR;
428                         /* PB6 to PB13 */
429                         uint16_t top_bar_end;
430                         uint16_t bottom_bar_start;
431                         uint16_t left_bar_end;
432                         uint16_t right_bar_start;
433                 } __attribute__ ((packed)) avi;
434                 struct {
435                         uint8_t vn[8];
436                         uint8_t pd[16];
437                         uint8_t sdi;
438                 } __attribute__ ((packed)) spd;
439                 uint8_t payload[27];
440         } __attribute__ ((packed)) body;
441 } __attribute__((packed));
442
443 struct intel_hdmi {
444         u32 hdmi_reg;
445         int ddc_bus;
446         uint32_t color_range;
447         bool color_range_auto;
448         bool has_hdmi_sink;
449         bool has_audio;
450         enum hdmi_force_audio force_audio;
451         bool rgb_quant_range_selectable;
452         void (*write_infoframe)(struct drm_encoder *encoder,
453                                 struct dip_infoframe *frame);
454         void (*set_infoframes)(struct drm_encoder *encoder,
455                                struct drm_display_mode *adjusted_mode);
456 };
457
458 #define DP_MAX_DOWNSTREAM_PORTS         0x10
459 #define DP_LINK_CONFIGURATION_SIZE      9
460
461 struct intel_dp {
462         uint32_t output_reg;
463         uint32_t aux_ch_ctl_reg;
464         uint32_t DP;
465         uint8_t  link_configuration[DP_LINK_CONFIGURATION_SIZE];
466         bool has_audio;
467         enum hdmi_force_audio force_audio;
468         uint32_t color_range;
469         bool color_range_auto;
470         uint8_t link_bw;
471         uint8_t lane_count;
472         uint8_t dpcd[DP_RECEIVER_CAP_SIZE];
473         uint8_t downstream_ports[DP_MAX_DOWNSTREAM_PORTS];
474         struct i2c_adapter adapter;
475         struct i2c_algo_dp_aux_data algo;
476         uint8_t train_set[4];
477         int panel_power_up_delay;
478         int panel_power_down_delay;
479         int panel_power_cycle_delay;
480         int backlight_on_delay;
481         int backlight_off_delay;
482         struct delayed_work panel_vdd_work;
483         bool want_panel_vdd;
484         struct intel_connector *attached_connector;
485 };
486
487 struct intel_digital_port {
488         struct intel_encoder base;
489         enum port port;
490         u32 port_reversal;
491         struct intel_dp dp;
492         struct intel_hdmi hdmi;
493 };
494
495 static inline int
496 vlv_dport_to_channel(struct intel_digital_port *dport)
497 {
498         switch (dport->port) {
499         case PORT_B:
500                 return 0;
501         case PORT_C:
502                 return 1;
503         default:
504                 BUG();
505         }
506 }
507
508 static inline struct drm_crtc *
509 intel_get_crtc_for_pipe(struct drm_device *dev, int pipe)
510 {
511         struct drm_i915_private *dev_priv = dev->dev_private;
512         return dev_priv->pipe_to_crtc_mapping[pipe];
513 }
514
515 static inline struct drm_crtc *
516 intel_get_crtc_for_plane(struct drm_device *dev, int plane)
517 {
518         struct drm_i915_private *dev_priv = dev->dev_private;
519         return dev_priv->plane_to_crtc_mapping[plane];
520 }
521
522 struct intel_unpin_work {
523         struct work_struct work;
524         struct drm_crtc *crtc;
525         struct drm_i915_gem_object *old_fb_obj;
526         struct drm_i915_gem_object *pending_flip_obj;
527         struct drm_pending_vblank_event *event;
528         atomic_t pending;
529 #define INTEL_FLIP_INACTIVE     0
530 #define INTEL_FLIP_PENDING      1
531 #define INTEL_FLIP_COMPLETE     2
532         bool enable_stall_check;
533 };
534
535 struct intel_fbc_work {
536         struct delayed_work work;
537         struct drm_crtc *crtc;
538         struct drm_framebuffer *fb;
539         int interval;
540 };
541
542 int intel_pch_rawclk(struct drm_device *dev);
543
544 int intel_connector_update_modes(struct drm_connector *connector,
545                                 struct edid *edid);
546 int intel_ddc_get_modes(struct drm_connector *c, struct i2c_adapter *adapter);
547
548 extern void intel_attach_force_audio_property(struct drm_connector *connector);
549 extern void intel_attach_broadcast_rgb_property(struct drm_connector *connector);
550
551 extern bool intel_pipe_has_type(struct drm_crtc *crtc, int type);
552 extern void intel_crt_init(struct drm_device *dev);
553 extern void intel_hdmi_init(struct drm_device *dev,
554                             int hdmi_reg, enum port port);
555 extern void intel_hdmi_init_connector(struct intel_digital_port *intel_dig_port,
556                                       struct intel_connector *intel_connector);
557 extern struct intel_hdmi *enc_to_intel_hdmi(struct drm_encoder *encoder);
558 extern bool intel_hdmi_compute_config(struct intel_encoder *encoder,
559                                       struct intel_crtc_config *pipe_config);
560 extern void intel_dip_infoframe_csum(struct dip_infoframe *avi_if);
561 extern bool intel_sdvo_init(struct drm_device *dev, uint32_t sdvo_reg,
562                             bool is_sdvob);
563 extern void intel_dvo_init(struct drm_device *dev);
564 extern void intel_tv_init(struct drm_device *dev);
565 extern void intel_mark_busy(struct drm_device *dev);
566 extern void intel_mark_fb_busy(struct drm_i915_gem_object *obj);
567 extern void intel_mark_idle(struct drm_device *dev);
568 extern bool intel_lvds_init(struct drm_device *dev);
569 extern bool intel_is_dual_link_lvds(struct drm_device *dev);
570 extern void intel_dp_init(struct drm_device *dev, int output_reg,
571                           enum port port);
572 extern void intel_dp_init_connector(struct intel_digital_port *intel_dig_port,
573                                     struct intel_connector *intel_connector);
574 extern void intel_dp_init_link_config(struct intel_dp *intel_dp);
575 extern void intel_dp_start_link_train(struct intel_dp *intel_dp);
576 extern void intel_dp_complete_link_train(struct intel_dp *intel_dp);
577 extern void intel_dp_stop_link_train(struct intel_dp *intel_dp);
578 extern void intel_dp_sink_dpms(struct intel_dp *intel_dp, int mode);
579 extern void intel_dp_encoder_destroy(struct drm_encoder *encoder);
580 extern void intel_dp_check_link_status(struct intel_dp *intel_dp);
581 extern bool intel_dp_compute_config(struct intel_encoder *encoder,
582                                     struct intel_crtc_config *pipe_config);
583 extern bool intel_dpd_is_edp(struct drm_device *dev);
584 extern void ironlake_edp_backlight_on(struct intel_dp *intel_dp);
585 extern void ironlake_edp_backlight_off(struct intel_dp *intel_dp);
586 extern void ironlake_edp_panel_on(struct intel_dp *intel_dp);
587 extern void ironlake_edp_panel_off(struct intel_dp *intel_dp);
588 extern void ironlake_edp_panel_vdd_on(struct intel_dp *intel_dp);
589 extern void ironlake_edp_panel_vdd_off(struct intel_dp *intel_dp, bool sync);
590 extern int intel_plane_init(struct drm_device *dev, enum pipe pipe, int plane);
591 extern void intel_flush_display_plane(struct drm_i915_private *dev_priv,
592                                       enum plane plane);
593
594 /* intel_panel.c */
595 extern int intel_panel_init(struct intel_panel *panel,
596                             struct drm_display_mode *fixed_mode);
597 extern void intel_panel_fini(struct intel_panel *panel);
598
599 extern void intel_fixed_panel_mode(struct drm_display_mode *fixed_mode,
600                                    struct drm_display_mode *adjusted_mode);
601 extern void intel_pch_panel_fitting(struct intel_crtc *crtc,
602                                     struct intel_crtc_config *pipe_config,
603                                     int fitting_mode);
604 extern void intel_gmch_panel_fitting(struct intel_crtc *crtc,
605                                      struct intel_crtc_config *pipe_config,
606                                      int fitting_mode);
607 extern void intel_panel_set_backlight(struct drm_device *dev,
608                                       u32 level, u32 max);
609 extern int intel_panel_setup_backlight(struct drm_connector *connector);
610 extern void intel_panel_enable_backlight(struct drm_device *dev,
611                                          enum pipe pipe);
612 extern void intel_panel_disable_backlight(struct drm_device *dev);
613 extern void intel_panel_destroy_backlight(struct drm_device *dev);
614 extern enum drm_connector_status intel_panel_detect(struct drm_device *dev);
615
616 struct intel_set_config {
617         struct drm_encoder **save_connector_encoders;
618         struct drm_crtc **save_encoder_crtcs;
619
620         bool fb_changed;
621         bool mode_changed;
622 };
623
624 extern int intel_set_mode(struct drm_crtc *crtc, struct drm_display_mode *mode,
625                           int x, int y, struct drm_framebuffer *old_fb);
626 extern void intel_modeset_disable(struct drm_device *dev);
627 extern void intel_crtc_restore_mode(struct drm_crtc *crtc);
628 extern void intel_crtc_load_lut(struct drm_crtc *crtc);
629 extern void intel_crtc_update_dpms(struct drm_crtc *crtc);
630 extern void intel_encoder_destroy(struct drm_encoder *encoder);
631 extern void intel_encoder_dpms(struct intel_encoder *encoder, int mode);
632 extern void intel_connector_dpms(struct drm_connector *, int mode);
633 extern bool intel_connector_get_hw_state(struct intel_connector *connector);
634 extern void intel_modeset_check_state(struct drm_device *dev);
635 extern void intel_plane_restore(struct drm_plane *plane);
636 extern void intel_plane_disable(struct drm_plane *plane);
637
638
639 static inline struct intel_encoder *intel_attached_encoder(struct drm_connector *connector)
640 {
641         return to_intel_connector(connector)->encoder;
642 }
643
644 static inline struct intel_digital_port *
645 enc_to_dig_port(struct drm_encoder *encoder)
646 {
647         return container_of(encoder, struct intel_digital_port, base.base);
648 }
649
650 static inline struct intel_dp *enc_to_intel_dp(struct drm_encoder *encoder)
651 {
652         return &enc_to_dig_port(encoder)->dp;
653 }
654
655 static inline struct intel_digital_port *
656 dp_to_dig_port(struct intel_dp *intel_dp)
657 {
658         return container_of(intel_dp, struct intel_digital_port, dp);
659 }
660
661 static inline struct intel_digital_port *
662 hdmi_to_dig_port(struct intel_hdmi *intel_hdmi)
663 {
664         return container_of(intel_hdmi, struct intel_digital_port, hdmi);
665 }
666
667 bool ibx_digital_port_connected(struct drm_i915_private *dev_priv,
668                                 struct intel_digital_port *port);
669
670 extern void intel_connector_attach_encoder(struct intel_connector *connector,
671                                            struct intel_encoder *encoder);
672 extern struct drm_encoder *intel_best_encoder(struct drm_connector *connector);
673
674 extern struct drm_display_mode *intel_crtc_mode_get(struct drm_device *dev,
675                                                     struct drm_crtc *crtc);
676 int intel_get_pipe_from_crtc_id(struct drm_device *dev, void *data,
677                                 struct drm_file *file_priv);
678 extern enum transcoder
679 intel_pipe_to_cpu_transcoder(struct drm_i915_private *dev_priv,
680                              enum pipe pipe);
681 extern void intel_wait_for_vblank(struct drm_device *dev, int pipe);
682 extern void intel_wait_for_pipe_off(struct drm_device *dev, int pipe);
683 extern int ironlake_get_lanes_required(int target_clock, int link_bw, int bpp);
684 extern void vlv_wait_port_ready(struct drm_i915_private *dev_priv, int port);
685
686 struct intel_load_detect_pipe {
687         struct drm_framebuffer *release_fb;
688         bool load_detect_temp;
689         int dpms_mode;
690 };
691 extern bool intel_get_load_detect_pipe(struct drm_connector *connector,
692                                        struct drm_display_mode *mode,
693                                        struct intel_load_detect_pipe *old);
694 extern void intel_release_load_detect_pipe(struct drm_connector *connector,
695                                            struct intel_load_detect_pipe *old);
696
697 extern void intelfb_restore(void);
698 extern void intel_crtc_fb_gamma_set(struct drm_crtc *crtc, u16 red, u16 green,
699                                     u16 blue, int regno);
700 extern void intel_crtc_fb_gamma_get(struct drm_crtc *crtc, u16 *red, u16 *green,
701                                     u16 *blue, int regno);
702 extern void intel_enable_clock_gating(struct drm_device *dev);
703
704 extern int intel_pin_and_fence_fb_obj(struct drm_device *dev,
705                                       struct drm_i915_gem_object *obj,
706                                       struct intel_ring_buffer *pipelined);
707 extern void intel_unpin_fb_obj(struct drm_i915_gem_object *obj);
708
709 extern int intel_framebuffer_init(struct drm_device *dev,
710                                   struct intel_framebuffer *ifb,
711                                   struct drm_mode_fb_cmd2 *mode_cmd,
712                                   struct drm_i915_gem_object *obj);
713 extern int intel_fbdev_init(struct drm_device *dev);
714 extern void intel_fbdev_initial_config(struct drm_device *dev);
715 extern void intel_fbdev_fini(struct drm_device *dev);
716 extern void intel_fbdev_set_suspend(struct drm_device *dev, int state);
717 extern void intel_prepare_page_flip(struct drm_device *dev, int plane);
718 extern void intel_finish_page_flip(struct drm_device *dev, int pipe);
719 extern void intel_finish_page_flip_plane(struct drm_device *dev, int plane);
720
721 extern void intel_setup_overlay(struct drm_device *dev);
722 extern void intel_cleanup_overlay(struct drm_device *dev);
723 extern int intel_overlay_switch_off(struct intel_overlay *overlay);
724 extern int intel_overlay_put_image(struct drm_device *dev, void *data,
725                                    struct drm_file *file_priv);
726 extern int intel_overlay_attrs(struct drm_device *dev, void *data,
727                                struct drm_file *file_priv);
728
729 extern void intel_fb_output_poll_changed(struct drm_device *dev);
730 extern void intel_fb_restore_mode(struct drm_device *dev);
731
732 extern void assert_pipe(struct drm_i915_private *dev_priv, enum pipe pipe,
733                         bool state);
734 #define assert_pipe_enabled(d, p) assert_pipe(d, p, true)
735 #define assert_pipe_disabled(d, p) assert_pipe(d, p, false)
736
737 extern void intel_init_clock_gating(struct drm_device *dev);
738 extern void intel_suspend_hw(struct drm_device *dev);
739 extern void intel_write_eld(struct drm_encoder *encoder,
740                             struct drm_display_mode *mode);
741 extern void intel_prepare_ddi(struct drm_device *dev);
742 extern void hsw_fdi_link_train(struct drm_crtc *crtc);
743 extern void intel_ddi_init(struct drm_device *dev, enum port port);
744
745 /* For use by IVB LP watermark workaround in intel_sprite.c */
746 extern void intel_update_watermarks(struct drm_device *dev);
747 extern void intel_update_sprite_watermarks(struct drm_device *dev, int pipe,
748                                            uint32_t sprite_width,
749                                            int pixel_size, bool enable);
750
751 extern unsigned long intel_gen4_compute_page_offset(int *x, int *y,
752                                                     unsigned int tiling_mode,
753                                                     unsigned int bpp,
754                                                     unsigned int pitch);
755
756 extern int intel_sprite_set_colorkey(struct drm_device *dev, void *data,
757                                      struct drm_file *file_priv);
758 extern int intel_sprite_get_colorkey(struct drm_device *dev, void *data,
759                                      struct drm_file *file_priv);
760
761 /* Power-related functions, located in intel_pm.c */
762 extern void intel_init_pm(struct drm_device *dev);
763 /* FBC */
764 extern bool intel_fbc_enabled(struct drm_device *dev);
765 extern void intel_enable_fbc(struct drm_crtc *crtc, unsigned long interval);
766 extern void intel_update_fbc(struct drm_device *dev);
767 /* IPS */
768 extern void intel_gpu_ips_init(struct drm_i915_private *dev_priv);
769 extern void intel_gpu_ips_teardown(void);
770
771 extern bool intel_display_power_enabled(struct drm_device *dev,
772                                         enum intel_display_power_domain domain);
773 extern void intel_init_power_well(struct drm_device *dev);
774 extern void intel_set_power_well(struct drm_device *dev, bool enable);
775 extern void intel_enable_gt_powersave(struct drm_device *dev);
776 extern void intel_disable_gt_powersave(struct drm_device *dev);
777 extern void gen6_gt_check_fifodbg(struct drm_i915_private *dev_priv);
778 extern void ironlake_teardown_rc6(struct drm_device *dev);
779
780 extern bool intel_ddi_get_hw_state(struct intel_encoder *encoder,
781                                    enum pipe *pipe);
782 extern int intel_ddi_get_cdclk_freq(struct drm_i915_private *dev_priv);
783 extern void intel_ddi_pll_init(struct drm_device *dev);
784 extern void intel_ddi_enable_transcoder_func(struct drm_crtc *crtc);
785 extern void intel_ddi_disable_transcoder_func(struct drm_i915_private *dev_priv,
786                                               enum transcoder cpu_transcoder);
787 extern void intel_ddi_enable_pipe_clock(struct intel_crtc *intel_crtc);
788 extern void intel_ddi_disable_pipe_clock(struct intel_crtc *intel_crtc);
789 extern void intel_ddi_setup_hw_pll_state(struct drm_device *dev);
790 extern bool intel_ddi_pll_mode_set(struct drm_crtc *crtc);
791 extern void intel_ddi_put_crtc_pll(struct drm_crtc *crtc);
792 extern void intel_ddi_set_pipe_settings(struct drm_crtc *crtc);
793 extern void intel_ddi_prepare_link_retrain(struct drm_encoder *encoder);
794 extern bool
795 intel_ddi_connector_get_hw_state(struct intel_connector *intel_connector);
796 extern void intel_ddi_fdi_disable(struct drm_crtc *crtc);
797
798 extern void intel_display_handle_reset(struct drm_device *dev);
799 extern bool intel_set_cpu_fifo_underrun_reporting(struct drm_device *dev,
800                                                   enum pipe pipe,
801                                                   bool enable);
802 extern bool intel_set_pch_fifo_underrun_reporting(struct drm_device *dev,
803                                                  enum transcoder pch_transcoder,
804                                                  bool enable);
805
806 #endif /* __INTEL_DRV_H__ */