]> rtime.felk.cvut.cz Git - linux-imx.git/blob - drivers/gpu/drm/i915/i915_drv.h
DRM/I915: Add enum hpd_pin to intel_encoder.
[linux-imx.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34
35 #include "i915_reg.h"
36 #include "intel_bios.h"
37 #include "intel_ringbuffer.h"
38 #include <linux/io-mapping.h>
39 #include <linux/i2c.h>
40 #include <linux/i2c-algo-bit.h>
41 #include <drm/intel-gtt.h>
42 #include <linux/backlight.h>
43 #include <linux/intel-iommu.h>
44 #include <linux/kref.h>
45 #include <linux/pm_qos.h>
46
47 /* General customization:
48  */
49
50 #define DRIVER_AUTHOR           "Tungsten Graphics, Inc."
51
52 #define DRIVER_NAME             "i915"
53 #define DRIVER_DESC             "Intel Graphics"
54 #define DRIVER_DATE             "20080730"
55
56 enum pipe {
57         PIPE_A = 0,
58         PIPE_B,
59         PIPE_C,
60         I915_MAX_PIPES
61 };
62 #define pipe_name(p) ((p) + 'A')
63
64 enum transcoder {
65         TRANSCODER_A = 0,
66         TRANSCODER_B,
67         TRANSCODER_C,
68         TRANSCODER_EDP = 0xF,
69 };
70 #define transcoder_name(t) ((t) + 'A')
71
72 enum plane {
73         PLANE_A = 0,
74         PLANE_B,
75         PLANE_C,
76 };
77 #define plane_name(p) ((p) + 'A')
78
79 enum port {
80         PORT_A = 0,
81         PORT_B,
82         PORT_C,
83         PORT_D,
84         PORT_E,
85         I915_MAX_PORTS
86 };
87 #define port_name(p) ((p) + 'A')
88
89 enum hpd_pin {
90         HPD_NONE = 0,
91         HPD_PORT_A = HPD_NONE, /* PORT_A is internal */
92         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
93         HPD_CRT,
94         HPD_SDVO_B,
95         HPD_SDVO_C,
96         HPD_PORT_B,
97         HPD_PORT_C,
98         HPD_PORT_D,
99         HPD_NUM_PINS
100 };
101
102 #define I915_GEM_GPU_DOMAINS \
103         (I915_GEM_DOMAIN_RENDER | \
104          I915_GEM_DOMAIN_SAMPLER | \
105          I915_GEM_DOMAIN_COMMAND | \
106          I915_GEM_DOMAIN_INSTRUCTION | \
107          I915_GEM_DOMAIN_VERTEX)
108
109 #define for_each_pipe(p) for ((p) = 0; (p) < INTEL_INFO(dev)->num_pipes; (p)++)
110
111 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
112         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
113                 if ((intel_encoder)->base.crtc == (__crtc))
114
115 struct intel_pch_pll {
116         int refcount; /* count of number of CRTCs sharing this PLL */
117         int active; /* count of number of active CRTCs (i.e. DPMS on) */
118         bool on; /* is the PLL actually active? Disabled during modeset */
119         int pll_reg;
120         int fp0_reg;
121         int fp1_reg;
122 };
123 #define I915_NUM_PLLS 2
124
125 /* Used by dp and fdi links */
126 struct intel_link_m_n {
127         uint32_t        tu;
128         uint32_t        gmch_m;
129         uint32_t        gmch_n;
130         uint32_t        link_m;
131         uint32_t        link_n;
132 };
133
134 void intel_link_compute_m_n(int bpp, int nlanes,
135                             int pixel_clock, int link_clock,
136                             struct intel_link_m_n *m_n);
137
138 struct intel_ddi_plls {
139         int spll_refcount;
140         int wrpll1_refcount;
141         int wrpll2_refcount;
142 };
143
144 /* Interface history:
145  *
146  * 1.1: Original.
147  * 1.2: Add Power Management
148  * 1.3: Add vblank support
149  * 1.4: Fix cmdbuffer path, add heap destroy
150  * 1.5: Add vblank pipe configuration
151  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
152  *      - Support vertical blank on secondary display pipe
153  */
154 #define DRIVER_MAJOR            1
155 #define DRIVER_MINOR            6
156 #define DRIVER_PATCHLEVEL       0
157
158 #define WATCH_COHERENCY 0
159 #define WATCH_LISTS     0
160 #define WATCH_GTT       0
161
162 #define I915_GEM_PHYS_CURSOR_0 1
163 #define I915_GEM_PHYS_CURSOR_1 2
164 #define I915_GEM_PHYS_OVERLAY_REGS 3
165 #define I915_MAX_PHYS_OBJECT (I915_GEM_PHYS_OVERLAY_REGS)
166
167 struct drm_i915_gem_phys_object {
168         int id;
169         struct page **page_list;
170         drm_dma_handle_t *handle;
171         struct drm_i915_gem_object *cur_obj;
172 };
173
174 struct opregion_header;
175 struct opregion_acpi;
176 struct opregion_swsci;
177 struct opregion_asle;
178 struct drm_i915_private;
179
180 struct intel_opregion {
181         struct opregion_header __iomem *header;
182         struct opregion_acpi __iomem *acpi;
183         struct opregion_swsci __iomem *swsci;
184         struct opregion_asle __iomem *asle;
185         void __iomem *vbt;
186         u32 __iomem *lid_state;
187 };
188 #define OPREGION_SIZE            (8*1024)
189
190 struct intel_overlay;
191 struct intel_overlay_error_state;
192
193 struct drm_i915_master_private {
194         drm_local_map_t *sarea;
195         struct _drm_i915_sarea *sarea_priv;
196 };
197 #define I915_FENCE_REG_NONE -1
198 #define I915_MAX_NUM_FENCES 16
199 /* 16 fences + sign bit for FENCE_REG_NONE */
200 #define I915_MAX_NUM_FENCE_BITS 5
201
202 struct drm_i915_fence_reg {
203         struct list_head lru_list;
204         struct drm_i915_gem_object *obj;
205         int pin_count;
206 };
207
208 struct sdvo_device_mapping {
209         u8 initialized;
210         u8 dvo_port;
211         u8 slave_addr;
212         u8 dvo_wiring;
213         u8 i2c_pin;
214         u8 ddc_pin;
215 };
216
217 struct intel_display_error_state;
218
219 struct drm_i915_error_state {
220         struct kref ref;
221         u32 eir;
222         u32 pgtbl_er;
223         u32 ier;
224         u32 ccid;
225         u32 derrmr;
226         u32 forcewake;
227         bool waiting[I915_NUM_RINGS];
228         u32 pipestat[I915_MAX_PIPES];
229         u32 tail[I915_NUM_RINGS];
230         u32 head[I915_NUM_RINGS];
231         u32 ctl[I915_NUM_RINGS];
232         u32 ipeir[I915_NUM_RINGS];
233         u32 ipehr[I915_NUM_RINGS];
234         u32 instdone[I915_NUM_RINGS];
235         u32 acthd[I915_NUM_RINGS];
236         u32 semaphore_mboxes[I915_NUM_RINGS][I915_NUM_RINGS - 1];
237         u32 semaphore_seqno[I915_NUM_RINGS][I915_NUM_RINGS - 1];
238         u32 rc_psmi[I915_NUM_RINGS]; /* sleep state */
239         /* our own tracking of ring head and tail */
240         u32 cpu_ring_head[I915_NUM_RINGS];
241         u32 cpu_ring_tail[I915_NUM_RINGS];
242         u32 error; /* gen6+ */
243         u32 err_int; /* gen7 */
244         u32 instpm[I915_NUM_RINGS];
245         u32 instps[I915_NUM_RINGS];
246         u32 extra_instdone[I915_NUM_INSTDONE_REG];
247         u32 seqno[I915_NUM_RINGS];
248         u64 bbaddr;
249         u32 fault_reg[I915_NUM_RINGS];
250         u32 done_reg;
251         u32 faddr[I915_NUM_RINGS];
252         u64 fence[I915_MAX_NUM_FENCES];
253         struct timeval time;
254         struct drm_i915_error_ring {
255                 struct drm_i915_error_object {
256                         int page_count;
257                         u32 gtt_offset;
258                         u32 *pages[0];
259                 } *ringbuffer, *batchbuffer, *ctx;
260                 struct drm_i915_error_request {
261                         long jiffies;
262                         u32 seqno;
263                         u32 tail;
264                 } *requests;
265                 int num_requests;
266         } ring[I915_NUM_RINGS];
267         struct drm_i915_error_buffer {
268                 u32 size;
269                 u32 name;
270                 u32 rseqno, wseqno;
271                 u32 gtt_offset;
272                 u32 read_domains;
273                 u32 write_domain;
274                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
275                 s32 pinned:2;
276                 u32 tiling:2;
277                 u32 dirty:1;
278                 u32 purgeable:1;
279                 s32 ring:4;
280                 u32 cache_level:2;
281         } *active_bo, *pinned_bo;
282         u32 active_bo_count, pinned_bo_count;
283         struct intel_overlay_error_state *overlay;
284         struct intel_display_error_state *display;
285 };
286
287 struct drm_i915_display_funcs {
288         bool (*fbc_enabled)(struct drm_device *dev);
289         void (*enable_fbc)(struct drm_crtc *crtc, unsigned long interval);
290         void (*disable_fbc)(struct drm_device *dev);
291         int (*get_display_clock_speed)(struct drm_device *dev);
292         int (*get_fifo_size)(struct drm_device *dev, int plane);
293         void (*update_wm)(struct drm_device *dev);
294         void (*update_sprite_wm)(struct drm_device *dev, int pipe,
295                                  uint32_t sprite_width, int pixel_size);
296         void (*update_linetime_wm)(struct drm_device *dev, int pipe,
297                                  struct drm_display_mode *mode);
298         void (*modeset_global_resources)(struct drm_device *dev);
299         int (*crtc_mode_set)(struct drm_crtc *crtc,
300                              struct drm_display_mode *mode,
301                              struct drm_display_mode *adjusted_mode,
302                              int x, int y,
303                              struct drm_framebuffer *old_fb);
304         void (*crtc_enable)(struct drm_crtc *crtc);
305         void (*crtc_disable)(struct drm_crtc *crtc);
306         void (*off)(struct drm_crtc *crtc);
307         void (*write_eld)(struct drm_connector *connector,
308                           struct drm_crtc *crtc);
309         void (*fdi_link_train)(struct drm_crtc *crtc);
310         void (*init_clock_gating)(struct drm_device *dev);
311         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
312                           struct drm_framebuffer *fb,
313                           struct drm_i915_gem_object *obj);
314         int (*update_plane)(struct drm_crtc *crtc, struct drm_framebuffer *fb,
315                             int x, int y);
316         void (*hpd_irq_setup)(struct drm_device *dev);
317         /* clock updates for mode set */
318         /* cursor updates */
319         /* render clock increase/decrease */
320         /* display clock increase/decrease */
321         /* pll clock increase/decrease */
322 };
323
324 struct drm_i915_gt_funcs {
325         void (*force_wake_get)(struct drm_i915_private *dev_priv);
326         void (*force_wake_put)(struct drm_i915_private *dev_priv);
327 };
328
329 #define DEV_INFO_FLAGS \
330         DEV_INFO_FLAG(is_mobile) DEV_INFO_SEP \
331         DEV_INFO_FLAG(is_i85x) DEV_INFO_SEP \
332         DEV_INFO_FLAG(is_i915g) DEV_INFO_SEP \
333         DEV_INFO_FLAG(is_i945gm) DEV_INFO_SEP \
334         DEV_INFO_FLAG(is_g33) DEV_INFO_SEP \
335         DEV_INFO_FLAG(need_gfx_hws) DEV_INFO_SEP \
336         DEV_INFO_FLAG(is_g4x) DEV_INFO_SEP \
337         DEV_INFO_FLAG(is_pineview) DEV_INFO_SEP \
338         DEV_INFO_FLAG(is_broadwater) DEV_INFO_SEP \
339         DEV_INFO_FLAG(is_crestline) DEV_INFO_SEP \
340         DEV_INFO_FLAG(is_ivybridge) DEV_INFO_SEP \
341         DEV_INFO_FLAG(is_valleyview) DEV_INFO_SEP \
342         DEV_INFO_FLAG(is_haswell) DEV_INFO_SEP \
343         DEV_INFO_FLAG(has_force_wake) DEV_INFO_SEP \
344         DEV_INFO_FLAG(has_fbc) DEV_INFO_SEP \
345         DEV_INFO_FLAG(has_pipe_cxsr) DEV_INFO_SEP \
346         DEV_INFO_FLAG(has_hotplug) DEV_INFO_SEP \
347         DEV_INFO_FLAG(cursor_needs_physical) DEV_INFO_SEP \
348         DEV_INFO_FLAG(has_overlay) DEV_INFO_SEP \
349         DEV_INFO_FLAG(overlay_needs_physical) DEV_INFO_SEP \
350         DEV_INFO_FLAG(supports_tv) DEV_INFO_SEP \
351         DEV_INFO_FLAG(has_bsd_ring) DEV_INFO_SEP \
352         DEV_INFO_FLAG(has_blt_ring) DEV_INFO_SEP \
353         DEV_INFO_FLAG(has_llc)
354
355 struct intel_device_info {
356         u32 display_mmio_offset;
357         u8 num_pipes:3;
358         u8 gen;
359         u8 is_mobile:1;
360         u8 is_i85x:1;
361         u8 is_i915g:1;
362         u8 is_i945gm:1;
363         u8 is_g33:1;
364         u8 need_gfx_hws:1;
365         u8 is_g4x:1;
366         u8 is_pineview:1;
367         u8 is_broadwater:1;
368         u8 is_crestline:1;
369         u8 is_ivybridge:1;
370         u8 is_valleyview:1;
371         u8 has_force_wake:1;
372         u8 is_haswell:1;
373         u8 has_fbc:1;
374         u8 has_pipe_cxsr:1;
375         u8 has_hotplug:1;
376         u8 cursor_needs_physical:1;
377         u8 has_overlay:1;
378         u8 overlay_needs_physical:1;
379         u8 supports_tv:1;
380         u8 has_bsd_ring:1;
381         u8 has_blt_ring:1;
382         u8 has_llc:1;
383 };
384
385 enum i915_cache_level {
386         I915_CACHE_NONE = 0,
387         I915_CACHE_LLC,
388         I915_CACHE_LLC_MLC, /* gen6+, in docs at least! */
389 };
390
391 /* The Graphics Translation Table is the way in which GEN hardware translates a
392  * Graphics Virtual Address into a Physical Address. In addition to the normal
393  * collateral associated with any va->pa translations GEN hardware also has a
394  * portion of the GTT which can be mapped by the CPU and remain both coherent
395  * and correct (in cases like swizzling). That region is referred to as GMADR in
396  * the spec.
397  */
398 struct i915_gtt {
399         unsigned long start;            /* Start offset of used GTT */
400         size_t total;                   /* Total size GTT can map */
401         size_t stolen_size;             /* Total size of stolen memory */
402
403         unsigned long mappable_end;     /* End offset that we can CPU map */
404         struct io_mapping *mappable;    /* Mapping to our CPU mappable region */
405         phys_addr_t mappable_base;      /* PA of our GMADR */
406
407         /** "Graphics Stolen Memory" holds the global PTEs */
408         void __iomem *gsm;
409
410         bool do_idle_maps;
411         dma_addr_t scratch_page_dma;
412         struct page *scratch_page;
413
414         /* global gtt ops */
415         int (*gtt_probe)(struct drm_device *dev, size_t *gtt_total,
416                           size_t *stolen, phys_addr_t *mappable_base,
417                           unsigned long *mappable_end);
418         void (*gtt_remove)(struct drm_device *dev);
419         void (*gtt_clear_range)(struct drm_device *dev,
420                                 unsigned int first_entry,
421                                 unsigned int num_entries);
422         void (*gtt_insert_entries)(struct drm_device *dev,
423                                    struct sg_table *st,
424                                    unsigned int pg_start,
425                                    enum i915_cache_level cache_level);
426 };
427 #define gtt_total_entries(gtt) ((gtt).total >> PAGE_SHIFT)
428
429 #define I915_PPGTT_PD_ENTRIES 512
430 #define I915_PPGTT_PT_ENTRIES 1024
431 struct i915_hw_ppgtt {
432         struct drm_device *dev;
433         unsigned num_pd_entries;
434         struct page **pt_pages;
435         uint32_t pd_offset;
436         dma_addr_t *pt_dma_addr;
437         dma_addr_t scratch_page_dma_addr;
438
439         /* pte functions, mirroring the interface of the global gtt. */
440         void (*clear_range)(struct i915_hw_ppgtt *ppgtt,
441                             unsigned int first_entry,
442                             unsigned int num_entries);
443         void (*insert_entries)(struct i915_hw_ppgtt *ppgtt,
444                                struct sg_table *st,
445                                unsigned int pg_start,
446                                enum i915_cache_level cache_level);
447         void (*cleanup)(struct i915_hw_ppgtt *ppgtt);
448 };
449
450
451 /* This must match up with the value previously used for execbuf2.rsvd1. */
452 #define DEFAULT_CONTEXT_ID 0
453 struct i915_hw_context {
454         int id;
455         bool is_initialized;
456         struct drm_i915_file_private *file_priv;
457         struct intel_ring_buffer *ring;
458         struct drm_i915_gem_object *obj;
459 };
460
461 enum no_fbc_reason {
462         FBC_NO_OUTPUT, /* no outputs enabled to compress */
463         FBC_STOLEN_TOO_SMALL, /* not enough space to hold compressed buffers */
464         FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
465         FBC_MODE_TOO_LARGE, /* mode too large for compression */
466         FBC_BAD_PLANE, /* fbc not supported on plane */
467         FBC_NOT_TILED, /* buffer not tiled */
468         FBC_MULTIPLE_PIPES, /* more than one pipe active */
469         FBC_MODULE_PARAM,
470 };
471
472 enum intel_pch {
473         PCH_NONE = 0,   /* No PCH present */
474         PCH_IBX,        /* Ibexpeak PCH */
475         PCH_CPT,        /* Cougarpoint PCH */
476         PCH_LPT,        /* Lynxpoint PCH */
477 };
478
479 enum intel_sbi_destination {
480         SBI_ICLK,
481         SBI_MPHY,
482 };
483
484 #define QUIRK_PIPEA_FORCE (1<<0)
485 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
486 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
487
488 struct intel_fbdev;
489 struct intel_fbc_work;
490
491 struct intel_gmbus {
492         struct i2c_adapter adapter;
493         u32 force_bit;
494         u32 reg0;
495         u32 gpio_reg;
496         struct i2c_algo_bit_data bit_algo;
497         struct drm_i915_private *dev_priv;
498 };
499
500 struct i915_suspend_saved_registers {
501         u8 saveLBB;
502         u32 saveDSPACNTR;
503         u32 saveDSPBCNTR;
504         u32 saveDSPARB;
505         u32 savePIPEACONF;
506         u32 savePIPEBCONF;
507         u32 savePIPEASRC;
508         u32 savePIPEBSRC;
509         u32 saveFPA0;
510         u32 saveFPA1;
511         u32 saveDPLL_A;
512         u32 saveDPLL_A_MD;
513         u32 saveHTOTAL_A;
514         u32 saveHBLANK_A;
515         u32 saveHSYNC_A;
516         u32 saveVTOTAL_A;
517         u32 saveVBLANK_A;
518         u32 saveVSYNC_A;
519         u32 saveBCLRPAT_A;
520         u32 saveTRANSACONF;
521         u32 saveTRANS_HTOTAL_A;
522         u32 saveTRANS_HBLANK_A;
523         u32 saveTRANS_HSYNC_A;
524         u32 saveTRANS_VTOTAL_A;
525         u32 saveTRANS_VBLANK_A;
526         u32 saveTRANS_VSYNC_A;
527         u32 savePIPEASTAT;
528         u32 saveDSPASTRIDE;
529         u32 saveDSPASIZE;
530         u32 saveDSPAPOS;
531         u32 saveDSPAADDR;
532         u32 saveDSPASURF;
533         u32 saveDSPATILEOFF;
534         u32 savePFIT_PGM_RATIOS;
535         u32 saveBLC_HIST_CTL;
536         u32 saveBLC_PWM_CTL;
537         u32 saveBLC_PWM_CTL2;
538         u32 saveBLC_CPU_PWM_CTL;
539         u32 saveBLC_CPU_PWM_CTL2;
540         u32 saveFPB0;
541         u32 saveFPB1;
542         u32 saveDPLL_B;
543         u32 saveDPLL_B_MD;
544         u32 saveHTOTAL_B;
545         u32 saveHBLANK_B;
546         u32 saveHSYNC_B;
547         u32 saveVTOTAL_B;
548         u32 saveVBLANK_B;
549         u32 saveVSYNC_B;
550         u32 saveBCLRPAT_B;
551         u32 saveTRANSBCONF;
552         u32 saveTRANS_HTOTAL_B;
553         u32 saveTRANS_HBLANK_B;
554         u32 saveTRANS_HSYNC_B;
555         u32 saveTRANS_VTOTAL_B;
556         u32 saveTRANS_VBLANK_B;
557         u32 saveTRANS_VSYNC_B;
558         u32 savePIPEBSTAT;
559         u32 saveDSPBSTRIDE;
560         u32 saveDSPBSIZE;
561         u32 saveDSPBPOS;
562         u32 saveDSPBADDR;
563         u32 saveDSPBSURF;
564         u32 saveDSPBTILEOFF;
565         u32 saveVGA0;
566         u32 saveVGA1;
567         u32 saveVGA_PD;
568         u32 saveVGACNTRL;
569         u32 saveADPA;
570         u32 saveLVDS;
571         u32 savePP_ON_DELAYS;
572         u32 savePP_OFF_DELAYS;
573         u32 saveDVOA;
574         u32 saveDVOB;
575         u32 saveDVOC;
576         u32 savePP_ON;
577         u32 savePP_OFF;
578         u32 savePP_CONTROL;
579         u32 savePP_DIVISOR;
580         u32 savePFIT_CONTROL;
581         u32 save_palette_a[256];
582         u32 save_palette_b[256];
583         u32 saveDPFC_CB_BASE;
584         u32 saveFBC_CFB_BASE;
585         u32 saveFBC_LL_BASE;
586         u32 saveFBC_CONTROL;
587         u32 saveFBC_CONTROL2;
588         u32 saveIER;
589         u32 saveIIR;
590         u32 saveIMR;
591         u32 saveDEIER;
592         u32 saveDEIMR;
593         u32 saveGTIER;
594         u32 saveGTIMR;
595         u32 saveFDI_RXA_IMR;
596         u32 saveFDI_RXB_IMR;
597         u32 saveCACHE_MODE_0;
598         u32 saveMI_ARB_STATE;
599         u32 saveSWF0[16];
600         u32 saveSWF1[16];
601         u32 saveSWF2[3];
602         u8 saveMSR;
603         u8 saveSR[8];
604         u8 saveGR[25];
605         u8 saveAR_INDEX;
606         u8 saveAR[21];
607         u8 saveDACMASK;
608         u8 saveCR[37];
609         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
610         u32 saveCURACNTR;
611         u32 saveCURAPOS;
612         u32 saveCURABASE;
613         u32 saveCURBCNTR;
614         u32 saveCURBPOS;
615         u32 saveCURBBASE;
616         u32 saveCURSIZE;
617         u32 saveDP_B;
618         u32 saveDP_C;
619         u32 saveDP_D;
620         u32 savePIPEA_GMCH_DATA_M;
621         u32 savePIPEB_GMCH_DATA_M;
622         u32 savePIPEA_GMCH_DATA_N;
623         u32 savePIPEB_GMCH_DATA_N;
624         u32 savePIPEA_DP_LINK_M;
625         u32 savePIPEB_DP_LINK_M;
626         u32 savePIPEA_DP_LINK_N;
627         u32 savePIPEB_DP_LINK_N;
628         u32 saveFDI_RXA_CTL;
629         u32 saveFDI_TXA_CTL;
630         u32 saveFDI_RXB_CTL;
631         u32 saveFDI_TXB_CTL;
632         u32 savePFA_CTL_1;
633         u32 savePFB_CTL_1;
634         u32 savePFA_WIN_SZ;
635         u32 savePFB_WIN_SZ;
636         u32 savePFA_WIN_POS;
637         u32 savePFB_WIN_POS;
638         u32 savePCH_DREF_CONTROL;
639         u32 saveDISP_ARB_CTL;
640         u32 savePIPEA_DATA_M1;
641         u32 savePIPEA_DATA_N1;
642         u32 savePIPEA_LINK_M1;
643         u32 savePIPEA_LINK_N1;
644         u32 savePIPEB_DATA_M1;
645         u32 savePIPEB_DATA_N1;
646         u32 savePIPEB_LINK_M1;
647         u32 savePIPEB_LINK_N1;
648         u32 saveMCHBAR_RENDER_STANDBY;
649         u32 savePCH_PORT_HOTPLUG;
650 };
651
652 struct intel_gen6_power_mgmt {
653         struct work_struct work;
654         u32 pm_iir;
655         /* lock - irqsave spinlock that protectects the work_struct and
656          * pm_iir. */
657         spinlock_t lock;
658
659         /* The below variables an all the rps hw state are protected by
660          * dev->struct mutext. */
661         u8 cur_delay;
662         u8 min_delay;
663         u8 max_delay;
664
665         struct delayed_work delayed_resume_work;
666
667         /*
668          * Protects RPS/RC6 register access and PCU communication.
669          * Must be taken after struct_mutex if nested.
670          */
671         struct mutex hw_lock;
672 };
673
674 /* defined intel_pm.c */
675 extern spinlock_t mchdev_lock;
676
677 struct intel_ilk_power_mgmt {
678         u8 cur_delay;
679         u8 min_delay;
680         u8 max_delay;
681         u8 fmax;
682         u8 fstart;
683
684         u64 last_count1;
685         unsigned long last_time1;
686         unsigned long chipset_power;
687         u64 last_count2;
688         struct timespec last_time2;
689         unsigned long gfx_power;
690         u8 corr;
691
692         int c_m;
693         int r_t;
694
695         struct drm_i915_gem_object *pwrctx;
696         struct drm_i915_gem_object *renderctx;
697 };
698
699 struct i915_dri1_state {
700         unsigned allow_batchbuffer : 1;
701         u32 __iomem *gfx_hws_cpu_addr;
702
703         unsigned int cpp;
704         int back_offset;
705         int front_offset;
706         int current_page;
707         int page_flipping;
708
709         uint32_t counter;
710 };
711
712 struct intel_l3_parity {
713         u32 *remap_info;
714         struct work_struct error_work;
715 };
716
717 struct i915_gem_mm {
718         /** Memory allocator for GTT stolen memory */
719         struct drm_mm stolen;
720         /** Memory allocator for GTT */
721         struct drm_mm gtt_space;
722         /** List of all objects in gtt_space. Used to restore gtt
723          * mappings on resume */
724         struct list_head bound_list;
725         /**
726          * List of objects which are not bound to the GTT (thus
727          * are idle and not used by the GPU) but still have
728          * (presumably uncached) pages still attached.
729          */
730         struct list_head unbound_list;
731
732         /** Usable portion of the GTT for GEM */
733         unsigned long stolen_base; /* limited to low memory (32-bit) */
734
735         int gtt_mtrr;
736
737         /** PPGTT used for aliasing the PPGTT with the GTT */
738         struct i915_hw_ppgtt *aliasing_ppgtt;
739
740         struct shrinker inactive_shrinker;
741         bool shrinker_no_lock_stealing;
742
743         /**
744          * List of objects currently involved in rendering.
745          *
746          * Includes buffers having the contents of their GPU caches
747          * flushed, not necessarily primitives.  last_rendering_seqno
748          * represents when the rendering involved will be completed.
749          *
750          * A reference is held on the buffer while on this list.
751          */
752         struct list_head active_list;
753
754         /**
755          * LRU list of objects which are not in the ringbuffer and
756          * are ready to unbind, but are still in the GTT.
757          *
758          * last_rendering_seqno is 0 while an object is in this list.
759          *
760          * A reference is not held on the buffer while on this list,
761          * as merely being GTT-bound shouldn't prevent its being
762          * freed, and we'll pull it off the list in the free path.
763          */
764         struct list_head inactive_list;
765
766         /** LRU list of objects with fence regs on them. */
767         struct list_head fence_list;
768
769         /**
770          * We leave the user IRQ off as much as possible,
771          * but this means that requests will finish and never
772          * be retired once the system goes idle. Set a timer to
773          * fire periodically while the ring is running. When it
774          * fires, go retire requests.
775          */
776         struct delayed_work retire_work;
777
778         /**
779          * Are we in a non-interruptible section of code like
780          * modesetting?
781          */
782         bool interruptible;
783
784         /**
785          * Flag if the X Server, and thus DRM, is not currently in
786          * control of the device.
787          *
788          * This is set between LeaveVT and EnterVT.  It needs to be
789          * replaced with a semaphore.  It also needs to be
790          * transitioned away from for kernel modesetting.
791          */
792         int suspended;
793
794         /** Bit 6 swizzling required for X tiling */
795         uint32_t bit_6_swizzle_x;
796         /** Bit 6 swizzling required for Y tiling */
797         uint32_t bit_6_swizzle_y;
798
799         /* storage for physical objects */
800         struct drm_i915_gem_phys_object *phys_objs[I915_MAX_PHYS_OBJECT];
801
802         /* accounting, useful for userland debugging */
803         size_t object_memory;
804         u32 object_count;
805 };
806
807 struct i915_gpu_error {
808         /* For hangcheck timer */
809 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
810 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
811         struct timer_list hangcheck_timer;
812         int hangcheck_count;
813         uint32_t last_acthd[I915_NUM_RINGS];
814         uint32_t prev_instdone[I915_NUM_INSTDONE_REG];
815
816         /* For reset and error_state handling. */
817         spinlock_t lock;
818         /* Protected by the above dev->gpu_error.lock. */
819         struct drm_i915_error_state *first_error;
820         struct work_struct work;
821
822         unsigned long last_reset;
823
824         /**
825          * State variable and reset counter controlling the reset flow
826          *
827          * Upper bits are for the reset counter.  This counter is used by the
828          * wait_seqno code to race-free noticed that a reset event happened and
829          * that it needs to restart the entire ioctl (since most likely the
830          * seqno it waited for won't ever signal anytime soon).
831          *
832          * This is important for lock-free wait paths, where no contended lock
833          * naturally enforces the correct ordering between the bail-out of the
834          * waiter and the gpu reset work code.
835          *
836          * Lowest bit controls the reset state machine: Set means a reset is in
837          * progress. This state will (presuming we don't have any bugs) decay
838          * into either unset (successful reset) or the special WEDGED value (hw
839          * terminally sour). All waiters on the reset_queue will be woken when
840          * that happens.
841          */
842         atomic_t reset_counter;
843
844         /**
845          * Special values/flags for reset_counter
846          *
847          * Note that the code relies on
848          *      I915_WEDGED & I915_RESET_IN_PROGRESS_FLAG
849          * being true.
850          */
851 #define I915_RESET_IN_PROGRESS_FLAG     1
852 #define I915_WEDGED                     0xffffffff
853
854         /**
855          * Waitqueue to signal when the reset has completed. Used by clients
856          * that wait for dev_priv->mm.wedged to settle.
857          */
858         wait_queue_head_t reset_queue;
859
860         /* For gpu hang simulation. */
861         unsigned int stop_rings;
862 };
863
864 enum modeset_restore {
865         MODESET_ON_LID_OPEN,
866         MODESET_DONE,
867         MODESET_SUSPENDED,
868 };
869
870 typedef struct drm_i915_private {
871         struct drm_device *dev;
872         struct kmem_cache *slab;
873
874         const struct intel_device_info *info;
875
876         int relative_constants_mode;
877
878         void __iomem *regs;
879
880         struct drm_i915_gt_funcs gt;
881         /** gt_fifo_count and the subsequent register write are synchronized
882          * with dev->struct_mutex. */
883         unsigned gt_fifo_count;
884         /** forcewake_count is protected by gt_lock */
885         unsigned forcewake_count;
886         /** gt_lock is also taken in irq contexts. */
887         spinlock_t gt_lock;
888
889         struct intel_gmbus gmbus[GMBUS_NUM_PORTS];
890
891
892         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
893          * controller on different i2c buses. */
894         struct mutex gmbus_mutex;
895
896         /**
897          * Base address of the gmbus and gpio block.
898          */
899         uint32_t gpio_mmio_base;
900
901         wait_queue_head_t gmbus_wait_queue;
902
903         struct pci_dev *bridge_dev;
904         struct intel_ring_buffer ring[I915_NUM_RINGS];
905         uint32_t last_seqno, next_seqno;
906
907         drm_dma_handle_t *status_page_dmah;
908         struct resource mch_res;
909
910         atomic_t irq_received;
911
912         /* protects the irq masks */
913         spinlock_t irq_lock;
914
915         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
916         struct pm_qos_request pm_qos;
917
918         /* DPIO indirect register protection */
919         struct mutex dpio_lock;
920
921         /** Cached value of IMR to avoid reads in updating the bitfield */
922         u32 irq_mask;
923         u32 gt_irq_mask;
924
925         u32 hotplug_supported_mask;
926         struct work_struct hotplug_work;
927         bool enable_hotplug_processing;
928
929         int num_pch_pll;
930
931         unsigned long cfb_size;
932         unsigned int cfb_fb;
933         enum plane cfb_plane;
934         int cfb_y;
935         struct intel_fbc_work *fbc_work;
936
937         struct intel_opregion opregion;
938
939         /* overlay */
940         struct intel_overlay *overlay;
941         unsigned int sprite_scaling_enabled;
942
943         /* LVDS info */
944         int backlight_level;  /* restore backlight to this value */
945         bool backlight_enabled;
946         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
947         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
948
949         /* Feature bits from the VBIOS */
950         unsigned int int_tv_support:1;
951         unsigned int lvds_dither:1;
952         unsigned int lvds_vbt:1;
953         unsigned int int_crt_support:1;
954         unsigned int lvds_use_ssc:1;
955         unsigned int display_clock_mode:1;
956         int lvds_ssc_freq;
957         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
958         struct {
959                 int rate;
960                 int lanes;
961                 int preemphasis;
962                 int vswing;
963
964                 bool initialized;
965                 bool support;
966                 int bpp;
967                 struct edp_power_seq pps;
968         } edp;
969         bool no_aux_handshake;
970
971         int crt_ddc_pin;
972         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
973         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
974         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
975
976         unsigned int fsb_freq, mem_freq, is_ddr3;
977
978         struct workqueue_struct *wq;
979
980         /* Display functions */
981         struct drm_i915_display_funcs display;
982
983         /* PCH chipset type */
984         enum intel_pch pch_type;
985         unsigned short pch_id;
986
987         unsigned long quirks;
988
989         enum modeset_restore modeset_restore;
990         struct mutex modeset_restore_lock;
991
992         struct i915_gtt gtt;
993
994         struct i915_gem_mm mm;
995
996         /* Kernel Modesetting */
997
998         struct sdvo_device_mapping sdvo_mappings[2];
999         /* indicate whether the LVDS_BORDER should be enabled or not */
1000         unsigned int lvds_border_bits;
1001         /* Panel fitter placement and size for Ironlake+ */
1002         u32 pch_pf_pos, pch_pf_size;
1003
1004         struct drm_crtc *plane_to_crtc_mapping[3];
1005         struct drm_crtc *pipe_to_crtc_mapping[3];
1006         wait_queue_head_t pending_flip_queue;
1007
1008         struct intel_pch_pll pch_plls[I915_NUM_PLLS];
1009         struct intel_ddi_plls ddi_plls;
1010
1011         /* Reclocking support */
1012         bool render_reclock_avail;
1013         bool lvds_downclock_avail;
1014         /* indicates the reduced downclock for LVDS*/
1015         int lvds_downclock;
1016         u16 orig_clock;
1017         int child_dev_num;
1018         struct child_device_config *child_dev;
1019
1020         bool mchbar_need_disable;
1021
1022         struct intel_l3_parity l3_parity;
1023
1024         /* gen6+ rps state */
1025         struct intel_gen6_power_mgmt rps;
1026
1027         /* ilk-only ips/rps state. Everything in here is protected by the global
1028          * mchdev_lock in intel_pm.c */
1029         struct intel_ilk_power_mgmt ips;
1030
1031         enum no_fbc_reason no_fbc_reason;
1032
1033         struct drm_mm_node *compressed_fb;
1034         struct drm_mm_node *compressed_llb;
1035
1036         struct i915_gpu_error gpu_error;
1037
1038         /* list of fbdev register on this device */
1039         struct intel_fbdev *fbdev;
1040
1041         /*
1042          * The console may be contended at resume, but we don't
1043          * want it to block on it.
1044          */
1045         struct work_struct console_resume_work;
1046
1047         struct backlight_device *backlight;
1048
1049         struct drm_property *broadcast_rgb_property;
1050         struct drm_property *force_audio_property;
1051
1052         bool hw_contexts_disabled;
1053         uint32_t hw_context_size;
1054
1055         u32 fdi_rx_config;
1056
1057         struct i915_suspend_saved_registers regfile;
1058
1059         /* Old dri1 support infrastructure, beware the dragons ya fools entering
1060          * here! */
1061         struct i915_dri1_state dri1;
1062 } drm_i915_private_t;
1063
1064 /* Iterate over initialised rings */
1065 #define for_each_ring(ring__, dev_priv__, i__) \
1066         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1067                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1068
1069 enum hdmi_force_audio {
1070         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1071         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1072         HDMI_AUDIO_AUTO,                /* trust EDID */
1073         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1074 };
1075
1076 #define I915_GTT_RESERVED ((struct drm_mm_node *)0x1)
1077
1078 struct drm_i915_gem_object_ops {
1079         /* Interface between the GEM object and its backing storage.
1080          * get_pages() is called once prior to the use of the associated set
1081          * of pages before to binding them into the GTT, and put_pages() is
1082          * called after we no longer need them. As we expect there to be
1083          * associated cost with migrating pages between the backing storage
1084          * and making them available for the GPU (e.g. clflush), we may hold
1085          * onto the pages after they are no longer referenced by the GPU
1086          * in case they may be used again shortly (for example migrating the
1087          * pages to a different memory domain within the GTT). put_pages()
1088          * will therefore most likely be called when the object itself is
1089          * being released or under memory pressure (where we attempt to
1090          * reap pages for the shrinker).
1091          */
1092         int (*get_pages)(struct drm_i915_gem_object *);
1093         void (*put_pages)(struct drm_i915_gem_object *);
1094 };
1095
1096 struct drm_i915_gem_object {
1097         struct drm_gem_object base;
1098
1099         const struct drm_i915_gem_object_ops *ops;
1100
1101         /** Current space allocated to this object in the GTT, if any. */
1102         struct drm_mm_node *gtt_space;
1103         /** Stolen memory for this object, instead of being backed by shmem. */
1104         struct drm_mm_node *stolen;
1105         struct list_head gtt_list;
1106
1107         /** This object's place on the active/inactive lists */
1108         struct list_head ring_list;
1109         struct list_head mm_list;
1110         /** This object's place in the batchbuffer or on the eviction list */
1111         struct list_head exec_list;
1112
1113         /**
1114          * This is set if the object is on the active lists (has pending
1115          * rendering and so a non-zero seqno), and is not set if it i s on
1116          * inactive (ready to be unbound) list.
1117          */
1118         unsigned int active:1;
1119
1120         /**
1121          * This is set if the object has been written to since last bound
1122          * to the GTT
1123          */
1124         unsigned int dirty:1;
1125
1126         /**
1127          * Fence register bits (if any) for this object.  Will be set
1128          * as needed when mapped into the GTT.
1129          * Protected by dev->struct_mutex.
1130          */
1131         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
1132
1133         /**
1134          * Advice: are the backing pages purgeable?
1135          */
1136         unsigned int madv:2;
1137
1138         /**
1139          * Current tiling mode for the object.
1140          */
1141         unsigned int tiling_mode:2;
1142         /**
1143          * Whether the tiling parameters for the currently associated fence
1144          * register have changed. Note that for the purposes of tracking
1145          * tiling changes we also treat the unfenced register, the register
1146          * slot that the object occupies whilst it executes a fenced
1147          * command (such as BLT on gen2/3), as a "fence".
1148          */
1149         unsigned int fence_dirty:1;
1150
1151         /** How many users have pinned this object in GTT space. The following
1152          * users can each hold at most one reference: pwrite/pread, pin_ioctl
1153          * (via user_pin_count), execbuffer (objects are not allowed multiple
1154          * times for the same batchbuffer), and the framebuffer code. When
1155          * switching/pageflipping, the framebuffer code has at most two buffers
1156          * pinned per crtc.
1157          *
1158          * In the worst case this is 1 + 1 + 1 + 2*2 = 7. That would fit into 3
1159          * bits with absolutely no headroom. So use 4 bits. */
1160         unsigned int pin_count:4;
1161 #define DRM_I915_GEM_OBJECT_MAX_PIN_COUNT 0xf
1162
1163         /**
1164          * Is the object at the current location in the gtt mappable and
1165          * fenceable? Used to avoid costly recalculations.
1166          */
1167         unsigned int map_and_fenceable:1;
1168
1169         /**
1170          * Whether the current gtt mapping needs to be mappable (and isn't just
1171          * mappable by accident). Track pin and fault separate for a more
1172          * accurate mappable working set.
1173          */
1174         unsigned int fault_mappable:1;
1175         unsigned int pin_mappable:1;
1176
1177         /*
1178          * Is the GPU currently using a fence to access this buffer,
1179          */
1180         unsigned int pending_fenced_gpu_access:1;
1181         unsigned int fenced_gpu_access:1;
1182
1183         unsigned int cache_level:2;
1184
1185         unsigned int has_aliasing_ppgtt_mapping:1;
1186         unsigned int has_global_gtt_mapping:1;
1187         unsigned int has_dma_mapping:1;
1188
1189         struct sg_table *pages;
1190         int pages_pin_count;
1191
1192         /* prime dma-buf support */
1193         void *dma_buf_vmapping;
1194         int vmapping_count;
1195
1196         /**
1197          * Used for performing relocations during execbuffer insertion.
1198          */
1199         struct hlist_node exec_node;
1200         unsigned long exec_handle;
1201         struct drm_i915_gem_exec_object2 *exec_entry;
1202
1203         /**
1204          * Current offset of the object in GTT space.
1205          *
1206          * This is the same as gtt_space->start
1207          */
1208         uint32_t gtt_offset;
1209
1210         struct intel_ring_buffer *ring;
1211
1212         /** Breadcrumb of last rendering to the buffer. */
1213         uint32_t last_read_seqno;
1214         uint32_t last_write_seqno;
1215         /** Breadcrumb of last fenced GPU access to the buffer. */
1216         uint32_t last_fenced_seqno;
1217
1218         /** Current tiling stride for the object, if it's tiled. */
1219         uint32_t stride;
1220
1221         /** Record of address bit 17 of each page at last unbind. */
1222         unsigned long *bit_17;
1223
1224         /** User space pin count and filp owning the pin */
1225         uint32_t user_pin_count;
1226         struct drm_file *pin_filp;
1227
1228         /** for phy allocated objects */
1229         struct drm_i915_gem_phys_object *phys_obj;
1230 };
1231 #define to_gem_object(obj) (&((struct drm_i915_gem_object *)(obj))->base)
1232
1233 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
1234
1235 /**
1236  * Request queue structure.
1237  *
1238  * The request queue allows us to note sequence numbers that have been emitted
1239  * and may be associated with active buffers to be retired.
1240  *
1241  * By keeping this list, we can avoid having to do questionable
1242  * sequence-number comparisons on buffer last_rendering_seqnos, and associate
1243  * an emission time with seqnos for tracking how far ahead of the GPU we are.
1244  */
1245 struct drm_i915_gem_request {
1246         /** On Which ring this request was generated */
1247         struct intel_ring_buffer *ring;
1248
1249         /** GEM sequence number associated with this request. */
1250         uint32_t seqno;
1251
1252         /** Postion in the ringbuffer of the end of the request */
1253         u32 tail;
1254
1255         /** Time at which this request was emitted, in jiffies. */
1256         unsigned long emitted_jiffies;
1257
1258         /** global list entry for this request */
1259         struct list_head list;
1260
1261         struct drm_i915_file_private *file_priv;
1262         /** file_priv list entry for this request */
1263         struct list_head client_list;
1264 };
1265
1266 struct drm_i915_file_private {
1267         struct {
1268                 spinlock_t lock;
1269                 struct list_head request_list;
1270         } mm;
1271         struct idr context_idr;
1272 };
1273
1274 #define INTEL_INFO(dev) (((struct drm_i915_private *) (dev)->dev_private)->info)
1275
1276 #define IS_I830(dev)            ((dev)->pci_device == 0x3577)
1277 #define IS_845G(dev)            ((dev)->pci_device == 0x2562)
1278 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
1279 #define IS_I865G(dev)           ((dev)->pci_device == 0x2572)
1280 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
1281 #define IS_I915GM(dev)          ((dev)->pci_device == 0x2592)
1282 #define IS_I945G(dev)           ((dev)->pci_device == 0x2772)
1283 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
1284 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
1285 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
1286 #define IS_GM45(dev)            ((dev)->pci_device == 0x2A42)
1287 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
1288 #define IS_PINEVIEW_G(dev)      ((dev)->pci_device == 0xa001)
1289 #define IS_PINEVIEW_M(dev)      ((dev)->pci_device == 0xa011)
1290 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
1291 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
1292 #define IS_IRONLAKE_D(dev)      ((dev)->pci_device == 0x0042)
1293 #define IS_IRONLAKE_M(dev)      ((dev)->pci_device == 0x0046)
1294 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
1295 #define IS_IVB_GT1(dev)         ((dev)->pci_device == 0x0156 || \
1296                                  (dev)->pci_device == 0x0152 || \
1297                                  (dev)->pci_device == 0x015a)
1298 #define IS_SNB_GT1(dev)         ((dev)->pci_device == 0x0102 || \
1299                                  (dev)->pci_device == 0x0106 || \
1300                                  (dev)->pci_device == 0x010A)
1301 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
1302 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
1303 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
1304 #define IS_ULT(dev)             (IS_HASWELL(dev) && \
1305                                  ((dev)->pci_device & 0xFF00) == 0x0A00)
1306
1307 /*
1308  * The genX designation typically refers to the render engine, so render
1309  * capability related checks should use IS_GEN, while display and other checks
1310  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
1311  * chips, etc.).
1312  */
1313 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
1314 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
1315 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
1316 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
1317 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
1318 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
1319
1320 #define HAS_BSD(dev)            (INTEL_INFO(dev)->has_bsd_ring)
1321 #define HAS_BLT(dev)            (INTEL_INFO(dev)->has_blt_ring)
1322 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
1323 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
1324
1325 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
1326 #define HAS_ALIASING_PPGTT(dev) (INTEL_INFO(dev)->gen >=6 && !IS_VALLEYVIEW(dev))
1327
1328 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
1329 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
1330
1331 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
1332 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
1333
1334 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
1335  * rows, which changed the alignment requirements and fence programming.
1336  */
1337 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
1338                                                       IS_I915GM(dev)))
1339 #define SUPPORTS_DIGITAL_OUTPUTS(dev)   (!IS_GEN2(dev) && !IS_PINEVIEW(dev))
1340 #define SUPPORTS_INTEGRATED_HDMI(dev)   (IS_G4X(dev) || IS_GEN5(dev))
1341 #define SUPPORTS_INTEGRATED_DP(dev)     (IS_G4X(dev) || IS_GEN5(dev))
1342 #define SUPPORTS_EDP(dev)               (IS_IRONLAKE_M(dev))
1343 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
1344 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
1345 /* dsparb controlled by hw only */
1346 #define DSPARB_HWCONTROL(dev) (IS_G4X(dev) || IS_IRONLAKE(dev))
1347
1348 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
1349 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
1350 #define I915_HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
1351
1352 #define HAS_PIPE_CONTROL(dev) (INTEL_INFO(dev)->gen >= 5)
1353
1354 #define HAS_DDI(dev)            (IS_HASWELL(dev))
1355 #define HAS_POWER_WELL(dev)     (IS_HASWELL(dev))
1356
1357 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
1358 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
1359 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
1360 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
1361 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
1362 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
1363
1364 #define INTEL_PCH_TYPE(dev) (((struct drm_i915_private *)(dev)->dev_private)->pch_type)
1365 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
1366 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
1367 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
1368 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
1369
1370 #define HAS_FORCE_WAKE(dev) (INTEL_INFO(dev)->has_force_wake)
1371
1372 #define HAS_L3_GPU_CACHE(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
1373
1374 #define GT_FREQUENCY_MULTIPLIER 50
1375
1376 #include "i915_trace.h"
1377
1378 /**
1379  * RC6 is a special power stage which allows the GPU to enter an very
1380  * low-voltage mode when idle, using down to 0V while at this stage.  This
1381  * stage is entered automatically when the GPU is idle when RC6 support is
1382  * enabled, and as soon as new workload arises GPU wakes up automatically as well.
1383  *
1384  * There are different RC6 modes available in Intel GPU, which differentiate
1385  * among each other with the latency required to enter and leave RC6 and
1386  * voltage consumed by the GPU in different states.
1387  *
1388  * The combination of the following flags define which states GPU is allowed
1389  * to enter, while RC6 is the normal RC6 state, RC6p is the deep RC6, and
1390  * RC6pp is deepest RC6. Their support by hardware varies according to the
1391  * GPU, BIOS, chipset and platform. RC6 is usually the safest one and the one
1392  * which brings the most power savings; deeper states save more power, but
1393  * require higher latency to switch to and wake up.
1394  */
1395 #define INTEL_RC6_ENABLE                        (1<<0)
1396 #define INTEL_RC6p_ENABLE                       (1<<1)
1397 #define INTEL_RC6pp_ENABLE                      (1<<2)
1398
1399 extern struct drm_ioctl_desc i915_ioctls[];
1400 extern int i915_max_ioctl;
1401 extern unsigned int i915_fbpercrtc __always_unused;
1402 extern int i915_panel_ignore_lid __read_mostly;
1403 extern unsigned int i915_powersave __read_mostly;
1404 extern int i915_semaphores __read_mostly;
1405 extern unsigned int i915_lvds_downclock __read_mostly;
1406 extern int i915_lvds_channel_mode __read_mostly;
1407 extern int i915_panel_use_ssc __read_mostly;
1408 extern int i915_vbt_sdvo_panel_type __read_mostly;
1409 extern int i915_enable_rc6 __read_mostly;
1410 extern int i915_enable_fbc __read_mostly;
1411 extern bool i915_enable_hangcheck __read_mostly;
1412 extern int i915_enable_ppgtt __read_mostly;
1413 extern unsigned int i915_preliminary_hw_support __read_mostly;
1414
1415 extern int i915_suspend(struct drm_device *dev, pm_message_t state);
1416 extern int i915_resume(struct drm_device *dev);
1417 extern int i915_master_create(struct drm_device *dev, struct drm_master *master);
1418 extern void i915_master_destroy(struct drm_device *dev, struct drm_master *master);
1419
1420                                 /* i915_dma.c */
1421 void i915_update_dri1_breadcrumb(struct drm_device *dev);
1422 extern void i915_kernel_lost_context(struct drm_device * dev);
1423 extern int i915_driver_load(struct drm_device *, unsigned long flags);
1424 extern int i915_driver_unload(struct drm_device *);
1425 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file_priv);
1426 extern void i915_driver_lastclose(struct drm_device * dev);
1427 extern void i915_driver_preclose(struct drm_device *dev,
1428                                  struct drm_file *file_priv);
1429 extern void i915_driver_postclose(struct drm_device *dev,
1430                                   struct drm_file *file_priv);
1431 extern int i915_driver_device_is_agp(struct drm_device * dev);
1432 #ifdef CONFIG_COMPAT
1433 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
1434                               unsigned long arg);
1435 #endif
1436 extern int i915_emit_box(struct drm_device *dev,
1437                          struct drm_clip_rect *box,
1438                          int DR1, int DR4);
1439 extern int intel_gpu_reset(struct drm_device *dev);
1440 extern int i915_reset(struct drm_device *dev);
1441 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
1442 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
1443 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
1444 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
1445
1446 extern void intel_console_resume(struct work_struct *work);
1447
1448 /* i915_irq.c */
1449 void i915_hangcheck_elapsed(unsigned long data);
1450 void i915_handle_error(struct drm_device *dev, bool wedged);
1451
1452 extern void intel_irq_init(struct drm_device *dev);
1453 extern void intel_hpd_init(struct drm_device *dev);
1454 extern void intel_gt_init(struct drm_device *dev);
1455 extern void intel_gt_reset(struct drm_device *dev);
1456
1457 void i915_error_state_free(struct kref *error_ref);
1458
1459 void
1460 i915_enable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1461
1462 void
1463 i915_disable_pipestat(drm_i915_private_t *dev_priv, int pipe, u32 mask);
1464
1465 void intel_enable_asle(struct drm_device *dev);
1466
1467 #ifdef CONFIG_DEBUG_FS
1468 extern void i915_destroy_error_state(struct drm_device *dev);
1469 #else
1470 #define i915_destroy_error_state(x)
1471 #endif
1472
1473
1474 /* i915_gem.c */
1475 int i915_gem_init_ioctl(struct drm_device *dev, void *data,
1476                         struct drm_file *file_priv);
1477 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
1478                           struct drm_file *file_priv);
1479 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
1480                          struct drm_file *file_priv);
1481 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1482                           struct drm_file *file_priv);
1483 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
1484                         struct drm_file *file_priv);
1485 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
1486                         struct drm_file *file_priv);
1487 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1488                               struct drm_file *file_priv);
1489 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
1490                              struct drm_file *file_priv);
1491 int i915_gem_execbuffer(struct drm_device *dev, void *data,
1492                         struct drm_file *file_priv);
1493 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
1494                          struct drm_file *file_priv);
1495 int i915_gem_pin_ioctl(struct drm_device *dev, void *data,
1496                        struct drm_file *file_priv);
1497 int i915_gem_unpin_ioctl(struct drm_device *dev, void *data,
1498                          struct drm_file *file_priv);
1499 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
1500                         struct drm_file *file_priv);
1501 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
1502                                struct drm_file *file);
1503 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
1504                                struct drm_file *file);
1505 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
1506                             struct drm_file *file_priv);
1507 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
1508                            struct drm_file *file_priv);
1509 int i915_gem_entervt_ioctl(struct drm_device *dev, void *data,
1510                            struct drm_file *file_priv);
1511 int i915_gem_leavevt_ioctl(struct drm_device *dev, void *data,
1512                            struct drm_file *file_priv);
1513 int i915_gem_set_tiling(struct drm_device *dev, void *data,
1514                         struct drm_file *file_priv);
1515 int i915_gem_get_tiling(struct drm_device *dev, void *data,
1516                         struct drm_file *file_priv);
1517 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
1518                                 struct drm_file *file_priv);
1519 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
1520                         struct drm_file *file_priv);
1521 void i915_gem_load(struct drm_device *dev);
1522 void *i915_gem_object_alloc(struct drm_device *dev);
1523 void i915_gem_object_free(struct drm_i915_gem_object *obj);
1524 int i915_gem_init_object(struct drm_gem_object *obj);
1525 void i915_gem_object_init(struct drm_i915_gem_object *obj,
1526                          const struct drm_i915_gem_object_ops *ops);
1527 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
1528                                                   size_t size);
1529 void i915_gem_free_object(struct drm_gem_object *obj);
1530
1531 int __must_check i915_gem_object_pin(struct drm_i915_gem_object *obj,
1532                                      uint32_t alignment,
1533                                      bool map_and_fenceable,
1534                                      bool nonblocking);
1535 void i915_gem_object_unpin(struct drm_i915_gem_object *obj);
1536 int __must_check i915_gem_object_unbind(struct drm_i915_gem_object *obj);
1537 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
1538 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
1539 void i915_gem_lastclose(struct drm_device *dev);
1540
1541 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
1542 static inline struct page *i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
1543 {
1544         struct sg_page_iter sg_iter;
1545
1546         for_each_sg_page(obj->pages->sgl, &sg_iter, obj->pages->nents, n)
1547                 return sg_iter.page;
1548
1549         return NULL;
1550 }
1551 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
1552 {
1553         BUG_ON(obj->pages == NULL);
1554         obj->pages_pin_count++;
1555 }
1556 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
1557 {
1558         BUG_ON(obj->pages_pin_count == 0);
1559         obj->pages_pin_count--;
1560 }
1561
1562 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
1563 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
1564                          struct intel_ring_buffer *to);
1565 void i915_gem_object_move_to_active(struct drm_i915_gem_object *obj,
1566                                     struct intel_ring_buffer *ring);
1567
1568 int i915_gem_dumb_create(struct drm_file *file_priv,
1569                          struct drm_device *dev,
1570                          struct drm_mode_create_dumb *args);
1571 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
1572                       uint32_t handle, uint64_t *offset);
1573 int i915_gem_dumb_destroy(struct drm_file *file_priv, struct drm_device *dev,
1574                           uint32_t handle);
1575 /**
1576  * Returns true if seq1 is later than seq2.
1577  */
1578 static inline bool
1579 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
1580 {
1581         return (int32_t)(seq1 - seq2) >= 0;
1582 }
1583
1584 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
1585 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
1586 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
1587 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
1588
1589 static inline bool
1590 i915_gem_object_pin_fence(struct drm_i915_gem_object *obj)
1591 {
1592         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1593                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1594                 dev_priv->fence_regs[obj->fence_reg].pin_count++;
1595                 return true;
1596         } else
1597                 return false;
1598 }
1599
1600 static inline void
1601 i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj)
1602 {
1603         if (obj->fence_reg != I915_FENCE_REG_NONE) {
1604                 struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
1605                 dev_priv->fence_regs[obj->fence_reg].pin_count--;
1606         }
1607 }
1608
1609 void i915_gem_retire_requests(struct drm_device *dev);
1610 void i915_gem_retire_requests_ring(struct intel_ring_buffer *ring);
1611 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
1612                                       bool interruptible);
1613 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
1614 {
1615         return unlikely(atomic_read(&error->reset_counter)
1616                         & I915_RESET_IN_PROGRESS_FLAG);
1617 }
1618
1619 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
1620 {
1621         return atomic_read(&error->reset_counter) == I915_WEDGED;
1622 }
1623
1624 void i915_gem_reset(struct drm_device *dev);
1625 void i915_gem_clflush_object(struct drm_i915_gem_object *obj);
1626 int __must_check i915_gem_object_set_domain(struct drm_i915_gem_object *obj,
1627                                             uint32_t read_domains,
1628                                             uint32_t write_domain);
1629 int __must_check i915_gem_object_finish_gpu(struct drm_i915_gem_object *obj);
1630 int __must_check i915_gem_init(struct drm_device *dev);
1631 int __must_check i915_gem_init_hw(struct drm_device *dev);
1632 void i915_gem_l3_remap(struct drm_device *dev);
1633 void i915_gem_init_swizzling(struct drm_device *dev);
1634 void i915_gem_init_ppgtt(struct drm_device *dev);
1635 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
1636 int __must_check i915_gpu_idle(struct drm_device *dev);
1637 int __must_check i915_gem_idle(struct drm_device *dev);
1638 int i915_add_request(struct intel_ring_buffer *ring,
1639                      struct drm_file *file,
1640                      u32 *seqno);
1641 int __must_check i915_wait_seqno(struct intel_ring_buffer *ring,
1642                                  uint32_t seqno);
1643 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
1644 int __must_check
1645 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
1646                                   bool write);
1647 int __must_check
1648 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
1649 int __must_check
1650 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
1651                                      u32 alignment,
1652                                      struct intel_ring_buffer *pipelined);
1653 int i915_gem_attach_phys_object(struct drm_device *dev,
1654                                 struct drm_i915_gem_object *obj,
1655                                 int id,
1656                                 int align);
1657 void i915_gem_detach_phys_object(struct drm_device *dev,
1658                                  struct drm_i915_gem_object *obj);
1659 void i915_gem_free_all_phys_object(struct drm_device *dev);
1660 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
1661
1662 uint32_t
1663 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
1664 uint32_t
1665 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
1666                             int tiling_mode, bool fenced);
1667
1668 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
1669                                     enum i915_cache_level cache_level);
1670
1671 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
1672                                 struct dma_buf *dma_buf);
1673
1674 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
1675                                 struct drm_gem_object *gem_obj, int flags);
1676
1677 /* i915_gem_context.c */
1678 void i915_gem_context_init(struct drm_device *dev);
1679 void i915_gem_context_fini(struct drm_device *dev);
1680 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
1681 int i915_switch_context(struct intel_ring_buffer *ring,
1682                         struct drm_file *file, int to_id);
1683 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
1684                                   struct drm_file *file);
1685 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
1686                                    struct drm_file *file);
1687
1688 /* i915_gem_gtt.c */
1689 void i915_gem_cleanup_aliasing_ppgtt(struct drm_device *dev);
1690 void i915_ppgtt_bind_object(struct i915_hw_ppgtt *ppgtt,
1691                             struct drm_i915_gem_object *obj,
1692                             enum i915_cache_level cache_level);
1693 void i915_ppgtt_unbind_object(struct i915_hw_ppgtt *ppgtt,
1694                               struct drm_i915_gem_object *obj);
1695
1696 void i915_gem_restore_gtt_mappings(struct drm_device *dev);
1697 int __must_check i915_gem_gtt_prepare_object(struct drm_i915_gem_object *obj);
1698 void i915_gem_gtt_bind_object(struct drm_i915_gem_object *obj,
1699                                 enum i915_cache_level cache_level);
1700 void i915_gem_gtt_unbind_object(struct drm_i915_gem_object *obj);
1701 void i915_gem_gtt_finish_object(struct drm_i915_gem_object *obj);
1702 void i915_gem_init_global_gtt(struct drm_device *dev);
1703 void i915_gem_setup_global_gtt(struct drm_device *dev, unsigned long start,
1704                                unsigned long mappable_end, unsigned long end);
1705 int i915_gem_gtt_init(struct drm_device *dev);
1706 static inline void i915_gem_chipset_flush(struct drm_device *dev)
1707 {
1708         if (INTEL_INFO(dev)->gen < 6)
1709                 intel_gtt_chipset_flush();
1710 }
1711
1712
1713 /* i915_gem_evict.c */
1714 int __must_check i915_gem_evict_something(struct drm_device *dev, int min_size,
1715                                           unsigned alignment,
1716                                           unsigned cache_level,
1717                                           bool mappable,
1718                                           bool nonblock);
1719 int i915_gem_evict_everything(struct drm_device *dev);
1720
1721 /* i915_gem_stolen.c */
1722 int i915_gem_init_stolen(struct drm_device *dev);
1723 int i915_gem_stolen_setup_compression(struct drm_device *dev, int size);
1724 void i915_gem_stolen_cleanup_compression(struct drm_device *dev);
1725 void i915_gem_cleanup_stolen(struct drm_device *dev);
1726 struct drm_i915_gem_object *
1727 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
1728 struct drm_i915_gem_object *
1729 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
1730                                                u32 stolen_offset,
1731                                                u32 gtt_offset,
1732                                                u32 size);
1733 void i915_gem_object_release_stolen(struct drm_i915_gem_object *obj);
1734
1735 /* i915_gem_tiling.c */
1736 inline static bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
1737 {
1738         drm_i915_private_t *dev_priv = obj->base.dev->dev_private;
1739
1740         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
1741                 obj->tiling_mode != I915_TILING_NONE;
1742 }
1743
1744 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
1745 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
1746 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
1747
1748 /* i915_gem_debug.c */
1749 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1750                           const char *where, uint32_t mark);
1751 #if WATCH_LISTS
1752 int i915_verify_lists(struct drm_device *dev);
1753 #else
1754 #define i915_verify_lists(dev) 0
1755 #endif
1756 void i915_gem_object_check_coherency(struct drm_i915_gem_object *obj,
1757                                      int handle);
1758 void i915_gem_dump_object(struct drm_i915_gem_object *obj, int len,
1759                           const char *where, uint32_t mark);
1760
1761 /* i915_debugfs.c */
1762 int i915_debugfs_init(struct drm_minor *minor);
1763 void i915_debugfs_cleanup(struct drm_minor *minor);
1764
1765 /* i915_suspend.c */
1766 extern int i915_save_state(struct drm_device *dev);
1767 extern int i915_restore_state(struct drm_device *dev);
1768
1769 /* i915_ums.c */
1770 void i915_save_display_reg(struct drm_device *dev);
1771 void i915_restore_display_reg(struct drm_device *dev);
1772
1773 /* i915_sysfs.c */
1774 void i915_setup_sysfs(struct drm_device *dev_priv);
1775 void i915_teardown_sysfs(struct drm_device *dev_priv);
1776
1777 /* intel_i2c.c */
1778 extern int intel_setup_gmbus(struct drm_device *dev);
1779 extern void intel_teardown_gmbus(struct drm_device *dev);
1780 extern inline bool intel_gmbus_is_port_valid(unsigned port)
1781 {
1782         return (port >= GMBUS_PORT_SSC && port <= GMBUS_PORT_DPD);
1783 }
1784
1785 extern struct i2c_adapter *intel_gmbus_get_adapter(
1786                 struct drm_i915_private *dev_priv, unsigned port);
1787 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
1788 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
1789 extern inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
1790 {
1791         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
1792 }
1793 extern void intel_i2c_reset(struct drm_device *dev);
1794
1795 /* intel_opregion.c */
1796 extern int intel_opregion_setup(struct drm_device *dev);
1797 #ifdef CONFIG_ACPI
1798 extern void intel_opregion_init(struct drm_device *dev);
1799 extern void intel_opregion_fini(struct drm_device *dev);
1800 extern void intel_opregion_asle_intr(struct drm_device *dev);
1801 extern void intel_opregion_gse_intr(struct drm_device *dev);
1802 extern void intel_opregion_enable_asle(struct drm_device *dev);
1803 #else
1804 static inline void intel_opregion_init(struct drm_device *dev) { return; }
1805 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
1806 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
1807 static inline void intel_opregion_gse_intr(struct drm_device *dev) { return; }
1808 static inline void intel_opregion_enable_asle(struct drm_device *dev) { return; }
1809 #endif
1810
1811 /* intel_acpi.c */
1812 #ifdef CONFIG_ACPI
1813 extern void intel_register_dsm_handler(void);
1814 extern void intel_unregister_dsm_handler(void);
1815 #else
1816 static inline void intel_register_dsm_handler(void) { return; }
1817 static inline void intel_unregister_dsm_handler(void) { return; }
1818 #endif /* CONFIG_ACPI */
1819
1820 /* modesetting */
1821 extern void intel_modeset_init_hw(struct drm_device *dev);
1822 extern void intel_modeset_init(struct drm_device *dev);
1823 extern void intel_modeset_gem_init(struct drm_device *dev);
1824 extern void intel_modeset_cleanup(struct drm_device *dev);
1825 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
1826 extern void intel_modeset_setup_hw_state(struct drm_device *dev,
1827                                          bool force_restore);
1828 extern void i915_redisable_vga(struct drm_device *dev);
1829 extern bool intel_fbc_enabled(struct drm_device *dev);
1830 extern void intel_disable_fbc(struct drm_device *dev);
1831 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
1832 extern void intel_init_pch_refclk(struct drm_device *dev);
1833 extern void gen6_set_rps(struct drm_device *dev, u8 val);
1834 extern void intel_detect_pch(struct drm_device *dev);
1835 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
1836 extern int intel_enable_rc6(const struct drm_device *dev);
1837
1838 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
1839 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
1840                         struct drm_file *file);
1841
1842 /* overlay */
1843 #ifdef CONFIG_DEBUG_FS
1844 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
1845 extern void intel_overlay_print_error_state(struct seq_file *m, struct intel_overlay_error_state *error);
1846
1847 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
1848 extern void intel_display_print_error_state(struct seq_file *m,
1849                                             struct drm_device *dev,
1850                                             struct intel_display_error_state *error);
1851 #endif
1852
1853 /* On SNB platform, before reading ring registers forcewake bit
1854  * must be set to prevent GT core from power down and stale values being
1855  * returned.
1856  */
1857 void gen6_gt_force_wake_get(struct drm_i915_private *dev_priv);
1858 void gen6_gt_force_wake_put(struct drm_i915_private *dev_priv);
1859 int __gen6_gt_wait_for_fifo(struct drm_i915_private *dev_priv);
1860
1861 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u8 mbox, u32 *val);
1862 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u8 mbox, u32 val);
1863
1864 #define __i915_read(x, y) \
1865         u##x i915_read##x(struct drm_i915_private *dev_priv, u32 reg);
1866
1867 __i915_read(8, b)
1868 __i915_read(16, w)
1869 __i915_read(32, l)
1870 __i915_read(64, q)
1871 #undef __i915_read
1872
1873 #define __i915_write(x, y) \
1874         void i915_write##x(struct drm_i915_private *dev_priv, u32 reg, u##x val);
1875
1876 __i915_write(8, b)
1877 __i915_write(16, w)
1878 __i915_write(32, l)
1879 __i915_write(64, q)
1880 #undef __i915_write
1881
1882 #define I915_READ8(reg)         i915_read8(dev_priv, (reg))
1883 #define I915_WRITE8(reg, val)   i915_write8(dev_priv, (reg), (val))
1884
1885 #define I915_READ16(reg)        i915_read16(dev_priv, (reg))
1886 #define I915_WRITE16(reg, val)  i915_write16(dev_priv, (reg), (val))
1887 #define I915_READ16_NOTRACE(reg)        readw(dev_priv->regs + (reg))
1888 #define I915_WRITE16_NOTRACE(reg, val)  writew(val, dev_priv->regs + (reg))
1889
1890 #define I915_READ(reg)          i915_read32(dev_priv, (reg))
1891 #define I915_WRITE(reg, val)    i915_write32(dev_priv, (reg), (val))
1892 #define I915_READ_NOTRACE(reg)          readl(dev_priv->regs + (reg))
1893 #define I915_WRITE_NOTRACE(reg, val)    writel(val, dev_priv->regs + (reg))
1894
1895 #define I915_WRITE64(reg, val)  i915_write64(dev_priv, (reg), (val))
1896 #define I915_READ64(reg)        i915_read64(dev_priv, (reg))
1897
1898 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
1899 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
1900
1901 /* "Broadcast RGB" property */
1902 #define INTEL_BROADCAST_RGB_AUTO 0
1903 #define INTEL_BROADCAST_RGB_FULL 1
1904 #define INTEL_BROADCAST_RGB_LIMITED 2
1905
1906 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
1907 {
1908         if (HAS_PCH_SPLIT(dev))
1909                 return CPU_VGACNTRL;
1910         else if (IS_VALLEYVIEW(dev))
1911                 return VLV_VGACNTRL;
1912         else
1913                 return VGACNTRL;
1914 }
1915
1916 static inline void __user *to_user_ptr(u64 address)
1917 {
1918         return (void __user *)(uintptr_t)address;
1919 }
1920
1921 #endif