]> rtime.felk.cvut.cz Git - fpga/rpi-motor-control.git/commit
Predchozi reseni pouziti rychlejsich hodin pro vzorkovani pomalejsich hodin spi bylo...
authorMartin Prudek <prudemar@fel.cvut.cz>
Sat, 28 Mar 2015 11:32:10 +0000 (12:32 +0100)
committerMartin Prudek <prudemar@fel.cvut.cz>
Sat, 28 Mar 2015 11:32:10 +0000 (12:32 +0100)
commitebcedee1e4891ae7e8863aab1d3f5b0a04a6dc64
tree63d2a0cea351a25707fdad316048929750336268
parentfd37bc240e6208a65ef1225e34093789c1231fd7
Predchozi reseni pouziti rychlejsich hodin pro vzorkovani pomalejsich hodin spi bylo chybne. 1) Hodiny nefungovaly 2) Tato chyba se neprojevila protoze hodiny spi (sclk) dal zustaly v sensitivite daneho procesu (i kdyz ne explicitne v zahlavi). Toto by melo byt funkcni reseni (asi ne nejjednodussi). Testovaci prenosy probehly v poradku. Zda se, ze nefunguje inicializase signalu? (signal test:std_logic_vector(4 downto 0):=01010) (SCLK 500KHz, GPCLK 2MHZ)
pmsm-control/rpi_mc_simple_dc.vhdl