]> rtime.felk.cvut.cz Git - pes-rpp/rpp-test-sw.git/blob - rpp/lib/rpp/include/sys/hw_emac.h
Yet another place to fix
[pes-rpp/rpp-test-sw.git] / rpp / lib / rpp / include / sys / hw_emac.h
1 /*
2  * hw_emac1.h
3  */
4
5 /* Copyright (C) 2010 Texas Instruments Incorporated - http://www.ti.com/
6  * ALL RIGHTS RESERVED
7  */
8
9 #ifndef _HW_EMAC_H_
10 #define _HW_EMAC_H_
11
12 #define EMAC_BASE               (0xFCF78000U)
13 #define EMAC_CTRL_BASE          (0xFCF78800U)
14 #define EMAC_CTRL_RAM_BASE      (0xFC520000U)
15
16 #define EMAC_TXREVID            (0x0)
17 #define EMAC_TXCONTROL          (0x4)
18 #define EMAC_TXTEARDOWN         (0x8)
19 #define EMAC_RXREVID            (0x10)
20 #define EMAC_RXCONTROL          (0x14)
21 #define EMAC_RXTEARDOWN         (0x18)
22 #define EMAC_TXINTSTATRAW       (0x80)
23 #define EMAC_TXINTSTATMASKED    (0x84)
24 #define EMAC_TXINTMASKSET       (0x88)
25 #define EMAC_TXINTMASKCLEAR     (0x8C)
26 #define EMAC_MACINVECTOR        (0x90)
27 #define EMAC_MACEOIVECTOR       (0x94)
28 #define EMAC_RXINTSTATRAW       (0xA0)
29 #define EMAC_RXINTSTATMASKED    (0xA4)
30 #define EMAC_RXINTMASKSET       (0xA8)
31 #define EMAC_RXINTMASKCLEAR     (0xAC)
32 #define EMAC_MACINTSTATRAW      (0xB0)
33 #define EMAC_MACINTSTATMASKED   (0xB4)
34 #define EMAC_MACINTMASKSET      (0xB8)
35 #define EMAC_MACINTMASKCLEAR    (0xBC)
36 #define EMAC_RXMBPENABLE        (0x100)
37 #define EMAC_RXUNICASTSET       (0x104)
38 #define EMAC_RXUNICASTCLEAR     (0x108)
39 #define EMAC_RXMAXLEN           (0x10C)
40 #define EMAC_RXBUFFEROFFSET     (0x110)
41 #define EMAC_RXFILTERLOWTHRESH  (0x114)
42 #define EMAC_RXFLOWTHRESH(n)    (0x120 + (n * 4))
43 #define EMAC_RXFREEBUFFER(n)    (0x140 + (n * 4))
44 #define EMAC_MACCONTROL         (0x160)
45 #define EMAC_MACSTATUS          (0x164)
46 #define EMAC_EMCONTROL          (0x168)
47 #define EMAC_FIFOCONTROL        (0x16C)
48 #define EMAC_MACCONFIG          (0x170)
49 #define EMAC_SOFTRESET          (0x174)
50 #define EMAC_MACSRCADDRLO       (0x1D0)
51 #define EMAC_MACSRCADDRHI       (0x1D4)
52 #define EMAC_MACHASH1           (0x1D8)
53 #define EMAC_MACHASH2           (0x1DC)
54 #define EMAC_BOFFTEST           (0x1E0)
55 #define EMAC_TPACETEST          (0x1E4)
56 #define EMAC_RXPAUSE            (0x1E8)
57 #define EMAC_TXPAUSE            (0x1EC)
58 #define EMAC_RXGOODFRAMES       (0x200)
59 #define EMAC_RXBCASTFRAMES      (0x204)
60 #define EMAC_RXMCASTFRAMES      (0x208)
61 #define EMAC_RXPAUSEFRAMES      (0x20C)
62 #define EMAC_RXCRCERRORS        (0x210)
63 #define EMAC_RXALIGNCODEERRORS  (0x214)
64 #define EMAC_RXOVERSIZED        (0x218)
65 #define EMAC_RXJABBER           (0x21C)
66 #define EMAC_RXUNDERSIZED       (0x220)
67 #define EMAC_RXFRAGMENTS        (0x224)
68 #define EMAC_RXFILTERED         (0x228)
69 #define EMAC_RXQOSFILTERED      (0x22C)
70 #define EMAC_RXOCTETS           (0x230)
71 #define EMAC_TXGOODFRAMES       (0x234)
72 #define EMAC_TXBCASTFRAMES      (0x238)
73 #define EMAC_TXMCASTFRAMES      (0x23C)
74 #define EMAC_TXPAUSEFRAMES      (0x240)
75 #define EMAC_TXDEFERRED         (0x244)
76 #define EMAC_TXCOLLISION        (0x248)
77 #define EMAC_TXSINGLECOLL       (0x24C)
78 #define EMAC_TXMULTICOLL        (0x250)
79 #define EMAC_TXEXCESSIVECOLL    (0x254)
80 #define EMAC_TXLATECOLL         (0x258)
81 #define EMAC_TXUNDERRUN         (0x25C)
82 #define EMAC_TXCARRIERSENSE     (0x260)
83 #define EMAC_TXOCTETS           (0x264)
84 #define EMAC_FRAME64            (0x268)
85 #define EMAC_FRAME65T127        (0x26C)
86 #define EMAC_FRAME128T255       (0x270)
87 #define EMAC_FRAME256T511       (0x274)
88 #define EMAC_FRAME512T1023      (0x278)
89 #define EMAC_FRAME1024TUP       (0x27C)
90 #define EMAC_NETOCTETS          (0x208)
91 #define EMAC_RXSOFOVERRUNS      (0x284)
92 #define EMAC_RXMOFOVERRUNS      (0x288)
93 #define EMAC_RXDMAOVERRUNS      (0x28C)
94 #define EMAC_MACADDRLO          (0x500)
95 #define EMAC_MACADDRHI          (0x504)
96 #define EMAC_MACINDEX           (0x508)
97 #define EMAC_TXHDP(n)           (0x600 + (n * 4))
98 #define EMAC_RXHDP(n)           (0x620 + (n * 4))
99 #define EMAC_TXCP(n)            (0x640 + (n * 4))
100 #define EMAC_RXCP(n)            (0x660 + (n * 4))
101
102 /**************************************************************************\
103 * Field Definition Macros
104 \**************************************************************************/
105
106 /* TXREVID */
107
108 #define EMAC_TXREVID_TXREV      (0xFFFFFFFFu)
109 #define EMAC_TXREVID_TXREV_SHIFT     (0x00000000u)
110
111
112 /* TXCONTROL */
113
114
115 #define EMAC_TXCONTROL_TXEN     (0x00000001u)
116 #define EMAC_TXCONTROL_TXEN_SHIFT    (0x00000000u)
117
118
119 /* TXTEARDOWN */
120
121 #define EMAC_TXTEARDOWN_TXTDNCH (0x00000007u)
122 #define EMAC_TXTEARDOWN_TXTDNCH_SHIFT (0x00000000u)
123 #define EMAC_TXTEARDOWN_TXTDNCH_CHA0 (0x00000000u)
124 #define EMAC_TXTEARDOWN_TXTDNCH_CHA1 (0x00000001u)
125 #define EMAC_TXTEARDOWN_TXTDNCH_CHA2 (0x00000002u)
126 #define EMAC_TXTEARDOWN_TXTDNCH_CHA3 (0x00000003u)
127 #define EMAC_TXTEARDOWN_TXTDNCH_CHA4 (0x00000004u)
128 #define EMAC_TXTEARDOWN_TXTDNCH_CHA5 (0x00000005u)
129 #define EMAC_TXTEARDOWN_TXTDNCH_CHA6 (0x00000006u)
130 #define EMAC_TXTEARDOWN_TXTDNCH_CHA7 (0x00000007u)
131
132
133 /* RXREVID */
134
135 #define EMAC_RXREVID_RXREV      (0xFFFFFFFFu)
136 #define EMAC_RXREVID_RXREV_SHIFT     (0x00000000u)
137
138
139 /* RXCONTROL */
140
141
142 #define EMAC_RXCONTROL_RXEN     (0x00000001u)
143 #define EMAC_RXCONTROL_RXEN_SHIFT    (0x00000000u)
144
145 /* RXTEARDOWN */
146
147
148
149 #define EMAC_RXTEARDOWN_RXTDNCH (0x00000007u)
150 #define EMAC_RXTEARDOWN_RXTDNCH_SHIFT (0x00000000u)
151 #define EMAC_RXTEARDOWN_RXTDNCH_CHA0 (0x00000000u)
152 #define EMAC_RXTEARDOWN_RXTDNCH_CHA1 (0x00000001u)
153 #define EMAC_RXTEARDOWN_RXTDNCH_CHA2 (0x00000002u)
154 #define EMAC_RXTEARDOWN_RXTDNCH_CHA3 (0x00000003u)
155 #define EMAC_RXTEARDOWN_RXTDNCH_CHA4 (0x00000004u)
156 #define EMAC_RXTEARDOWN_RXTDNCH_CHA5 (0x00000005u)
157 #define EMAC_RXTEARDOWN_RXTDNCH_CHA6 (0x00000006u)
158 #define EMAC_RXTEARDOWN_RXTDNCH_CHA7 (0x00000007u)
159
160
161 /* TXINTSTATRAW */
162
163
164 #define EMAC_TXINTSTATRAW_TX7PEND (0x00000080u)
165 #define EMAC_TXINTSTATRAW_TX7PEND_SHIFT (0x00000007u)
166
167 #define EMAC_TXINTSTATRAW_TX6PEND (0x00000040u)
168 #define EMAC_TXINTSTATRAW_TX6PEND_SHIFT (0x00000006u)
169
170 #define EMAC_TXINTSTATRAW_TX5PEND (0x00000020u)
171 #define EMAC_TXINTSTATRAW_TX5PEND_SHIFT (0x00000005u)
172
173 #define EMAC_TXINTSTATRAW_TX4PEND (0x00000010u)
174 #define EMAC_TXINTSTATRAW_TX4PEND_SHIFT (0x00000004u)
175
176 #define EMAC_TXINTSTATRAW_TX3PEND (0x00000008u)
177 #define EMAC_TXINTSTATRAW_TX3PEND_SHIFT (0x00000003u)
178
179 #define EMAC_TXINTSTATRAW_TX2PEND (0x00000004u)
180 #define EMAC_TXINTSTATRAW_TX2PEND_SHIFT (0x00000002u)
181
182 #define EMAC_TXINTSTATRAW_TX1PEND (0x00000002u)
183 #define EMAC_TXINTSTATRAW_TX1PEND_SHIFT (0x00000001u)
184
185 #define EMAC_TXINTSTATRAW_TX0PEND (0x00000001u)
186 #define EMAC_TXINTSTATRAW_TX0PEND_SHIFT (0x00000000u)
187
188
189 /* TXINTSTATMASKED */
190
191
192 #define EMAC_TXINTSTATMASKED_TX7PEND (0x00000080u)
193 #define EMAC_TXINTSTATMASKED_TX7PEND_SHIFT (0x00000007u)
194
195 #define EMAC_TXINTSTATMASKED_TX6PEND (0x00000040u)
196 #define EMAC_TXINTSTATMASKED_TX6PEND_SHIFT (0x00000006u)
197
198 #define EMAC_TXINTSTATMASKED_TX5PEND (0x00000020u)
199 #define EMAC_TXINTSTATMASKED_TX5PEND_SHIFT (0x00000005u)
200
201 #define EMAC_TXINTSTATMASKED_TX4PEND (0x00000010u)
202 #define EMAC_TXINTSTATMASKED_TX4PEND_SHIFT (0x00000004u)
203
204 #define EMAC_TXINTSTATMASKED_TX3PEND (0x00000008u)
205 #define EMAC_TXINTSTATMASKED_TX3PEND_SHIFT (0x00000003u)
206
207 #define EMAC_TXINTSTATMASKED_TX2PEND (0x00000004u)
208 #define EMAC_TXINTSTATMASKED_TX2PEND_SHIFT (0x00000002u)
209
210 #define EMAC_TXINTSTATMASKED_TX1PEND (0x00000002u)
211 #define EMAC_TXINTSTATMASKED_TX1PEND_SHIFT (0x00000001u)
212
213 #define EMAC_TXINTSTATMASKED_TX0PEND (0x00000001u)
214 #define EMAC_TXINTSTATMASKED_TX0PEND_SHIFT (0x00000000u)
215
216
217 /* TXINTMASKSET */
218
219
220 #define EMAC_TXINTMASKSET_TX7MASK (0x00000080u)
221 #define EMAC_TXINTMASKSET_TX7MASK_SHIFT (0x00000007u)
222
223 #define EMAC_TXINTMASKSET_TX6MASK (0x00000040u)
224 #define EMAC_TXINTMASKSET_TX6MASK_SHIFT (0x00000006u)
225
226 #define EMAC_TXINTMASKSET_TX5MASK (0x00000020u)
227 #define EMAC_TXINTMASKSET_TX5MASK_SHIFT (0x00000005u)
228
229 #define EMAC_TXINTMASKSET_TX4MASK (0x00000010u)
230 #define EMAC_TXINTMASKSET_TX4MASK_SHIFT (0x00000004u)
231
232 #define EMAC_TXINTMASKSET_TX3MASK (0x00000008u)
233 #define EMAC_TXINTMASKSET_TX3MASK_SHIFT (0x00000003u)
234
235 #define EMAC_TXINTMASKSET_TX2MASK (0x00000004u)
236 #define EMAC_TXINTMASKSET_TX2MASK_SHIFT (0x00000002u)
237
238 #define EMAC_TXINTMASKSET_TX1MASK (0x00000002u)
239 #define EMAC_TXINTMASKSET_TX1MASK_SHIFT (0x00000001u)
240
241 #define EMAC_TXINTMASKSET_TX0MASK (0x00000001u)
242 #define EMAC_TXINTMASKSET_TX0MASK_SHIFT (0x00000000u)
243
244
245 /* TXINTMASKCLEAR */
246
247
248 #define EMAC_TXINTMASKCLEAR_TX7MASK (0x00000080u)
249 #define EMAC_TXINTMASKCLEAR_TX7MASK_SHIFT (0x00000007u)
250
251 #define EMAC_TXINTMASKCLEAR_TX6MASK (0x00000040u)
252 #define EMAC_TXINTMASKCLEAR_TX6MASK_SHIFT (0x00000006u)
253
254 #define EMAC_TXINTMASKCLEAR_TX5MASK (0x00000020u)
255 #define EMAC_TXINTMASKCLEAR_TX5MASK_SHIFT (0x00000005u)
256
257 #define EMAC_TXINTMASKCLEAR_TX4MASK (0x00000010u)
258 #define EMAC_TXINTMASKCLEAR_TX4MASK_SHIFT (0x00000004u)
259
260 #define EMAC_TXINTMASKCLEAR_TX3MASK (0x00000008u)
261 #define EMAC_TXINTMASKCLEAR_TX3MASK_SHIFT (0x00000003u)
262
263 #define EMAC_TXINTMASKCLEAR_TX2MASK (0x00000004u)
264 #define EMAC_TXINTMASKCLEAR_TX2MASK_SHIFT (0x00000002u)
265
266 #define EMAC_TXINTMASKCLEAR_TX1MASK (0x00000002u)
267 #define EMAC_TXINTMASKCLEAR_TX1MASK_SHIFT (0x00000001u)
268
269 #define EMAC_TXINTMASKCLEAR_TX0MASK (0x00000001u)
270 #define EMAC_TXINTMASKCLEAR_TX0MASK_SHIFT (0x00000000u)
271
272
273 /* MACINVECTOR */
274
275
276 #define EMAC_MACINVECTOR_STATPEND (0x08000000u)
277 #define EMAC_MACINVECTOR_STATPEND_SHIFT (0x0000001Bu)
278
279 #define EMAC_MACINVECTOR_HOSTPEND (0x04000000u)
280 #define EMAC_MACINVECTOR_HOSTPEND_SHIFT (0x0000001Au)
281
282 #define EMAC_MACINVECTOR_LINKINT0 (0x02000000u)
283 #define EMAC_MACINVECTOR_LINKINT0_SHIFT (0x00000019u)
284
285 #define EMAC_MACINVECTOR_USERINT0 (0x01000000u)
286 #define EMAC_MACINVECTOR_USERINT0_SHIFT (0x00000018u)
287
288 #define EMAC_MACINVECTOR_TXPEND (0x00FF0000u)
289 #define EMAC_MACINVECTOR_TXPEND_SHIFT (0x00000010u)
290
291 #define EMAC_MACINVECTOR_RXTHRESHPEND (0x0000FF00u)
292 #define EMAC_MACINVECTOR_RXTHRESHPEND_SHIFT (0x00000008u)
293
294 #define EMAC_MACINVECTOR_RXPEND (0x000000FFu)
295 #define EMAC_MACINVECTOR_RXPEND_SHIFT (0x00000000u)
296
297
298 /* MACEOIVECTOR */
299
300
301 #define EMAC_MACEOIVECTOR_INTVECT (0x0000001Fu)
302 #define EMAC_MACEOIVECTOR_INTVECT_SHIFT (0x00000000u)
303 /*----INTVECT Tokens----*/
304 #define EMAC_MACEOIVECTOR_INTVECT_C0RXTHRESH (0x00000000u)
305 #define EMAC_MACEOIVECTOR_INTVECT_C0RX (0x00000001u)
306 #define EMAC_MACEOIVECTOR_INTVECT_C0TX (0x00000002u)
307 #define EMAC_MACEOIVECTOR_INTVECT_C0MISC (0x00000003u)
308 #define EMAC_MACEOIVECTOR_INTVECT_C1RXTHRESH (0x00000004u)
309 #define EMAC_MACEOIVECTOR_INTVECT_C1RX (0x00000005u)
310 #define EMAC_MACEOIVECTOR_INTVECT_C1TX (0x00000006u)
311 #define EMAC_MACEOIVECTOR_INTVECT_C1MISC (0x00000007u)
312
313
314 /* RXINTSTATRAW */
315
316
317 #define EMAC_RXINTSTATRAW_RX7THRESHPEND (0x00008000u)
318 #define EMAC_RXINTSTATRAW_RX7THRESHPEND_SHIFT (0x0000000Fu)
319
320 #define EMAC_RXINTSTATRAW_RX6THRESHPEND (0x00004000u)
321 #define EMAC_RXINTSTATRAW_RX6THRESHPEND_SHIFT (0x0000000Eu)
322
323 #define EMAC_RXINTSTATRAW_RX5THRESHPEND (0x00002000u)
324 #define EMAC_RXINTSTATRAW_RX5THRESHPEND_SHIFT (0x0000000Du)
325
326 #define EMAC_RXINTSTATRAW_RX4THRESHPEND (0x00001000u)
327 #define EMAC_RXINTSTATRAW_RX4THRESHPEND_SHIFT (0x0000000Cu)
328
329 #define EMAC_RXINTSTATRAW_RX3THRESHPEND (0x00000800u)
330 #define EMAC_RXINTSTATRAW_RX3THRESHPEND_SHIFT (0x0000000Bu)
331
332 #define EMAC_RXINTSTATRAW_RX2THRESHPEND (0x00000400u)
333 #define EMAC_RXINTSTATRAW_RX2THRESHPEND_SHIFT (0x0000000Au)
334
335 #define EMAC_RXINTSTATRAW_RX1THRESHPEND (0x00000200u)
336 #define EMAC_RXINTSTATRAW_RX1THRESHPEND_SHIFT (0x00000009u)
337
338 #define EMAC_RXINTSTATRAW_RX0THRESHPEND (0x00000100u)
339 #define EMAC_RXINTSTATRAW_RX0THRESHPEND_SHIFT (0x00000008u)
340
341 #define EMAC_RXINTSTATRAW_RX7PEND (0x00000080u)
342 #define EMAC_RXINTSTATRAW_RX7PEND_SHIFT (0x00000007u)
343
344 #define EMAC_RXINTSTATRAW_RX6PEND (0x00000040u)
345 #define EMAC_RXINTSTATRAW_RX6PEND_SHIFT (0x00000006u)
346
347 #define EMAC_RXINTSTATRAW_RX5PEND (0x00000020u)
348 #define EMAC_RXINTSTATRAW_RX5PEND_SHIFT (0x00000005u)
349
350 #define EMAC_RXINTSTATRAW_RX4PEND (0x00000010u)
351 #define EMAC_RXINTSTATRAW_RX4PEND_SHIFT (0x00000004u)
352
353 #define EMAC_RXINTSTATRAW_RX3PEND (0x00000008u)
354 #define EMAC_RXINTSTATRAW_RX3PEND_SHIFT (0x00000003u)
355
356 #define EMAC_RXINTSTATRAW_RX2PEND (0x00000004u)
357 #define EMAC_RXINTSTATRAW_RX2PEND_SHIFT (0x00000002u)
358
359 #define EMAC_RXINTSTATRAW_RX1PEND (0x00000002u)
360 #define EMAC_RXINTSTATRAW_RX1PEND_SHIFT (0x00000001u)
361
362 #define EMAC_RXINTSTATRAW_RX0PEND (0x00000001u)
363 #define EMAC_RXINTSTATRAW_RX0PEND_SHIFT (0x00000000u)
364
365
366 /* RXINTSTATMASKED */
367
368
369 #define EMAC_RXINTSTATMASKED_RX7THRESHPEND (0x00008000u)
370 #define EMAC_RXINTSTATMASKED_RX7THRESHPEND_SHIFT (0x0000000Fu)
371
372 #define EMAC_RXINTSTATMASKED_RX6THRESHPEND (0x00004000u)
373 #define EMAC_RXINTSTATMASKED_RX6THRESHPEND_SHIFT (0x0000000Eu)
374
375 #define EMAC_RXINTSTATMASKED_RX5THRESHPEND (0x00002000u)
376 #define EMAC_RXINTSTATMASKED_RX5THRESHPEND_SHIFT (0x0000000Du)
377
378 #define EMAC_RXINTSTATMASKED_RX4THRESHPEND (0x00001000u)
379 #define EMAC_RXINTSTATMASKED_RX4THRESHPEND_SHIFT (0x0000000Cu)
380
381 #define EMAC_RXINTSTATMASKED_RX3THRESHPEND (0x00000800u)
382 #define EMAC_RXINTSTATMASKED_RX3THRESHPEND_SHIFT (0x0000000Bu)
383
384 #define EMAC_RXINTSTATMASKED_RX2THRESHPEND (0x00000400u)
385 #define EMAC_RXINTSTATMASKED_RX2THRESHPEND_SHIFT (0x0000000Au)
386
387 #define EMAC_RXINTSTATMASKED_RX1THRESHPEND (0x00000200u)
388 #define EMAC_RXINTSTATMASKED_RX1THRESHPEND_SHIFT (0x00000009u)
389
390 #define EMAC_RXINTSTATMASKED_RX0THRESHPEND (0x00000100u)
391 #define EMAC_RXINTSTATMASKED_RX0THRESHPEND_SHIFT (0x00000008u)
392
393 #define EMAC_RXINTSTATMASKED_RX7PEND (0x00000080u)
394 #define EMAC_RXINTSTATMASKED_RX7PEND_SHIFT (0x00000007u)
395
396 #define EMAC_RXINTSTATMASKED_RX6PEND (0x00000040u)
397 #define EMAC_RXINTSTATMASKED_RX6PEND_SHIFT (0x00000006u)
398
399 #define EMAC_RXINTSTATMASKED_RX5PEND (0x00000020u)
400 #define EMAC_RXINTSTATMASKED_RX5PEND_SHIFT (0x00000005u)
401
402 #define EMAC_RXINTSTATMASKED_RX4PEND (0x00000010u)
403 #define EMAC_RXINTSTATMASKED_RX4PEND_SHIFT (0x00000004u)
404
405 #define EMAC_RXINTSTATMASKED_RX3PEND (0x00000008u)
406 #define EMAC_RXINTSTATMASKED_RX3PEND_SHIFT (0x00000003u)
407
408 #define EMAC_RXINTSTATMASKED_RX2PEND (0x00000004u)
409 #define EMAC_RXINTSTATMASKED_RX2PEND_SHIFT (0x00000002u)
410
411 #define EMAC_RXINTSTATMASKED_RX1PEND (0x00000002u)
412 #define EMAC_RXINTSTATMASKED_RX1PEND_SHIFT (0x00000001u)
413
414 #define EMAC_RXINTSTATMASKED_RX0PEND (0x00000001u)
415 #define EMAC_RXINTSTATMASKED_RX0PEND_SHIFT (0x00000000u)
416
417
418 /* RXINTMASKSET */
419
420
421 #define EMAC_RXINTMASKSET_RX7THRESHMASK (0x00008000u)
422 #define EMAC_RXINTMASKSET_RX7THRESHMASK_SHIFT (0x0000000Fu)
423
424 #define EMAC_RXINTMASKSET_RX6THRESHMASK (0x00004000u)
425 #define EMAC_RXINTMASKSET_RX6THRESHMASK_SHIFT (0x0000000Eu)
426
427 #define EMAC_RXINTMASKSET_RX5THRESHMASK (0x00002000u)
428 #define EMAC_RXINTMASKSET_RX5THRESHMASK_SHIFT (0x0000000Du)
429
430 #define EMAC_RXINTMASKSET_RX4THRESHMASK (0x00001000u)
431 #define EMAC_RXINTMASKSET_RX4THRESHMASK_SHIFT (0x0000000Cu)
432
433 #define EMAC_RXINTMASKSET_RX3THRESHMASK (0x00000800u)
434 #define EMAC_RXINTMASKSET_RX3THRESHMASK_SHIFT (0x0000000Bu)
435
436 #define EMAC_RXINTMASKSET_RX2THRESHMASK (0x00000400u)
437 #define EMAC_RXINTMASKSET_RX2THRESHMASK_SHIFT (0x0000000Au)
438
439 #define EMAC_RXINTMASKSET_RX1THRESHMASK (0x00000200u)
440 #define EMAC_RXINTMASKSET_RX1THRESHMASK_SHIFT (0x00000009u)
441
442 #define EMAC_RXINTMASKSET_RX0THRESHMASK (0x00000100u)
443 #define EMAC_RXINTMASKSET_RX0THRESHMASK_SHIFT (0x00000008u)
444
445 #define EMAC_RXINTMASKSET_RX7MASK (0x00000080u)
446 #define EMAC_RXINTMASKSET_RX7MASK_SHIFT (0x00000007u)
447
448 #define EMAC_RXINTMASKSET_RX6MASK (0x00000040u)
449 #define EMAC_RXINTMASKSET_RX6MASK_SHIFT (0x00000006u)
450
451 #define EMAC_RXINTMASKSET_RX5MASK (0x00000020u)
452 #define EMAC_RXINTMASKSET_RX5MASK_SHIFT (0x00000005u)
453
454 #define EMAC_RXINTMASKSET_RX4MASK (0x00000010u)
455 #define EMAC_RXINTMASKSET_RX4MASK_SHIFT (0x00000004u)
456
457 #define EMAC_RXINTMASKSET_RX3MASK (0x00000008u)
458 #define EMAC_RXINTMASKSET_RX3MASK_SHIFT (0x00000003u)
459
460 #define EMAC_RXINTMASKSET_RX2MASK (0x00000004u)
461 #define EMAC_RXINTMASKSET_RX2MASK_SHIFT (0x00000002u)
462
463 #define EMAC_RXINTMASKSET_RX1MASK (0x00000002u)
464 #define EMAC_RXINTMASKSET_RX1MASK_SHIFT (0x00000001u)
465
466 #define EMAC_RXINTMASKSET_RX0MASK (0x00000001u)
467 #define EMAC_RXINTMASKSET_RX0MASK_SHIFT (0x00000000u)
468
469
470 /* RXINTMASKCLEAR */
471
472
473 #define EMAC_RXINTMASKCLEAR_RX7THRESHMASK (0x00008000u)
474 #define EMAC_RXINTMASKCLEAR_RX7THRESHMASK_SHIFT (0x0000000Fu)
475
476 #define EMAC_RXINTMASKCLEAR_RX6THRESHMASK (0x00004000u)
477 #define EMAC_RXINTMASKCLEAR_RX6THRESHMASK_SHIFT (0x0000000Eu)
478
479 #define EMAC_RXINTMASKCLEAR_RX5THRESHMASK (0x00002000u)
480 #define EMAC_RXINTMASKCLEAR_RX5THRESHMASK_SHIFT (0x0000000Du)
481
482 #define EMAC_RXINTMASKCLEAR_RX4THRESHMASK (0x00001000u)
483 #define EMAC_RXINTMASKCLEAR_RX4THRESHMASK_SHIFT (0x0000000Cu)
484
485 #define EMAC_RXINTMASKCLEAR_RX3THRESHMASK (0x00000800u)
486 #define EMAC_RXINTMASKCLEAR_RX3THRESHMASK_SHIFT (0x0000000Bu)
487
488 #define EMAC_RXINTMASKCLEAR_RX2THRESHMASK (0x00000400u)
489 #define EMAC_RXINTMASKCLEAR_RX2THRESHMASK_SHIFT (0x0000000Au)
490
491 #define EMAC_RXINTMASKCLEAR_RX1THRESHMASK (0x00000200u)
492 #define EMAC_RXINTMASKCLEAR_RX1THRESHMASK_SHIFT (0x00000009u)
493
494 #define EMAC_RXINTMASKCLEAR_RX0THRESHMASK (0x00000100u)
495 #define EMAC_RXINTMASKCLEAR_RX0THRESHMASK_SHIFT (0x00000008u)
496
497 #define EMAC_RXINTMASKCLEAR_RX7MASK (0x00000080u)
498 #define EMAC_RXINTMASKCLEAR_RX7MASK_SHIFT (0x00000007u)
499
500 #define EMAC_RXINTMASKCLEAR_RX6MASK (0x00000040u)
501 #define EMAC_RXINTMASKCLEAR_RX6MASK_SHIFT (0x00000006u)
502
503 #define EMAC_RXINTMASKCLEAR_RX5MASK (0x00000020u)
504 #define EMAC_RXINTMASKCLEAR_RX5MASK_SHIFT (0x00000005u)
505
506 #define EMAC_RXINTMASKCLEAR_RX4MASK (0x00000010u)
507 #define EMAC_RXINTMASKCLEAR_RX4MASK_SHIFT (0x00000004u)
508
509 #define EMAC_RXINTMASKCLEAR_RX3MASK (0x00000008u)
510 #define EMAC_RXINTMASKCLEAR_RX3MASK_SHIFT (0x00000003u)
511
512 #define EMAC_RXINTMASKCLEAR_RX2MASK (0x00000004u)
513 #define EMAC_RXINTMASKCLEAR_RX2MASK_SHIFT (0x00000002u)
514
515 #define EMAC_RXINTMASKCLEAR_RX1MASK (0x00000002u)
516 #define EMAC_RXINTMASKCLEAR_RX1MASK_SHIFT (0x00000001u)
517
518 #define EMAC_RXINTMASKCLEAR_RX0MASK (0x00000001u)
519 #define EMAC_RXINTMASKCLEAR_RX0MASK_SHIFT (0x00000000u)
520
521
522 /* MACINTSTATRAW */
523
524
525 #define EMAC_MACINTSTATRAW_HOSTPEND (0x00000002u)
526 #define EMAC_MACINTSTATRAW_HOSTPEND_SHIFT (0x00000001u)
527
528 #define EMAC_MACINTSTATRAW_STATPEND (0x00000001u)
529 #define EMAC_MACINTSTATRAW_STATPEND_SHIFT (0x00000000u)
530
531
532 /* MACINTSTATMASKED */
533
534
535 #define EMAC_MACINTSTATMASKED_HOSTPEND (0x00000002u)
536 #define EMAC_MACINTSTATMASKED_HOSTPEND_SHIFT (0x00000001u)
537
538 #define EMAC_MACINTSTATMASKED_STATPEND (0x00000001u)
539 #define EMAC_MACINTSTATMASKED_STATPEND_SHIFT (0x00000000u)
540
541
542 /* MACINTMASKSET */
543
544
545 #define EMAC_MACINTMASKSET_HOSTMASK (0x00000002u)
546 #define EMAC_MACINTMASKSET_HOSTMASK_SHIFT (0x00000001u)
547
548 #define EMAC_MACINTMASKSET_STATMASK (0x00000001u)
549 #define EMAC_MACINTMASKSET_STATMASK_SHIFT (0x00000000u)
550
551
552 /* MACINTMASKCLEAR */
553
554
555 #define EMAC_MACINTMASKCLEAR_HOSTMASK (0x00000002u)
556 #define EMAC_MACINTMASKCLEAR_HOSTMASK_SHIFT (0x00000001u)
557
558 #define EMAC_MACINTMASKCLEAR_STATMASK (0x00000001u)
559 #define EMAC_MACINTMASKCLEAR_STATMASK_SHIFT (0x00000000u)
560
561
562 /* RXMBPENABLE */
563
564
565 #define EMAC_RXMBPENABLE_RXPASSCRC (0x40000000u)
566 #define EMAC_RXMBPENABLE_RXPASSCRC_SHIFT (0x0000001Eu)
567 #define EMAC_RXMBPENABLE_RXQOSEN (0x20000000u)
568 #define EMAC_RXMBPENABLE_RXQOSEN_SHIFT (0x0000001Du)
569 #define EMAC_RXMBPENABLE_RXNOCHAIN (0x10000000u)
570 #define EMAC_RXMBPENABLE_RXNOCHAIN_SHIFT (0x0000001Cu)
571 #define EMAC_RXMBPENABLE_RXCMFEN (0x01000000u)
572 #define EMAC_RXMBPENABLE_RXCMFEN_SHIFT (0x00000018u)
573 #define EMAC_RXMBPENABLE_RXCSFEN (0x00800000u)
574 #define EMAC_RXMBPENABLE_RXCSFEN_SHIFT (0x00000017u)
575 #define EMAC_RXMBPENABLE_RXCEFEN (0x00400000u)
576 #define EMAC_RXMBPENABLE_RXCEFEN_SHIFT (0x00000016u)
577 #define EMAC_RXMBPENABLE_RXCAFEN (0x00200000u)
578 #define EMAC_RXMBPENABLE_RXCAFEN_SHIFT (0x00000015u)
579 /*----RXCAFEN Tokens----*/
580 #define EMAC_RXMBPENABLE_RXPROMCH (0x00070000u)
581 #define EMAC_RXMBPENABLE_RXPROMCH_SHIFT (0x00000010u)
582 #define EMAC_RXMBPENABLE_RXPROMCH_CHA0 (0x00000000u)
583 #define EMAC_RXMBPENABLE_RXPROMCH_CHA1 (0x00000001u)
584 #define EMAC_RXMBPENABLE_RXPROMCH_CHA2 (0x00000002u)
585 #define EMAC_RXMBPENABLE_RXPROMCH_CHA3 (0x00000003u)
586 #define EMAC_RXMBPENABLE_RXPROMCH_CHA4 (0x00000004u)
587 #define EMAC_RXMBPENABLE_RXPROMCH_CHA5 (0x00000005u)
588 #define EMAC_RXMBPENABLE_RXPROMCH_CHA6 (0x00000006u)
589 #define EMAC_RXMBPENABLE_RXPROMCH_CHA7 (0x00000007u)
590
591
592 #define EMAC_RXMBPENABLE_RXBROADEN (0x00002000u)
593 #define EMAC_RXMBPENABLE_RXBROADEN_SHIFT (0x0000000Du)
594 #define EMAC_RXMBPENABLE_RXBROADCH (0x00000700u)
595 #define EMAC_RXMBPENABLE_RXBROADCH_SHIFT (0x00000008u)
596 /*----RXBROADCH Tokens----*/
597 #define EMAC_RXMBPENABLE_RXBROADCH_CHA0 (0x00000000u)
598 #define EMAC_RXMBPENABLE_RXBROADCH_CHA1 (0x00000001u)
599 #define EMAC_RXMBPENABLE_RXBROADCH_CHA2 (0x00000002u)
600 #define EMAC_RXMBPENABLE_RXBROADCH_CHA3 (0x00000003u)
601 #define EMAC_RXMBPENABLE_RXBROADCH_CHA4 (0x00000004u)
602 #define EMAC_RXMBPENABLE_RXBROADCH_CHA5 (0x00000005u)
603 #define EMAC_RXMBPENABLE_RXBROADCH_CHA6 (0x00000006u)
604 #define EMAC_RXMBPENABLE_RXBROADCH_CHA7 (0x00000007u)
605
606
607 #define EMAC_RXMBPENABLE_RXMULTEN (0x00000020u)
608 #define EMAC_RXMBPENABLE_RXMULTEN_SHIFT (0x00000005u)
609 #define EMAC_RXMBPENABLE_RXMULTCH (0x00000007u)
610 #define EMAC_RXMBPENABLE_RXMULTCH_SHIFT (0x00000000u)
611 /*----RXMULTCH Tokens----*/
612 #define EMAC_RXMBPENABLE_RXMULTCH_CHA0 (0x00000000u)
613 #define EMAC_RXMBPENABLE_RXMULTCH_CHA1 (0x00000001u)
614 #define EMAC_RXMBPENABLE_RXMULTCH_CHA2 (0x00000002u)
615 #define EMAC_RXMBPENABLE_RXMULTCH_CHA3 (0x00000003u)
616 #define EMAC_RXMBPENABLE_RXMULTCH_CHA4 (0x00000004u)
617 #define EMAC_RXMBPENABLE_RXMULTCH_CHA5 (0x00000005u)
618 #define EMAC_RXMBPENABLE_RXMULTCH_CHA6 (0x00000006u)
619 #define EMAC_RXMBPENABLE_RXMULTCH_CHA7 (0x00000007u)
620
621
622 /* RXUNICASTSET */
623
624
625 #define EMAC_RXUNICASTSET_RXCH7EN (0x00000080u)
626 #define EMAC_RXUNICASTSET_RXCH7EN_SHIFT (0x00000007u)
627 #define EMAC_RXUNICASTSET_RXCH6EN (0x00000040u)
628 #define EMAC_RXUNICASTSET_RXCH6EN_SHIFT (0x00000006u)
629 #define EMAC_RXUNICASTSET_RXCH5EN (0x00000020u)
630 #define EMAC_RXUNICASTSET_RXCH5EN_SHIFT (0x00000005u)
631 #define EMAC_RXUNICASTSET_RXCH4EN (0x00000010u)
632 #define EMAC_RXUNICASTSET_RXCH4EN_SHIFT (0x00000004u)
633 #define EMAC_RXUNICASTSET_RXCH3EN (0x00000008u)
634 #define EMAC_RXUNICASTSET_RXCH3EN_SHIFT (0x00000003u)
635 #define EMAC_RXUNICASTSET_RXCH2EN (0x00000004u)
636 #define EMAC_RXUNICASTSET_RXCH2EN_SHIFT (0x00000002u)
637 #define EMAC_RXUNICASTSET_RXCH1EN (0x00000002u)
638 #define EMAC_RXUNICASTSET_RXCH1EN_SHIFT (0x00000001u)
639 #define EMAC_RXUNICASTSET_RXCH0EN (0x00000001u)
640 #define EMAC_RXUNICASTSET_RXCH0EN_SHIFT (0x00000000u)
641
642 /* RXUNICASTCLEAR */
643
644
645 #define EMAC_RXUNICASTCLEAR_RXCH7EN (0x00000080u)
646 #define EMAC_RXUNICASTCLEAR_RXCH7EN_SHIFT (0x00000007u)
647 #define EMAC_RXUNICASTCLEAR_RXCH6EN (0x00000040u)
648 #define EMAC_RXUNICASTCLEAR_RXCH6EN_SHIFT (0x00000006u)
649 #define EMAC_RXUNICASTCLEAR_RXCH5EN (0x00000020u)
650 #define EMAC_RXUNICASTCLEAR_RXCH5EN_SHIFT (0x00000005u)
651 #define EMAC_RXUNICASTCLEAR_RXCH4EN (0x00000010u)
652 #define EMAC_RXUNICASTCLEAR_RXCH4EN_SHIFT (0x00000004u)
653 #define EMAC_RXUNICASTCLEAR_RXCH3EN (0x00000008u)
654 #define EMAC_RXUNICASTCLEAR_RXCH3EN_SHIFT (0x00000003u)
655 #define EMAC_RXUNICASTCLEAR_RXCH2EN (0x00000004u)
656 #define EMAC_RXUNICASTCLEAR_RXCH2EN_SHIFT (0x00000002u)
657 #define EMAC_RXUNICASTCLEAR_RXCH1EN (0x00000002u)
658 #define EMAC_RXUNICASTCLEAR_RXCH1EN_SHIFT (0x00000001u)
659 #define EMAC_RXUNICASTCLEAR_RXCH0EN (0x00000001u)
660 #define EMAC_RXUNICASTCLEAR_RXCH0EN_SHIFT (0x00000000u)
661
662 /* RXMAXLEN */
663
664
665 #define EMAC_RXMAXLEN_RXMAXLEN  (0x0000FFFFu)
666 #define EMAC_RXMAXLEN_RXMAXLEN_SHIFT (0x00000000u)
667
668
669 /* RXBUFFEROFFSET */
670
671
672 #define EMAC_RXBUFFEROFFSET_RXBUFFEROFFSET (0x0000FFFFu)
673 #define EMAC_RXBUFFEROFFSET_RXBUFFEROFFSET_SHIFT (0x00000000u)
674
675
676 /* RXFILTERLOWTHRESH */
677
678
679 #define EMAC_RXFILTERLOWTHRESH_RXFILTERTHRESH (0x000000FFu)
680 #define EMAC_RXFILTERLOWTHRESH_RXFILTERTHRESH_SHIFT (0x00000000u)
681
682
683 /* RX0FLOWTHRESH */
684
685
686 #define EMAC_RX0FLOWTHRESH_RX0FLOWTHRESH (0x000000FFu)
687 #define EMAC_RX0FLOWTHRESH_RX0FLOWTHRESH_SHIFT (0x00000000u)
688
689
690 /* RX1FLOWTHRESH */
691
692
693 #define EMAC_RX1FLOWTHRESH_RX1FLOWTHRESH (0x000000FFu)
694 #define EMAC_RX1FLOWTHRESH_RX1FLOWTHRESH_SHIFT (0x00000000u)
695
696
697 /* RX2FLOWTHRESH */
698
699
700 #define EMAC_RX2FLOWTHRESH_RX2FLOWTHRESH (0x000000FFu)
701 #define EMAC_RX2FLOWTHRESH_RX2FLOWTHRESH_SHIFT (0x00000000u)
702
703
704 /* RX3FLOWTHRESH */
705
706
707 #define EMAC_RX3FLOWTHRESH_RX3FLOWTHRESH (0x000000FFu)
708 #define EMAC_RX3FLOWTHRESH_RX3FLOWTHRESH_SHIFT (0x00000000u)
709
710
711 /* RX4FLOWTHRESH */
712
713
714 #define EMAC_RX4FLOWTHRESH_RX4FLOWTHRESH (0x000000FFu)
715 #define EMAC_RX4FLOWTHRESH_RX4FLOWTHRESH_SHIFT (0x00000000u)
716
717
718 /* RX5FLOWTHRESH */
719
720
721 #define EMAC_RX5FLOWTHRESH_RX5FLOWTHRESH (0x000000FFu)
722 #define EMAC_RX5FLOWTHRESH_RX5FLOWTHRESH_SHIFT (0x00000000u)
723
724
725 /* RX6FLOWTHRESH */
726
727
728 #define EMAC_RX6FLOWTHRESH_RX6FLOWTHRESH (0x000000FFu)
729 #define EMAC_RX6FLOWTHRESH_RX6FLOWTHRESH_SHIFT (0x00000000u)
730
731
732 /* RX7FLOWTHRESH */
733
734
735 #define EMAC_RX7FLOWTHRESH_RX7FLOWTHRESH (0x000000FFu)
736 #define EMAC_RX7FLOWTHRESH_RX7FLOWTHRESH_SHIFT (0x00000000u)
737
738
739 /* RX0FREEBUFFER */
740
741
742 #define EMAC_RX0FREEBUFFER_RX0FREEBUF (0x0000FFFFu)
743 #define EMAC_RX0FREEBUFFER_RX0FREEBUF_SHIFT (0x00000000u)
744
745
746 /* RX1FREEBUFFER */
747
748
749 #define EMAC_RX1FREEBUFFER_RX1FREEBUF (0x0000FFFFu)
750 #define EMAC_RX1FREEBUFFER_RX1FREEBUF_SHIFT (0x00000000u)
751
752
753 /* RX2FREEBUFFER */
754
755
756 #define EMAC_RX2FREEBUFFER_RX2FREEBUF (0x0000FFFFu)
757 #define EMAC_RX2FREEBUFFER_RX2FREEBUF_SHIFT (0x00000000u)
758
759
760 /* RX3FREEBUFFER */
761
762
763 #define EMAC_RX3FREEBUFFER_RX3FREEBUF (0x0000FFFFu)
764 #define EMAC_RX3FREEBUFFER_RX3FREEBUF_SHIFT (0x00000000u)
765
766
767 /* RX4FREEBUFFER */
768
769
770 #define EMAC_RX4FREEBUFFER_RX4FREEBUF (0x0000FFFFu)
771 #define EMAC_RX4FREEBUFFER_RX4FREEBUF_SHIFT (0x00000000u)
772
773
774 /* RX5FREEBUFFER */
775
776
777 #define EMAC_RX5FREEBUFFER_RX5FREEBUF (0x0000FFFFu)
778 #define EMAC_RX5FREEBUFFER_RX5FREEBUF_SHIFT (0x00000000u)
779
780
781 /* RX6FREEBUFFER */
782
783
784 #define EMAC_RX6FREEBUFFER_RX6FREEBUF (0x0000FFFFu)
785 #define EMAC_RX6FREEBUFFER_RX6FREEBUF_SHIFT (0x00000000u)
786
787
788 /* RX7FREEBUFFER */
789
790
791 #define EMAC_RX7FREEBUFFER_RX7FREEBUF (0x0000FFFFu)
792 #define EMAC_RX7FREEBUFFER_RX7FREEBUF_SHIFT (0x00000000u)
793
794
795 /* MACCONTROL */
796
797
798
799
800
801 #define EMAC_MACCONTROL_RMIISPEED (0x00008000u)
802 #define EMAC_MACCONTROL_RMIISPEED_SHIFT (0x0000000Fu)
803 #define EMAC_MACCONTROL_RXOFFLENBLOCK (0x00004000u)
804 #define EMAC_MACCONTROL_RXOFFLENBLOCK_SHIFT (0x0000000Eu)
805 #define EMAC_MACCONTROL_RXOWNERSHIP (0x00002000u)
806 #define EMAC_MACCONTROL_RXOWNERSHIP_SHIFT (0x0000000Du)
807 #define EMAC_MACCONTROL_CMDIDLE (0x00000800u)
808 #define EMAC_MACCONTROL_CMDIDLE_SHIFT (0x0000000Bu)
809 #define EMAC_MACCONTROL_TXSHORTGAPEN (0x00000400u)
810 #define EMAC_MACCONTROL_TXSHORTGAPEN_SHIFT (0x0000000Au)
811 #define EMAC_MACCONTROL_TXPTYPE (0x00000200u)
812 #define EMAC_MACCONTROL_TXPTYPE_SHIFT (0x00000009u)
813 #define EMAC_MACCONTROL_TXPACE  (0x00000040u)
814 #define EMAC_MACCONTROL_TXPACE_SHIFT (0x00000006u)
815 #define EMAC_MACCONTROL_GMIIEN  (0x00000020u)
816 #define EMAC_MACCONTROL_GMIIEN_SHIFT (0x00000005u)
817 #define EMAC_MACCONTROL_TXFLOWEN (0x00000010u)
818 #define EMAC_MACCONTROL_TXFLOWEN_SHIFT (0x00000004u)
819 #define EMAC_MACCONTROL_RXBUFFERFLOWEN (0x00000008u)
820 #define EMAC_MACCONTROL_RXBUFFERFLOWEN_SHIFT (0x00000003u)
821 #define EMAC_MACCONTROL_LOOPBACK (0x00000002u)
822 #define EMAC_MACCONTROL_LOOPBACK_SHIFT (0x00000001u)
823 #define EMAC_MACCONTROL_FULLDUPLEX (0x00000001u)
824 #define EMAC_MACCONTROL_FULLDUPLEX_SHIFT (0x00000000u)
825
826
827 /* MACSTATUS */
828
829 #define EMAC_MACSTATUS_IDLE     (0x80000000u)
830 #define EMAC_MACSTATUS_IDLE_SHIFT    (0x0000001Fu)
831 #define EMAC_MACSTATUS_TXERRCODE (0x00F00000u)
832 #define EMAC_MACSTATUS_TXERRCODE_SHIFT (0x00000014u)
833 /*----TXERRCODE Tokens----*/
834 #define EMAC_MACSTATUS_TXERRCODE_NOERROR (0x00000000u)
835 #define EMAC_MACSTATUS_TXERRCODE_SOPERROR (0x00000001u)
836 #define EMAC_MACSTATUS_TXERRCODE_OWNERSHIP (0x00000002u)
837 #define EMAC_MACSTATUS_TXERRCODE_NOEOP (0x00000003u)
838 #define EMAC_MACSTATUS_TXERRCODE_NULLPTR (0x00000004u)
839 #define EMAC_MACSTATUS_TXERRCODE_NULLEN (0x00000005u)
840 #define EMAC_MACSTATUS_TXERRCODE_LENERROR (0x00000006u)
841
842
843 #define EMAC_MACSTATUS_TXERRCH  (0x00070000u)
844 #define EMAC_MACSTATUS_TXERRCH_SHIFT (0x00000010u)
845 /*----TXERRCH Tokens----*/
846 #define EMAC_MACSTATUS_TXERRCH_CHA0  (0x00000000u)
847 #define EMAC_MACSTATUS_TXERRCH_CHA1  (0x00000001u)
848 #define EMAC_MACSTATUS_TXERRCH_CHA2  (0x00000002u)
849 #define EMAC_MACSTATUS_TXERRCH_CHA3  (0x00000003u)
850 #define EMAC_MACSTATUS_TXERRCH_CHA4  (0x00000004u)
851 #define EMAC_MACSTATUS_TXERRCH_CHA5  (0x00000005u)
852 #define EMAC_MACSTATUS_TXERRCH_CHA6  (0x00000006u)
853 #define EMAC_MACSTATUS_TXERRCH_CHA7  (0x00000007u)
854
855 #define EMAC_MACSTATUS_RXERRCODE (0x0000F000u)
856 #define EMAC_MACSTATUS_RXERRCODE_SHIFT (0x0000000Cu)
857 /*----RXERRCODE Tokens----*/
858 #define EMAC_MACSTATUS_RXERRCODE_NOERROR (0x00000000u)
859 #define EMAC_MACSTATUS_RXERRCODE_OWNERSHIP (0x00000002u)
860 #define EMAC_MACSTATUS_RXERRCODE_NULLPTR (0x00000004u)
861
862
863 #define EMAC_MACSTATUS_RXERRCH  (0x00000700u)
864 #define EMAC_MACSTATUS_RXERRCH_SHIFT (0x00000008u)
865 /*----RXERRCH Tokens----*/
866 #define EMAC_MACSTATUS_RXERRCH_CHA0  (0x00000000u)
867 #define EMAC_MACSTATUS_RXERRCH_CHA1  (0x00000001u)
868 #define EMAC_MACSTATUS_RXERRCH_CHA2  (0x00000002u)
869 #define EMAC_MACSTATUS_RXERRCH_CHA3  (0x00000003u)
870 #define EMAC_MACSTATUS_RXERRCH_CHA4  (0x00000004u)
871 #define EMAC_MACSTATUS_RXERRCH_CHA5  (0x00000005u)
872 #define EMAC_MACSTATUS_RXERRCH_CHA6  (0x00000006u)
873 #define EMAC_MACSTATUS_RXERRCH_CHA7  (0x00000007u)
874
875
876
877
878 #define EMAC_MACSTATUS_RXQOSACT (0x00000004u)
879 #define EMAC_MACSTATUS_RXQOSACT_SHIFT (0x00000002u)
880 #define EMAC_MACSTATUS_RXFLOWACT (0x00000002u)
881 #define EMAC_MACSTATUS_RXFLOWACT_SHIFT (0x00000001u)
882 #define EMAC_MACSTATUS_TXFLOWACT (0x00000001u)
883 #define EMAC_MACSTATUS_TXFLOWACT_SHIFT (0x00000000u)
884
885 /* EMCONTROL */
886
887
888 #define EMAC_EMCONTROL_SOFT     (0x00000002u)
889 #define EMAC_EMCONTROL_SOFT_SHIFT    (0x00000001u)
890
891 #define EMAC_EMCONTROL_FREE     (0x00000001u)
892 #define EMAC_EMCONTROL_FREE_SHIFT    (0x00000000u)
893
894
895 /* FIFOCONTROL */
896
897
898 #define EMAC_FIFOCONTROL_TXCELLTHRESH (0x00000003u)
899 #define EMAC_FIFOCONTROL_TXCELLTHRESH_SHIFT (0x00000000u)
900
901
902 /* MACCONFIG */
903
904 #define EMAC_MACCONFIG_TXCELLDEPTH (0xFF000000u)
905 #define EMAC_MACCONFIG_TXCELLDEPTH_SHIFT (0x00000018u)
906
907 #define EMAC_MACCONFIG_RXCELLDEPTH (0x00FF0000u)
908 #define EMAC_MACCONFIG_RXCELLDEPTH_SHIFT (0x00000010u)
909
910 #define EMAC_MACCONFIG_ADDRESSTYPE (0x0000FF00u)
911 #define EMAC_MACCONFIG_ADDRESSTYPE_SHIFT (0x00000008u)
912
913 #define EMAC_MACCONFIG_MACCFIG  (0x000000FFu)
914 #define EMAC_MACCONFIG_MACCFIG_SHIFT (0x00000000u)
915
916
917 /* SOFTRESET */
918
919
920 #define EMAC_SOFTRESET_SOFTRESET (0x00000001u)
921 #define EMAC_SOFTRESET_SOFTRESET_SHIFT (0x00000000u)
922
923 /* MACSRCADDRLO */
924
925
926 #define EMAC_MACSRCADDRLO_MACSRCADDR0 (0x0000FF00u)
927 #define EMAC_MACSRCADDRLO_MACSRCADDR0_SHIFT (0x00000008u)
928 #define EMAC_MACSRCADDRLO_MACSRCADDR1 (0x000000FFu)
929 #define EMAC_MACSRCADDRLO_MACSRCADDR1_SHIFT (0x00000000u)
930
931
932 /* MACSRCADDRHI */
933
934 #define EMAC_MACSRCADDRHI_MACSRCADDR2 (0xFF000000u)
935 #define EMAC_MACSRCADDRHI_MACSRCADDR2_SHIFT (0x00000018u)
936
937 #define EMAC_MACSRCADDRHI_MACSRCADDR3 (0x00FF0000u)
938 #define EMAC_MACSRCADDRHI_MACSRCADDR3_SHIFT (0x00000010u)
939
940 #define EMAC_MACSRCADDRHI_MACSRCADDR4 (0x0000FF00u)
941 #define EMAC_MACSRCADDRHI_MACSRCADDR4_SHIFT (0x00000008u)
942
943 #define EMAC_MACSRCADDRHI_MACSRCADDR5 (0x000000FFu)
944 #define EMAC_MACSRCADDRHI_MACSRCADDR5_SHIFT (0x00000000u)
945
946
947 /* MACHASH1 */
948
949 #define EMAC_MACHASH1_MACHASH1  (0xFFFFFFFFu)
950 #define EMAC_MACHASH1_MACHASH1_SHIFT (0x00000000u)
951
952
953 /* MACHASH2 */
954
955 #define EMAC_MACHASH2_MACHASH2  (0xFFFFFFFFu)
956 #define EMAC_MACHASH2_MACHASH2_SHIFT (0x00000000u)
957
958
959 /* BOFFTEST */
960
961
962 #define EMAC_BOFFTEST_RNDNUM    (0x03FF0000u)
963 #define EMAC_BOFFTEST_RNDNUM_SHIFT   (0x00000010u)
964
965 #define EMAC_BOFFTEST_COLLCOUNT (0x0000F000u)
966 #define EMAC_BOFFTEST_COLLCOUNT_SHIFT (0x0000000Cu)
967
968
969 #define EMAC_BOFFTEST_TXBACKOFF (0x000003FFu)
970 #define EMAC_BOFFTEST_TXBACKOFF_SHIFT (0x00000000u)
971
972
973 /* TPACETEST */
974
975
976 #define EMAC_TPACETEST_PACEVAL  (0x0000001Fu)
977 #define EMAC_TPACETEST_PACEVAL_SHIFT (0x00000000u)
978
979
980 /* RXPAUSE */
981
982
983 #define EMAC_RXPAUSE_PAUSETIMER (0x0000FFFFu)
984 #define EMAC_RXPAUSE_PAUSETIMER_SHIFT (0x00000000u)
985
986
987 /* TXPAUSE */
988
989
990 #define EMAC_TXPAUSE_PAUSETIMER (0x0000FFFFu)
991 #define EMAC_TXPAUSE_PAUSETIMER_SHIFT (0x00000000u)
992
993
994 /* RXGOODFRAMES */
995
996 #define EMAC_RXGOODFRAMES_COUNT (0xFFFFFFFFu)
997 #define EMAC_RXGOODFRAMES_COUNT_SHIFT (0x00000000u)
998
999
1000 /* RXBCASTFRAMES */
1001
1002 #define EMAC_RXBCASTFRAMES_COUNT (0xFFFFFFFFu)
1003 #define EMAC_RXBCASTFRAMES_COUNT_SHIFT (0x00000000u)
1004
1005
1006 /* RXMCASTFRAMES */
1007
1008 #define EMAC_RXMCASTFRAMES_COUNT (0xFFFFFFFFu)
1009 #define EMAC_RXMCASTFRAMES_COUNT_SHIFT (0x00000000u)
1010
1011
1012 /* RXPAUSEFRAMES */
1013
1014 #define EMAC_RXPAUSEFRAMES_COUNT (0xFFFFFFFFu)
1015 #define EMAC_RXPAUSEFRAMES_COUNT_SHIFT (0x00000000u)
1016
1017
1018 /* RXCRCERRORS */
1019
1020 #define EMAC_RXCRCERRORS_COUNT  (0xFFFFFFFFu)
1021 #define EMAC_RXCRCERRORS_COUNT_SHIFT (0x00000000u)
1022
1023
1024 /* RXALIGNCODEERRORS */
1025
1026 #define EMAC_RXALIGNCODEERRORS_COUNT (0xFFFFFFFFu)
1027 #define EMAC_RXALIGNCODEERRORS_COUNT_SHIFT (0x00000000u)
1028
1029
1030 /* RXOVERSIZED */
1031
1032 #define EMAC_RXOVERSIZED_COUNT  (0xFFFFFFFFu)
1033 #define EMAC_RXOVERSIZED_COUNT_SHIFT (0x00000000u)
1034
1035
1036 /* RXJABBER */
1037
1038 #define EMAC_RXJABBER_COUNT     (0xFFFFFFFFu)
1039 #define EMAC_RXJABBER_COUNT_SHIFT    (0x00000000u)
1040
1041
1042 /* RXUNDERSIZED */
1043
1044 #define EMAC_RXUNDERSIZED_COUNT (0xFFFFFFFFu)
1045 #define EMAC_RXUNDERSIZED_COUNT_SHIFT (0x00000000u)
1046
1047
1048 /* RXFRAGMENTS */
1049
1050 #define EMAC_RXFRAGMENTS_COUNT  (0xFFFFFFFFu)
1051 #define EMAC_RXFRAGMENTS_COUNT_SHIFT (0x00000000u)
1052
1053
1054 /* RXFILTERED */
1055
1056 #define EMAC_RXFILTERED_COUNT   (0xFFFFFFFFu)
1057 #define EMAC_RXFILTERED_COUNT_SHIFT  (0x00000000u)
1058
1059
1060 /* RXQOSFILTERED */
1061
1062 #define EMAC_RXQOSFILTERED_COUNT (0xFFFFFFFFu)
1063 #define EMAC_RXQOSFILTERED_COUNT_SHIFT (0x00000000u)
1064
1065
1066 /* RXOCTETS */
1067
1068 #define EMAC_RXOCTETS_COUNT     (0xFFFFFFFFu)
1069 #define EMAC_RXOCTETS_COUNT_SHIFT    (0x00000000u)
1070
1071
1072 /* TXGOODFRAMES */
1073
1074 #define EMAC_TXGOODFRAMES_COUNT (0xFFFFFFFFu)
1075 #define EMAC_TXGOODFRAMES_COUNT_SHIFT (0x00000000u)
1076
1077
1078 /* TXBCASTFRAMES */
1079
1080 #define EMAC_TXBCASTFRAMES_COUNT (0xFFFFFFFFu)
1081 #define EMAC_TXBCASTFRAMES_COUNT_SHIFT (0x00000000u)
1082
1083
1084 /* TXMCASTFRAMES */
1085
1086 #define EMAC_TXMCASTFRAMES_COUNT (0xFFFFFFFFu)
1087 #define EMAC_TXMCASTFRAMES_COUNT_SHIFT (0x00000000u)
1088
1089
1090 /* TXPAUSEFRAMES */
1091
1092 #define EMAC_TXPAUSEFRAMES_COUNT (0xFFFFFFFFu)
1093 #define EMAC_TXPAUSEFRAMES_COUNT_SHIFT (0x00000000u)
1094
1095
1096 /* TXDEFERRED */
1097
1098 #define EMAC_TXDEFERRED_COUNT   (0xFFFFFFFFu)
1099 #define EMAC_TXDEFERRED_COUNT_SHIFT  (0x00000000u)
1100
1101
1102 /* TXCOLLISION */
1103
1104 #define EMAC_TXCOLLISION_COUNT  (0xFFFFFFFFu)
1105 #define EMAC_TXCOLLISION_COUNT_SHIFT (0x00000000u)
1106
1107
1108 /* TXSINGLECOLL */
1109
1110 #define EMAC_TXSINGLECOLL_COUNT (0xFFFFFFFFu)
1111 #define EMAC_TXSINGLECOLL_COUNT_SHIFT (0x00000000u)
1112
1113
1114 /* TXMULTICOLL */
1115
1116 #define EMAC_TXMULTICOLL_COUNT  (0xFFFFFFFFu)
1117 #define EMAC_TXMULTICOLL_COUNT_SHIFT (0x00000000u)
1118
1119
1120 /* TXEXCESSIVECOLL */
1121
1122 #define EMAC_TXEXCESSIVECOLL_COUNT (0xFFFFFFFFu)
1123 #define EMAC_TXEXCESSIVECOLL_COUNT_SHIFT (0x00000000u)
1124
1125
1126 /* TXLATECOLL */
1127
1128 #define EMAC_TXLATECOLL_COUNT   (0xFFFFFFFFu)
1129 #define EMAC_TXLATECOLL_COUNT_SHIFT  (0x00000000u)
1130
1131
1132 /* TXUNDERRUN */
1133
1134 #define EMAC_TXUNDERRUN_COUNT   (0xFFFFFFFFu)
1135 #define EMAC_TXUNDERRUN_COUNT_SHIFT  (0x00000000u)
1136
1137
1138 /* TXCARRIERSENSE */
1139
1140 #define EMAC_TXCARRIERSENSE_COUNT (0xFFFFFFFFu)
1141 #define EMAC_TXCARRIERSENSE_COUNT_SHIFT (0x00000000u)
1142
1143
1144 /* TXOCTETS */
1145
1146 #define EMAC_TXOCTETS_COUNT     (0xFFFFFFFFu)
1147 #define EMAC_TXOCTETS_COUNT_SHIFT    (0x00000000u)
1148
1149
1150 /* FRAME64 */
1151
1152 #define EMAC_FRAME64_COUNT      (0xFFFFFFFFu)
1153 #define EMAC_FRAME64_COUNT_SHIFT     (0x00000000u)
1154
1155
1156 /* FRAME65T127 */
1157
1158 #define EMAC_FRAME65T127_COUNT  (0xFFFFFFFFu)
1159 #define EMAC_FRAME65T127_COUNT_SHIFT (0x00000000u)
1160
1161
1162 /* FRAME128T255 */
1163
1164 #define EMAC_FRAME128T255_COUNT (0xFFFFFFFFu)
1165 #define EMAC_FRAME128T255_COUNT_SHIFT (0x00000000u)
1166
1167
1168 /* FRAME256T511 */
1169
1170 #define EMAC_FRAME256T511_COUNT (0xFFFFFFFFu)
1171 #define EMAC_FRAME256T511_COUNT_SHIFT (0x00000000u)
1172
1173
1174 /* FRAME512T1023 */
1175
1176 #define EMAC_FRAME512T1023_COUNT (0xFFFFFFFFu)
1177 #define EMAC_FRAME512T1023_COUNT_SHIFT (0x00000000u)
1178
1179
1180 /* FRAME1024TUP */
1181
1182 #define EMAC_FRAME1024TUP_COUNT (0xFFFFFFFFu)
1183 #define EMAC_FRAME1024TUP_COUNT_SHIFT (0x00000000u)
1184
1185
1186 /* NETOCTETS */
1187
1188 #define EMAC_NETOCTETS_COUNT    (0xFFFFFFFFu)
1189 #define EMAC_NETOCTETS_COUNT_SHIFT   (0x00000000u)
1190
1191
1192 /* RXSOFOVERRUNS */
1193
1194 #define EMAC_RXSOFOVERRUNS_COUNT (0xFFFFFFFFu)
1195 #define EMAC_RXSOFOVERRUNS_COUNT_SHIFT (0x00000000u)
1196
1197
1198 /* RXMOFOVERRUNS */
1199
1200 #define EMAC_RXMOFOVERRUNS_COUNT (0xFFFFFFFFu)
1201 #define EMAC_RXMOFOVERRUNS_COUNT_SHIFT (0x00000000u)
1202
1203
1204 /* RXDMAOVERRUNS */
1205
1206 #define EMAC_RXDMAOVERRUNS_COUNT (0xFFFFFFFFu)
1207 #define EMAC_RXDMAOVERRUNS_COUNT_SHIFT (0x00000000u)
1208
1209
1210 /* MACADDRLO */
1211
1212
1213 #define EMAC_MACADDRLO_VALID    (0x00100000u)
1214 #define EMAC_MACADDRLO_VALID_SHIFT   (0x00000014u)
1215 #define EMAC_MACADDRLO_MATCHFILT (0x00080000u)
1216 #define EMAC_MACADDRLO_MATCHFILT_SHIFT (0x00000013u)
1217 #define EMAC_MACADDRLO_CHANNEL  (0x00070000u)
1218 #define EMAC_MACADDRLO_CHANNEL_SHIFT (0x00000010u)
1219 #define EMAC_MACADDRLO_MACADDR0 (0x0000FF00u)
1220 #define EMAC_MACADDRLO_MACADDR0_SHIFT (0x00000008u)
1221 #define EMAC_MACADDRLO_MACADDR1 (0x000000FFu)
1222 #define EMAC_MACADDRLO_MACADDR1_SHIFT (0x00000000u)
1223
1224
1225 /* MACADDRHI */
1226
1227 #define EMAC_MACADDRHI_MACADDR2 (0xFF000000u)
1228 #define EMAC_MACADDRHI_MACADDR2_SHIFT (0x00000018u)
1229
1230 #define EMAC_MACADDRHI_MACADDR3 (0x00FF0000u)
1231 #define EMAC_MACADDRHI_MACADDR3_SHIFT (0x00000010u)
1232
1233 #define EMAC_MACADDRHI_MACADDR4 (0x0000FF00u)
1234 #define EMAC_MACADDRHI_MACADDR4_SHIFT (0x00000008u)
1235
1236 #define EMAC_MACADDRHI_MACADDR5 (0x000000FFu)
1237 #define EMAC_MACADDRHI_MACADDR5_SHIFT (0x00000000u)
1238
1239
1240 /* MACINDEX */
1241
1242
1243 #define EMAC_MACINDEX_MACINDEX  (0x0000001Fu)
1244 #define EMAC_MACINDEX_MACINDEX_SHIFT (0x00000000u)
1245
1246
1247 /* TX0HDP */
1248
1249 #define EMAC_TX0HDP_TX0HDP      (0xFFFFFFFFu)
1250 #define EMAC_TX0HDP_TX0HDP_SHIFT     (0x00000000u)
1251
1252
1253 /* TX1HDP */
1254
1255 #define EMAC_TX1HDP_TX1HDP      (0xFFFFFFFFu)
1256 #define EMAC_TX1HDP_TX1HDP_SHIFT     (0x00000000u)
1257
1258
1259 /* TX2HDP */
1260
1261 #define EMAC_TX2HDP_TX2HDP      (0xFFFFFFFFu)
1262 #define EMAC_TX2HDP_TX2HDP_SHIFT     (0x00000000u)
1263
1264
1265 /* TX3HDP */
1266
1267 #define EMAC_TX3HDP_TX3HDP      (0xFFFFFFFFu)
1268 #define EMAC_TX3HDP_TX3HDP_SHIFT     (0x00000000u)
1269
1270
1271 /* TX4HDP */
1272
1273 #define EMAC_TX4HDP_TX4HDP      (0xFFFFFFFFu)
1274 #define EMAC_TX4HDP_TX4HDP_SHIFT     (0x00000000u)
1275
1276
1277 /* TX5HDP */
1278
1279 #define EMAC_TX5HDP_TX5HDP      (0xFFFFFFFFu)
1280 #define EMAC_TX5HDP_TX5HDP_SHIFT     (0x00000000u)
1281
1282
1283 /* TX6HDP */
1284
1285 #define EMAC_TX6HDP_TX6HDP      (0xFFFFFFFFu)
1286 #define EMAC_TX6HDP_TX6HDP_SHIFT     (0x00000000u)
1287
1288
1289 /* TX7HDP */
1290
1291 #define EMAC_TX7HDP_TX7HDP      (0xFFFFFFFFu)
1292 #define EMAC_TX7HDP_TX7HDP_SHIFT     (0x00000000u)
1293
1294
1295 /* RX0HDP */
1296
1297 #define EMAC_RX0HDP_RX0HDP      (0xFFFFFFFFu)
1298 #define EMAC_RX0HDP_RX0HDP_SHIFT     (0x00000000u)
1299
1300
1301 /* RX1HDP */
1302
1303 #define EMAC_RX1HDP_RX1HDP      (0xFFFFFFFFu)
1304 #define EMAC_RX1HDP_RX1HDP_SHIFT     (0x00000000u)
1305
1306
1307 /* RX2HDP */
1308
1309 #define EMAC_RX2HDP_RX2HDP      (0xFFFFFFFFu)
1310 #define EMAC_RX2HDP_RX2HDP_SHIFT     (0x00000000u)
1311
1312
1313 /* RX3HDP */
1314
1315 #define EMAC_RX3HDP_RX3HDP      (0xFFFFFFFFu)
1316 #define EMAC_RX3HDP_RX3HDP_SHIFT     (0x00000000u)
1317
1318
1319 /* RX4HDP */
1320
1321 #define EMAC_RX4HDP_RX4HDP      (0xFFFFFFFFu)
1322 #define EMAC_RX4HDP_RX4HDP_SHIFT     (0x00000000u)
1323
1324
1325 /* RX5HDP */
1326
1327 #define EMAC_RX5HDP_RX5HDP      (0xFFFFFFFFu)
1328 #define EMAC_RX5HDP_RX5HDP_SHIFT     (0x00000000u)
1329
1330
1331 /* RX6HDP */
1332
1333 #define EMAC_RX6HDP_RX6HDP      (0xFFFFFFFFu)
1334 #define EMAC_RX6HDP_RX6HDP_SHIFT     (0x00000000u)
1335
1336
1337 /* RX7HDP */
1338
1339 #define EMAC_RX7HDP_RX7HDP      (0xFFFFFFFFu)
1340 #define EMAC_RX7HDP_RX7HDP_SHIFT     (0x00000000u)
1341
1342
1343 /* TX0CP */
1344
1345 #define EMAC_TX0CP_TX0CP        (0xFFFFFFFFu)
1346 #define EMAC_TX0CP_TX0CP_SHIFT       (0x00000000u)
1347
1348
1349 /* TX1CP */
1350
1351 #define EMAC_TX1CP_TX1CP        (0xFFFFFFFFu)
1352 #define EMAC_TX1CP_TX1CP_SHIFT       (0x00000000u)
1353
1354
1355 /* TX2CP */
1356
1357 #define EMAC_TX2CP_TX2CP        (0xFFFFFFFFu)
1358 #define EMAC_TX2CP_TX2CP_SHIFT       (0x00000000u)
1359
1360
1361 /* TX3CP */
1362
1363 #define EMAC_TX3CP_TX3CP        (0xFFFFFFFFu)
1364 #define EMAC_TX3CP_TX3CP_SHIFT       (0x00000000u)
1365
1366
1367 /* TX4CP */
1368
1369 #define EMAC_TX4CP_TX4CP        (0xFFFFFFFFu)
1370 #define EMAC_TX4CP_TX4CP_SHIFT       (0x00000000u)
1371
1372
1373 /* TX5CP */
1374
1375 #define EMAC_TX5CP_TX5CP        (0xFFFFFFFFu)
1376 #define EMAC_TX5CP_TX5CP_SHIFT       (0x00000000u)
1377
1378
1379 /* TX6CP */
1380
1381 #define EMAC_TX6CP_TX6CP        (0xFFFFFFFFu)
1382 #define EMAC_TX6CP_TX6CP_SHIFT       (0x00000000u)
1383
1384
1385 /* TX7CP */
1386
1387 #define EMAC_TX7CP_TX7CP        (0xFFFFFFFFu)
1388 #define EMAC_TX7CP_TX7CP_SHIFT       (0x00000000u)
1389
1390
1391 /* RX0CP */
1392
1393 #define EMAC_RX0CP_RX0CP        (0xFFFFFFFFu)
1394 #define EMAC_RX0CP_RX0CP_SHIFT       (0x00000000u)
1395
1396
1397 /* RX1CP */
1398
1399 #define EMAC_RX1CP_RX1CP        (0xFFFFFFFFu)
1400 #define EMAC_RX1CP_RX1CP_SHIFT       (0x00000000u)
1401
1402
1403 /* RX2CP */
1404
1405 #define EMAC_RX2CP_RX2CP        (0xFFFFFFFFu)
1406 #define EMAC_RX2CP_RX2CP_SHIFT       (0x00000000u)
1407
1408
1409 /* RX3CP */
1410
1411 #define EMAC_RX3CP_RX3CP        (0xFFFFFFFFu)
1412 #define EMAC_RX3CP_RX3CP_SHIFT       (0x00000000u)
1413
1414
1415 /* RX4CP */
1416
1417 #define EMAC_RX4CP_RX4CP        (0xFFFFFFFFu)
1418 #define EMAC_RX4CP_RX4CP_SHIFT       (0x00000000u)
1419
1420
1421 /* RX5CP */
1422
1423 #define EMAC_RX5CP_RX5CP        (0xFFFFFFFFu)
1424 #define EMAC_RX5CP_RX5CP_SHIFT       (0x00000000u)
1425
1426
1427 /* RX6CP */
1428
1429 #define EMAC_RX6CP_RX6CP        (0xFFFFFFFFu)
1430 #define EMAC_RX6CP_RX6CP_SHIFT       (0x00000000u)
1431
1432
1433 /* RX7CP */
1434
1435 #define EMAC_RX7CP_RX7CP        (0xFFFFFFFFu)
1436 #define EMAC_RX7CP_RX7CP_SHIFT       (0x00000000u)
1437
1438
1439 #endif