]> rtime.felk.cvut.cz Git - pes-rpp/rpp-lib.git/blob - rpp/include/sys/hw_emac.h
HALCoGen+LwIP Demo for TMS570 (BE) - files coppied and attached to project
[pes-rpp/rpp-lib.git] / rpp / include / sys / hw_emac.h
1 /*
2  * hw_emac1.h
3  */
4
5 /* Copyright (C) 2010 Texas Instruments Incorporated - http://www.ti.com/
6  * ALL RIGHTS RESERVED
7  */
8
9 #ifndef _HW_EMAC_H_
10 #define _HW_EMAC_H_
11
12 #define EMAC_BASE               (0xFCF78000U)
13 #define EMAC_CTRL_BASE          (0xFCF78800U)
14 #define EMAC_CTRL_RAM_BASE      (0xFC520000U)
15 #define EMAC_CTRL_RAM_BASE_END  (0xFC521FFFU)
16
17 #define EMAC_TXREVID            (0x0)
18 #define EMAC_TXCONTROL          (0x4)
19 #define EMAC_TXTEARDOWN         (0x8)
20 #define EMAC_RXREVID            (0x10)
21 #define EMAC_RXCONTROL          (0x14)
22 #define EMAC_RXTEARDOWN         (0x18)
23 #define EMAC_TXINTSTATRAW       (0x80)
24 #define EMAC_TXINTSTATMASKED    (0x84)
25 #define EMAC_TXINTMASKSET       (0x88)
26 #define EMAC_TXINTMASKCLEAR     (0x8C)
27 #define EMAC_MACINVECTOR        (0x90)
28 #define EMAC_MACEOIVECTOR       (0x94)
29 #define EMAC_RXINTSTATRAW       (0xA0)
30 #define EMAC_RXINTSTATMASKED    (0xA4)
31 #define EMAC_RXINTMASKSET       (0xA8)
32 #define EMAC_RXINTMASKCLEAR     (0xAC)
33 #define EMAC_MACINTSTATRAW      (0xB0)
34 #define EMAC_MACINTSTATMASKED   (0xB4)
35 #define EMAC_MACINTMASKSET      (0xB8)
36 #define EMAC_MACINTMASKCLEAR    (0xBC)
37 #define EMAC_RXMBPENABLE        (0x100)
38 #define EMAC_RXUNICASTSET       (0x104)
39 #define EMAC_RXUNICASTCLEAR     (0x108)
40 #define EMAC_RXMAXLEN           (0x10C)
41 #define EMAC_RXBUFFEROFFSET     (0x110)
42 #define EMAC_RXFILTERLOWTHRESH  (0x114)
43 #define EMAC_RXFLOWTHRESH(n)    (0x120 + (n * 4))
44 #define EMAC_RXFREEBUFFER(n)    (0x140 + (n * 4))
45 #define EMAC_MACCONTROL         (0x160)
46 #define EMAC_MACSTATUS          (0x164)
47 #define EMAC_EMCONTROL          (0x168)
48 #define EMAC_FIFOCONTROL        (0x16C)
49 #define EMAC_MACCONFIG          (0x170)
50 #define EMAC_SOFTRESET          (0x174)
51 #define EMAC_MACSRCADDRLO       (0x1D0)
52 #define EMAC_MACSRCADDRHI       (0x1D4)
53 #define EMAC_MACHASH1           (0x1D8)
54 #define EMAC_MACHASH2           (0x1DC)
55 #define EMAC_BOFFTEST           (0x1E0)
56 #define EMAC_TPACETEST          (0x1E4)
57 #define EMAC_RXPAUSE            (0x1E8)
58 #define EMAC_TXPAUSE            (0x1EC)
59 #define EMAC_RXGOODFRAMES       (0x200)
60 #define EMAC_RXBCASTFRAMES      (0x204)
61 #define EMAC_RXMCASTFRAMES      (0x208)
62 #define EMAC_RXPAUSEFRAMES      (0x20C)
63 #define EMAC_RXCRCERRORS        (0x210)
64 #define EMAC_RXALIGNCODEERRORS  (0x214)
65 #define EMAC_RXOVERSIZED        (0x218)
66 #define EMAC_RXJABBER           (0x21C)
67 #define EMAC_RXUNDERSIZED       (0x220)
68 #define EMAC_RXFRAGMENTS        (0x224)
69 #define EMAC_RXFILTERED         (0x228)
70 #define EMAC_RXQOSFILTERED      (0x22C)
71 #define EMAC_RXOCTETS           (0x230)
72 #define EMAC_TXGOODFRAMES       (0x234)
73 #define EMAC_TXBCASTFRAMES      (0x238)
74 #define EMAC_TXMCASTFRAMES      (0x23C)
75 #define EMAC_TXPAUSEFRAMES      (0x240)
76 #define EMAC_TXDEFERRED         (0x244)
77 #define EMAC_TXCOLLISION        (0x248)
78 #define EMAC_TXSINGLECOLL       (0x24C)
79 #define EMAC_TXMULTICOLL        (0x250)
80 #define EMAC_TXEXCESSIVECOLL    (0x254)
81 #define EMAC_TXLATECOLL         (0x258)
82 #define EMAC_TXUNDERRUN         (0x25C)
83 #define EMAC_TXCARRIERSENSE     (0x260)
84 #define EMAC_TXOCTETS           (0x264)
85 #define EMAC_FRAME64            (0x268)
86 #define EMAC_FRAME65T127        (0x26C)
87 #define EMAC_FRAME128T255       (0x270)
88 #define EMAC_FRAME256T511       (0x274)
89 #define EMAC_FRAME512T1023      (0x278)
90 #define EMAC_FRAME1024TUP       (0x27C)
91 #define EMAC_NETOCTETS          (0x208)
92 #define EMAC_RXSOFOVERRUNS      (0x284)
93 #define EMAC_RXMOFOVERRUNS      (0x288)
94 #define EMAC_RXDMAOVERRUNS      (0x28C)
95 #define EMAC_MACADDRLO          (0x500)
96 #define EMAC_MACADDRHI          (0x504)
97 #define EMAC_MACINDEX           (0x508)
98 #define EMAC_TXHDP(n)           (0x600 + (n * 4))
99 #define EMAC_RXHDP(n)           (0x620 + (n * 4))
100 #define EMAC_TXCP(n)            (0x640 + (n * 4))
101 #define EMAC_RXCP(n)            (0x660 + (n * 4))
102
103 /**************************************************************************\
104 * Field Definition Macros
105 \**************************************************************************/
106
107 /* TXREVID */
108
109 #define EMAC_TXREVID_TXREV      (0xFFFFFFFFu)
110 #define EMAC_TXREVID_TXREV_SHIFT     (0x00000000u)
111
112
113 /* TXCONTROL */
114
115
116 #define EMAC_TXCONTROL_TXEN     (0x00000001u)
117 #define EMAC_TXCONTROL_TXEN_SHIFT    (0x00000000u)
118
119
120 /* TXTEARDOWN */
121
122 #define EMAC_TXTEARDOWN_TXTDNCH (0x00000007u)
123 #define EMAC_TXTEARDOWN_TXTDNCH_SHIFT (0x00000000u)
124 #define EMAC_TXTEARDOWN_TXTDNCH_CHA0 (0x00000000u)
125 #define EMAC_TXTEARDOWN_TXTDNCH_CHA1 (0x00000001u)
126 #define EMAC_TXTEARDOWN_TXTDNCH_CHA2 (0x00000002u)
127 #define EMAC_TXTEARDOWN_TXTDNCH_CHA3 (0x00000003u)
128 #define EMAC_TXTEARDOWN_TXTDNCH_CHA4 (0x00000004u)
129 #define EMAC_TXTEARDOWN_TXTDNCH_CHA5 (0x00000005u)
130 #define EMAC_TXTEARDOWN_TXTDNCH_CHA6 (0x00000006u)
131 #define EMAC_TXTEARDOWN_TXTDNCH_CHA7 (0x00000007u)
132
133
134 /* RXREVID */
135
136 #define EMAC_RXREVID_RXREV      (0xFFFFFFFFu)
137 #define EMAC_RXREVID_RXREV_SHIFT     (0x00000000u)
138
139
140 /* RXCONTROL */
141
142
143 #define EMAC_RXCONTROL_RXEN     (0x00000001u)
144 #define EMAC_RXCONTROL_RXEN_SHIFT    (0x00000000u)
145
146 /* RXTEARDOWN */
147
148
149
150 #define EMAC_RXTEARDOWN_RXTDNCH (0x00000007u)
151 #define EMAC_RXTEARDOWN_RXTDNCH_SHIFT (0x00000000u)
152 #define EMAC_RXTEARDOWN_RXTDNCH_CHA0 (0x00000000u)
153 #define EMAC_RXTEARDOWN_RXTDNCH_CHA1 (0x00000001u)
154 #define EMAC_RXTEARDOWN_RXTDNCH_CHA2 (0x00000002u)
155 #define EMAC_RXTEARDOWN_RXTDNCH_CHA3 (0x00000003u)
156 #define EMAC_RXTEARDOWN_RXTDNCH_CHA4 (0x00000004u)
157 #define EMAC_RXTEARDOWN_RXTDNCH_CHA5 (0x00000005u)
158 #define EMAC_RXTEARDOWN_RXTDNCH_CHA6 (0x00000006u)
159 #define EMAC_RXTEARDOWN_RXTDNCH_CHA7 (0x00000007u)
160
161
162 /* TXINTSTATRAW */
163
164
165 #define EMAC_TXINTSTATRAW_TX7PEND (0x00000080u)
166 #define EMAC_TXINTSTATRAW_TX7PEND_SHIFT (0x00000007u)
167
168 #define EMAC_TXINTSTATRAW_TX6PEND (0x00000040u)
169 #define EMAC_TXINTSTATRAW_TX6PEND_SHIFT (0x00000006u)
170
171 #define EMAC_TXINTSTATRAW_TX5PEND (0x00000020u)
172 #define EMAC_TXINTSTATRAW_TX5PEND_SHIFT (0x00000005u)
173
174 #define EMAC_TXINTSTATRAW_TX4PEND (0x00000010u)
175 #define EMAC_TXINTSTATRAW_TX4PEND_SHIFT (0x00000004u)
176
177 #define EMAC_TXINTSTATRAW_TX3PEND (0x00000008u)
178 #define EMAC_TXINTSTATRAW_TX3PEND_SHIFT (0x00000003u)
179
180 #define EMAC_TXINTSTATRAW_TX2PEND (0x00000004u)
181 #define EMAC_TXINTSTATRAW_TX2PEND_SHIFT (0x00000002u)
182
183 #define EMAC_TXINTSTATRAW_TX1PEND (0x00000002u)
184 #define EMAC_TXINTSTATRAW_TX1PEND_SHIFT (0x00000001u)
185
186 #define EMAC_TXINTSTATRAW_TX0PEND (0x00000001u)
187 #define EMAC_TXINTSTATRAW_TX0PEND_SHIFT (0x00000000u)
188
189
190 /* TXINTSTATMASKED */
191
192
193 #define EMAC_TXINTSTATMASKED_TX7PEND (0x00000080u)
194 #define EMAC_TXINTSTATMASKED_TX7PEND_SHIFT (0x00000007u)
195
196 #define EMAC_TXINTSTATMASKED_TX6PEND (0x00000040u)
197 #define EMAC_TXINTSTATMASKED_TX6PEND_SHIFT (0x00000006u)
198
199 #define EMAC_TXINTSTATMASKED_TX5PEND (0x00000020u)
200 #define EMAC_TXINTSTATMASKED_TX5PEND_SHIFT (0x00000005u)
201
202 #define EMAC_TXINTSTATMASKED_TX4PEND (0x00000010u)
203 #define EMAC_TXINTSTATMASKED_TX4PEND_SHIFT (0x00000004u)
204
205 #define EMAC_TXINTSTATMASKED_TX3PEND (0x00000008u)
206 #define EMAC_TXINTSTATMASKED_TX3PEND_SHIFT (0x00000003u)
207
208 #define EMAC_TXINTSTATMASKED_TX2PEND (0x00000004u)
209 #define EMAC_TXINTSTATMASKED_TX2PEND_SHIFT (0x00000002u)
210
211 #define EMAC_TXINTSTATMASKED_TX1PEND (0x00000002u)
212 #define EMAC_TXINTSTATMASKED_TX1PEND_SHIFT (0x00000001u)
213
214 #define EMAC_TXINTSTATMASKED_TX0PEND (0x00000001u)
215 #define EMAC_TXINTSTATMASKED_TX0PEND_SHIFT (0x00000000u)
216
217
218 /* TXINTMASKSET */
219
220
221 #define EMAC_TXINTMASKSET_TX7MASK (0x00000080u)
222 #define EMAC_TXINTMASKSET_TX7MASK_SHIFT (0x00000007u)
223
224 #define EMAC_TXINTMASKSET_TX6MASK (0x00000040u)
225 #define EMAC_TXINTMASKSET_TX6MASK_SHIFT (0x00000006u)
226
227 #define EMAC_TXINTMASKSET_TX5MASK (0x00000020u)
228 #define EMAC_TXINTMASKSET_TX5MASK_SHIFT (0x00000005u)
229
230 #define EMAC_TXINTMASKSET_TX4MASK (0x00000010u)
231 #define EMAC_TXINTMASKSET_TX4MASK_SHIFT (0x00000004u)
232
233 #define EMAC_TXINTMASKSET_TX3MASK (0x00000008u)
234 #define EMAC_TXINTMASKSET_TX3MASK_SHIFT (0x00000003u)
235
236 #define EMAC_TXINTMASKSET_TX2MASK (0x00000004u)
237 #define EMAC_TXINTMASKSET_TX2MASK_SHIFT (0x00000002u)
238
239 #define EMAC_TXINTMASKSET_TX1MASK (0x00000002u)
240 #define EMAC_TXINTMASKSET_TX1MASK_SHIFT (0x00000001u)
241
242 #define EMAC_TXINTMASKSET_TX0MASK (0x00000001u)
243 #define EMAC_TXINTMASKSET_TX0MASK_SHIFT (0x00000000u)
244
245
246 /* TXINTMASKCLEAR */
247
248
249 #define EMAC_TXINTMASKCLEAR_TX7MASK (0x00000080u)
250 #define EMAC_TXINTMASKCLEAR_TX7MASK_SHIFT (0x00000007u)
251
252 #define EMAC_TXINTMASKCLEAR_TX6MASK (0x00000040u)
253 #define EMAC_TXINTMASKCLEAR_TX6MASK_SHIFT (0x00000006u)
254
255 #define EMAC_TXINTMASKCLEAR_TX5MASK (0x00000020u)
256 #define EMAC_TXINTMASKCLEAR_TX5MASK_SHIFT (0x00000005u)
257
258 #define EMAC_TXINTMASKCLEAR_TX4MASK (0x00000010u)
259 #define EMAC_TXINTMASKCLEAR_TX4MASK_SHIFT (0x00000004u)
260
261 #define EMAC_TXINTMASKCLEAR_TX3MASK (0x00000008u)
262 #define EMAC_TXINTMASKCLEAR_TX3MASK_SHIFT (0x00000003u)
263
264 #define EMAC_TXINTMASKCLEAR_TX2MASK (0x00000004u)
265 #define EMAC_TXINTMASKCLEAR_TX2MASK_SHIFT (0x00000002u)
266
267 #define EMAC_TXINTMASKCLEAR_TX1MASK (0x00000002u)
268 #define EMAC_TXINTMASKCLEAR_TX1MASK_SHIFT (0x00000001u)
269
270 #define EMAC_TXINTMASKCLEAR_TX0MASK (0x00000001u)
271 #define EMAC_TXINTMASKCLEAR_TX0MASK_SHIFT (0x00000000u)
272
273
274 /* MACINVECTOR */
275
276
277 #define EMAC_MACINVECTOR_STATPEND (0x08000000u)
278 #define EMAC_MACINVECTOR_STATPEND_SHIFT (0x0000001Bu)
279
280 #define EMAC_MACINVECTOR_HOSTPEND (0x04000000u)
281 #define EMAC_MACINVECTOR_HOSTPEND_SHIFT (0x0000001Au)
282
283 #define EMAC_MACINVECTOR_LINKINT0 (0x02000000u)
284 #define EMAC_MACINVECTOR_LINKINT0_SHIFT (0x00000019u)
285
286 #define EMAC_MACINVECTOR_USERINT0 (0x01000000u)
287 #define EMAC_MACINVECTOR_USERINT0_SHIFT (0x00000018u)
288
289 #define EMAC_MACINVECTOR_TXPEND (0x00FF0000u)
290 #define EMAC_MACINVECTOR_TXPEND_SHIFT (0x00000010u)
291
292 #define EMAC_MACINVECTOR_RXTHRESHPEND (0x0000FF00u)
293 #define EMAC_MACINVECTOR_RXTHRESHPEND_SHIFT (0x00000008u)
294
295 #define EMAC_MACINVECTOR_RXPEND (0x000000FFu)
296 #define EMAC_MACINVECTOR_RXPEND_SHIFT (0x00000000u)
297
298
299 /* MACEOIVECTOR */
300
301
302 #define EMAC_MACEOIVECTOR_INTVECT (0x0000001Fu)
303 #define EMAC_MACEOIVECTOR_INTVECT_SHIFT (0x00000000u)
304 /*----INTVECT Tokens----*/
305 #define EMAC_MACEOIVECTOR_INTVECT_C0RXTHRESH (0x00000000u)
306 #define EMAC_MACEOIVECTOR_INTVECT_C0RX (0x00000001u)
307 #define EMAC_MACEOIVECTOR_INTVECT_C0TX (0x00000002u)
308 #define EMAC_MACEOIVECTOR_INTVECT_C0MISC (0x00000003u)
309 #define EMAC_MACEOIVECTOR_INTVECT_C1RXTHRESH (0x00000004u)
310 #define EMAC_MACEOIVECTOR_INTVECT_C1RX (0x00000005u)
311 #define EMAC_MACEOIVECTOR_INTVECT_C1TX (0x00000006u)
312 #define EMAC_MACEOIVECTOR_INTVECT_C1MISC (0x00000007u)
313
314
315 /* RXINTSTATRAW */
316
317
318 #define EMAC_RXINTSTATRAW_RX7THRESHPEND (0x00008000u)
319 #define EMAC_RXINTSTATRAW_RX7THRESHPEND_SHIFT (0x0000000Fu)
320
321 #define EMAC_RXINTSTATRAW_RX6THRESHPEND (0x00004000u)
322 #define EMAC_RXINTSTATRAW_RX6THRESHPEND_SHIFT (0x0000000Eu)
323
324 #define EMAC_RXINTSTATRAW_RX5THRESHPEND (0x00002000u)
325 #define EMAC_RXINTSTATRAW_RX5THRESHPEND_SHIFT (0x0000000Du)
326
327 #define EMAC_RXINTSTATRAW_RX4THRESHPEND (0x00001000u)
328 #define EMAC_RXINTSTATRAW_RX4THRESHPEND_SHIFT (0x0000000Cu)
329
330 #define EMAC_RXINTSTATRAW_RX3THRESHPEND (0x00000800u)
331 #define EMAC_RXINTSTATRAW_RX3THRESHPEND_SHIFT (0x0000000Bu)
332
333 #define EMAC_RXINTSTATRAW_RX2THRESHPEND (0x00000400u)
334 #define EMAC_RXINTSTATRAW_RX2THRESHPEND_SHIFT (0x0000000Au)
335
336 #define EMAC_RXINTSTATRAW_RX1THRESHPEND (0x00000200u)
337 #define EMAC_RXINTSTATRAW_RX1THRESHPEND_SHIFT (0x00000009u)
338
339 #define EMAC_RXINTSTATRAW_RX0THRESHPEND (0x00000100u)
340 #define EMAC_RXINTSTATRAW_RX0THRESHPEND_SHIFT (0x00000008u)
341
342 #define EMAC_RXINTSTATRAW_RX7PEND (0x00000080u)
343 #define EMAC_RXINTSTATRAW_RX7PEND_SHIFT (0x00000007u)
344
345 #define EMAC_RXINTSTATRAW_RX6PEND (0x00000040u)
346 #define EMAC_RXINTSTATRAW_RX6PEND_SHIFT (0x00000006u)
347
348 #define EMAC_RXINTSTATRAW_RX5PEND (0x00000020u)
349 #define EMAC_RXINTSTATRAW_RX5PEND_SHIFT (0x00000005u)
350
351 #define EMAC_RXINTSTATRAW_RX4PEND (0x00000010u)
352 #define EMAC_RXINTSTATRAW_RX4PEND_SHIFT (0x00000004u)
353
354 #define EMAC_RXINTSTATRAW_RX3PEND (0x00000008u)
355 #define EMAC_RXINTSTATRAW_RX3PEND_SHIFT (0x00000003u)
356
357 #define EMAC_RXINTSTATRAW_RX2PEND (0x00000004u)
358 #define EMAC_RXINTSTATRAW_RX2PEND_SHIFT (0x00000002u)
359
360 #define EMAC_RXINTSTATRAW_RX1PEND (0x00000002u)
361 #define EMAC_RXINTSTATRAW_RX1PEND_SHIFT (0x00000001u)
362
363 #define EMAC_RXINTSTATRAW_RX0PEND (0x00000001u)
364 #define EMAC_RXINTSTATRAW_RX0PEND_SHIFT (0x00000000u)
365
366
367 /* RXINTSTATMASKED */
368
369
370 #define EMAC_RXINTSTATMASKED_RX7THRESHPEND (0x00008000u)
371 #define EMAC_RXINTSTATMASKED_RX7THRESHPEND_SHIFT (0x0000000Fu)
372
373 #define EMAC_RXINTSTATMASKED_RX6THRESHPEND (0x00004000u)
374 #define EMAC_RXINTSTATMASKED_RX6THRESHPEND_SHIFT (0x0000000Eu)
375
376 #define EMAC_RXINTSTATMASKED_RX5THRESHPEND (0x00002000u)
377 #define EMAC_RXINTSTATMASKED_RX5THRESHPEND_SHIFT (0x0000000Du)
378
379 #define EMAC_RXINTSTATMASKED_RX4THRESHPEND (0x00001000u)
380 #define EMAC_RXINTSTATMASKED_RX4THRESHPEND_SHIFT (0x0000000Cu)
381
382 #define EMAC_RXINTSTATMASKED_RX3THRESHPEND (0x00000800u)
383 #define EMAC_RXINTSTATMASKED_RX3THRESHPEND_SHIFT (0x0000000Bu)
384
385 #define EMAC_RXINTSTATMASKED_RX2THRESHPEND (0x00000400u)
386 #define EMAC_RXINTSTATMASKED_RX2THRESHPEND_SHIFT (0x0000000Au)
387
388 #define EMAC_RXINTSTATMASKED_RX1THRESHPEND (0x00000200u)
389 #define EMAC_RXINTSTATMASKED_RX1THRESHPEND_SHIFT (0x00000009u)
390
391 #define EMAC_RXINTSTATMASKED_RX0THRESHPEND (0x00000100u)
392 #define EMAC_RXINTSTATMASKED_RX0THRESHPEND_SHIFT (0x00000008u)
393
394 #define EMAC_RXINTSTATMASKED_RX7PEND (0x00000080u)
395 #define EMAC_RXINTSTATMASKED_RX7PEND_SHIFT (0x00000007u)
396
397 #define EMAC_RXINTSTATMASKED_RX6PEND (0x00000040u)
398 #define EMAC_RXINTSTATMASKED_RX6PEND_SHIFT (0x00000006u)
399
400 #define EMAC_RXINTSTATMASKED_RX5PEND (0x00000020u)
401 #define EMAC_RXINTSTATMASKED_RX5PEND_SHIFT (0x00000005u)
402
403 #define EMAC_RXINTSTATMASKED_RX4PEND (0x00000010u)
404 #define EMAC_RXINTSTATMASKED_RX4PEND_SHIFT (0x00000004u)
405
406 #define EMAC_RXINTSTATMASKED_RX3PEND (0x00000008u)
407 #define EMAC_RXINTSTATMASKED_RX3PEND_SHIFT (0x00000003u)
408
409 #define EMAC_RXINTSTATMASKED_RX2PEND (0x00000004u)
410 #define EMAC_RXINTSTATMASKED_RX2PEND_SHIFT (0x00000002u)
411
412 #define EMAC_RXINTSTATMASKED_RX1PEND (0x00000002u)
413 #define EMAC_RXINTSTATMASKED_RX1PEND_SHIFT (0x00000001u)
414
415 #define EMAC_RXINTSTATMASKED_RX0PEND (0x00000001u)
416 #define EMAC_RXINTSTATMASKED_RX0PEND_SHIFT (0x00000000u)
417
418
419 /* RXINTMASKSET */
420
421
422 #define EMAC_RXINTMASKSET_RX7THRESHMASK (0x00008000u)
423 #define EMAC_RXINTMASKSET_RX7THRESHMASK_SHIFT (0x0000000Fu)
424
425 #define EMAC_RXINTMASKSET_RX6THRESHMASK (0x00004000u)
426 #define EMAC_RXINTMASKSET_RX6THRESHMASK_SHIFT (0x0000000Eu)
427
428 #define EMAC_RXINTMASKSET_RX5THRESHMASK (0x00002000u)
429 #define EMAC_RXINTMASKSET_RX5THRESHMASK_SHIFT (0x0000000Du)
430
431 #define EMAC_RXINTMASKSET_RX4THRESHMASK (0x00001000u)
432 #define EMAC_RXINTMASKSET_RX4THRESHMASK_SHIFT (0x0000000Cu)
433
434 #define EMAC_RXINTMASKSET_RX3THRESHMASK (0x00000800u)
435 #define EMAC_RXINTMASKSET_RX3THRESHMASK_SHIFT (0x0000000Bu)
436
437 #define EMAC_RXINTMASKSET_RX2THRESHMASK (0x00000400u)
438 #define EMAC_RXINTMASKSET_RX2THRESHMASK_SHIFT (0x0000000Au)
439
440 #define EMAC_RXINTMASKSET_RX1THRESHMASK (0x00000200u)
441 #define EMAC_RXINTMASKSET_RX1THRESHMASK_SHIFT (0x00000009u)
442
443 #define EMAC_RXINTMASKSET_RX0THRESHMASK (0x00000100u)
444 #define EMAC_RXINTMASKSET_RX0THRESHMASK_SHIFT (0x00000008u)
445
446 #define EMAC_RXINTMASKSET_RX7MASK (0x00000080u)
447 #define EMAC_RXINTMASKSET_RX7MASK_SHIFT (0x00000007u)
448
449 #define EMAC_RXINTMASKSET_RX6MASK (0x00000040u)
450 #define EMAC_RXINTMASKSET_RX6MASK_SHIFT (0x00000006u)
451
452 #define EMAC_RXINTMASKSET_RX5MASK (0x00000020u)
453 #define EMAC_RXINTMASKSET_RX5MASK_SHIFT (0x00000005u)
454
455 #define EMAC_RXINTMASKSET_RX4MASK (0x00000010u)
456 #define EMAC_RXINTMASKSET_RX4MASK_SHIFT (0x00000004u)
457
458 #define EMAC_RXINTMASKSET_RX3MASK (0x00000008u)
459 #define EMAC_RXINTMASKSET_RX3MASK_SHIFT (0x00000003u)
460
461 #define EMAC_RXINTMASKSET_RX2MASK (0x00000004u)
462 #define EMAC_RXINTMASKSET_RX2MASK_SHIFT (0x00000002u)
463
464 #define EMAC_RXINTMASKSET_RX1MASK (0x00000002u)
465 #define EMAC_RXINTMASKSET_RX1MASK_SHIFT (0x00000001u)
466
467 #define EMAC_RXINTMASKSET_RX0MASK (0x00000001u)
468 #define EMAC_RXINTMASKSET_RX0MASK_SHIFT (0x00000000u)
469
470
471 /* RXINTMASKCLEAR */
472
473
474 #define EMAC_RXINTMASKCLEAR_RX7THRESHMASK (0x00008000u)
475 #define EMAC_RXINTMASKCLEAR_RX7THRESHMASK_SHIFT (0x0000000Fu)
476
477 #define EMAC_RXINTMASKCLEAR_RX6THRESHMASK (0x00004000u)
478 #define EMAC_RXINTMASKCLEAR_RX6THRESHMASK_SHIFT (0x0000000Eu)
479
480 #define EMAC_RXINTMASKCLEAR_RX5THRESHMASK (0x00002000u)
481 #define EMAC_RXINTMASKCLEAR_RX5THRESHMASK_SHIFT (0x0000000Du)
482
483 #define EMAC_RXINTMASKCLEAR_RX4THRESHMASK (0x00001000u)
484 #define EMAC_RXINTMASKCLEAR_RX4THRESHMASK_SHIFT (0x0000000Cu)
485
486 #define EMAC_RXINTMASKCLEAR_RX3THRESHMASK (0x00000800u)
487 #define EMAC_RXINTMASKCLEAR_RX3THRESHMASK_SHIFT (0x0000000Bu)
488
489 #define EMAC_RXINTMASKCLEAR_RX2THRESHMASK (0x00000400u)
490 #define EMAC_RXINTMASKCLEAR_RX2THRESHMASK_SHIFT (0x0000000Au)
491
492 #define EMAC_RXINTMASKCLEAR_RX1THRESHMASK (0x00000200u)
493 #define EMAC_RXINTMASKCLEAR_RX1THRESHMASK_SHIFT (0x00000009u)
494
495 #define EMAC_RXINTMASKCLEAR_RX0THRESHMASK (0x00000100u)
496 #define EMAC_RXINTMASKCLEAR_RX0THRESHMASK_SHIFT (0x00000008u)
497
498 #define EMAC_RXINTMASKCLEAR_RX7MASK (0x00000080u)
499 #define EMAC_RXINTMASKCLEAR_RX7MASK_SHIFT (0x00000007u)
500
501 #define EMAC_RXINTMASKCLEAR_RX6MASK (0x00000040u)
502 #define EMAC_RXINTMASKCLEAR_RX6MASK_SHIFT (0x00000006u)
503
504 #define EMAC_RXINTMASKCLEAR_RX5MASK (0x00000020u)
505 #define EMAC_RXINTMASKCLEAR_RX5MASK_SHIFT (0x00000005u)
506
507 #define EMAC_RXINTMASKCLEAR_RX4MASK (0x00000010u)
508 #define EMAC_RXINTMASKCLEAR_RX4MASK_SHIFT (0x00000004u)
509
510 #define EMAC_RXINTMASKCLEAR_RX3MASK (0x00000008u)
511 #define EMAC_RXINTMASKCLEAR_RX3MASK_SHIFT (0x00000003u)
512
513 #define EMAC_RXINTMASKCLEAR_RX2MASK (0x00000004u)
514 #define EMAC_RXINTMASKCLEAR_RX2MASK_SHIFT (0x00000002u)
515
516 #define EMAC_RXINTMASKCLEAR_RX1MASK (0x00000002u)
517 #define EMAC_RXINTMASKCLEAR_RX1MASK_SHIFT (0x00000001u)
518
519 #define EMAC_RXINTMASKCLEAR_RX0MASK (0x00000001u)
520 #define EMAC_RXINTMASKCLEAR_RX0MASK_SHIFT (0x00000000u)
521
522
523 /* MACINTSTATRAW */
524
525
526 #define EMAC_MACINTSTATRAW_HOSTPEND (0x00000002u)
527 #define EMAC_MACINTSTATRAW_HOSTPEND_SHIFT (0x00000001u)
528
529 #define EMAC_MACINTSTATRAW_STATPEND (0x00000001u)
530 #define EMAC_MACINTSTATRAW_STATPEND_SHIFT (0x00000000u)
531
532
533 /* MACINTSTATMASKED */
534
535
536 #define EMAC_MACINTSTATMASKED_HOSTPEND (0x00000002u)
537 #define EMAC_MACINTSTATMASKED_HOSTPEND_SHIFT (0x00000001u)
538
539 #define EMAC_MACINTSTATMASKED_STATPEND (0x00000001u)
540 #define EMAC_MACINTSTATMASKED_STATPEND_SHIFT (0x00000000u)
541
542
543 /* MACINTMASKSET */
544
545
546 #define EMAC_MACINTMASKSET_HOSTMASK (0x00000002u)
547 #define EMAC_MACINTMASKSET_HOSTMASK_SHIFT (0x00000001u)
548
549 #define EMAC_MACINTMASKSET_STATMASK (0x00000001u)
550 #define EMAC_MACINTMASKSET_STATMASK_SHIFT (0x00000000u)
551
552
553 /* MACINTMASKCLEAR */
554
555
556 #define EMAC_MACINTMASKCLEAR_HOSTMASK (0x00000002u)
557 #define EMAC_MACINTMASKCLEAR_HOSTMASK_SHIFT (0x00000001u)
558
559 #define EMAC_MACINTMASKCLEAR_STATMASK (0x00000001u)
560 #define EMAC_MACINTMASKCLEAR_STATMASK_SHIFT (0x00000000u)
561
562
563 /* RXMBPENABLE */
564
565
566 #define EMAC_RXMBPENABLE_RXPASSCRC (0x40000000u)
567 #define EMAC_RXMBPENABLE_RXPASSCRC_SHIFT (0x0000001Eu)
568 #define EMAC_RXMBPENABLE_RXQOSEN (0x20000000u)
569 #define EMAC_RXMBPENABLE_RXQOSEN_SHIFT (0x0000001Du)
570 #define EMAC_RXMBPENABLE_RXNOCHAIN (0x10000000u)
571 #define EMAC_RXMBPENABLE_RXNOCHAIN_SHIFT (0x0000001Cu)
572 #define EMAC_RXMBPENABLE_RXCMFEN (0x01000000u)
573 #define EMAC_RXMBPENABLE_RXCMFEN_SHIFT (0x00000018u)
574 #define EMAC_RXMBPENABLE_RXCSFEN (0x00800000u)
575 #define EMAC_RXMBPENABLE_RXCSFEN_SHIFT (0x00000017u)
576 #define EMAC_RXMBPENABLE_RXCEFEN (0x00400000u)
577 #define EMAC_RXMBPENABLE_RXCEFEN_SHIFT (0x00000016u)
578 #define EMAC_RXMBPENABLE_RXCAFEN (0x00200000u)
579 #define EMAC_RXMBPENABLE_RXCAFEN_SHIFT (0x00000015u)
580 /*----RXCAFEN Tokens----*/
581 #define EMAC_RXMBPENABLE_RXPROMCH (0x00070000u)
582 #define EMAC_RXMBPENABLE_RXPROMCH_SHIFT (0x00000010u)
583 #define EMAC_RXMBPENABLE_RXPROMCH_CHA0 (0x00000000u)
584 #define EMAC_RXMBPENABLE_RXPROMCH_CHA1 (0x00000001u)
585 #define EMAC_RXMBPENABLE_RXPROMCH_CHA2 (0x00000002u)
586 #define EMAC_RXMBPENABLE_RXPROMCH_CHA3 (0x00000003u)
587 #define EMAC_RXMBPENABLE_RXPROMCH_CHA4 (0x00000004u)
588 #define EMAC_RXMBPENABLE_RXPROMCH_CHA5 (0x00000005u)
589 #define EMAC_RXMBPENABLE_RXPROMCH_CHA6 (0x00000006u)
590 #define EMAC_RXMBPENABLE_RXPROMCH_CHA7 (0x00000007u)
591
592
593 #define EMAC_RXMBPENABLE_RXBROADEN (0x00002000u)
594 #define EMAC_RXMBPENABLE_RXBROADEN_SHIFT (0x0000000Du)
595 #define EMAC_RXMBPENABLE_RXBROADCH (0x00000700u)
596 #define EMAC_RXMBPENABLE_RXBROADCH_SHIFT (0x00000008u)
597 /*----RXBROADCH Tokens----*/
598 #define EMAC_RXMBPENABLE_RXBROADCH_CHA0 (0x00000000u)
599 #define EMAC_RXMBPENABLE_RXBROADCH_CHA1 (0x00000001u)
600 #define EMAC_RXMBPENABLE_RXBROADCH_CHA2 (0x00000002u)
601 #define EMAC_RXMBPENABLE_RXBROADCH_CHA3 (0x00000003u)
602 #define EMAC_RXMBPENABLE_RXBROADCH_CHA4 (0x00000004u)
603 #define EMAC_RXMBPENABLE_RXBROADCH_CHA5 (0x00000005u)
604 #define EMAC_RXMBPENABLE_RXBROADCH_CHA6 (0x00000006u)
605 #define EMAC_RXMBPENABLE_RXBROADCH_CHA7 (0x00000007u)
606
607
608 #define EMAC_RXMBPENABLE_RXMULTEN (0x00000020u)
609 #define EMAC_RXMBPENABLE_RXMULTEN_SHIFT (0x00000005u)
610 #define EMAC_RXMBPENABLE_RXMULTCH (0x00000007u)
611 #define EMAC_RXMBPENABLE_RXMULTCH_SHIFT (0x00000000u)
612 /*----RXMULTCH Tokens----*/
613 #define EMAC_RXMBPENABLE_RXMULTCH_CHA0 (0x00000000u)
614 #define EMAC_RXMBPENABLE_RXMULTCH_CHA1 (0x00000001u)
615 #define EMAC_RXMBPENABLE_RXMULTCH_CHA2 (0x00000002u)
616 #define EMAC_RXMBPENABLE_RXMULTCH_CHA3 (0x00000003u)
617 #define EMAC_RXMBPENABLE_RXMULTCH_CHA4 (0x00000004u)
618 #define EMAC_RXMBPENABLE_RXMULTCH_CHA5 (0x00000005u)
619 #define EMAC_RXMBPENABLE_RXMULTCH_CHA6 (0x00000006u)
620 #define EMAC_RXMBPENABLE_RXMULTCH_CHA7 (0x00000007u)
621
622
623 /* RXUNICASTSET */
624
625
626 #define EMAC_RXUNICASTSET_RXCH7EN (0x00000080u)
627 #define EMAC_RXUNICASTSET_RXCH7EN_SHIFT (0x00000007u)
628 #define EMAC_RXUNICASTSET_RXCH6EN (0x00000040u)
629 #define EMAC_RXUNICASTSET_RXCH6EN_SHIFT (0x00000006u)
630 #define EMAC_RXUNICASTSET_RXCH5EN (0x00000020u)
631 #define EMAC_RXUNICASTSET_RXCH5EN_SHIFT (0x00000005u)
632 #define EMAC_RXUNICASTSET_RXCH4EN (0x00000010u)
633 #define EMAC_RXUNICASTSET_RXCH4EN_SHIFT (0x00000004u)
634 #define EMAC_RXUNICASTSET_RXCH3EN (0x00000008u)
635 #define EMAC_RXUNICASTSET_RXCH3EN_SHIFT (0x00000003u)
636 #define EMAC_RXUNICASTSET_RXCH2EN (0x00000004u)
637 #define EMAC_RXUNICASTSET_RXCH2EN_SHIFT (0x00000002u)
638 #define EMAC_RXUNICASTSET_RXCH1EN (0x00000002u)
639 #define EMAC_RXUNICASTSET_RXCH1EN_SHIFT (0x00000001u)
640 #define EMAC_RXUNICASTSET_RXCH0EN (0x00000001u)
641 #define EMAC_RXUNICASTSET_RXCH0EN_SHIFT (0x00000000u)
642
643 /* RXUNICASTCLEAR */
644
645
646 #define EMAC_RXUNICASTCLEAR_RXCH7EN (0x00000080u)
647 #define EMAC_RXUNICASTCLEAR_RXCH7EN_SHIFT (0x00000007u)
648 #define EMAC_RXUNICASTCLEAR_RXCH6EN (0x00000040u)
649 #define EMAC_RXUNICASTCLEAR_RXCH6EN_SHIFT (0x00000006u)
650 #define EMAC_RXUNICASTCLEAR_RXCH5EN (0x00000020u)
651 #define EMAC_RXUNICASTCLEAR_RXCH5EN_SHIFT (0x00000005u)
652 #define EMAC_RXUNICASTCLEAR_RXCH4EN (0x00000010u)
653 #define EMAC_RXUNICASTCLEAR_RXCH4EN_SHIFT (0x00000004u)
654 #define EMAC_RXUNICASTCLEAR_RXCH3EN (0x00000008u)
655 #define EMAC_RXUNICASTCLEAR_RXCH3EN_SHIFT (0x00000003u)
656 #define EMAC_RXUNICASTCLEAR_RXCH2EN (0x00000004u)
657 #define EMAC_RXUNICASTCLEAR_RXCH2EN_SHIFT (0x00000002u)
658 #define EMAC_RXUNICASTCLEAR_RXCH1EN (0x00000002u)
659 #define EMAC_RXUNICASTCLEAR_RXCH1EN_SHIFT (0x00000001u)
660 #define EMAC_RXUNICASTCLEAR_RXCH0EN (0x00000001u)
661 #define EMAC_RXUNICASTCLEAR_RXCH0EN_SHIFT (0x00000000u)
662
663 /* RXMAXLEN */
664
665
666 #define EMAC_RXMAXLEN_RXMAXLEN  (0x0000FFFFu)
667 #define EMAC_RXMAXLEN_RXMAXLEN_SHIFT (0x00000000u)
668
669
670 /* RXBUFFEROFFSET */
671
672
673 #define EMAC_RXBUFFEROFFSET_RXBUFFEROFFSET (0x0000FFFFu)
674 #define EMAC_RXBUFFEROFFSET_RXBUFFEROFFSET_SHIFT (0x00000000u)
675
676
677 /* RXFILTERLOWTHRESH */
678
679
680 #define EMAC_RXFILTERLOWTHRESH_RXFILTERTHRESH (0x000000FFu)
681 #define EMAC_RXFILTERLOWTHRESH_RXFILTERTHRESH_SHIFT (0x00000000u)
682
683
684 /* RX0FLOWTHRESH */
685
686
687 #define EMAC_RX0FLOWTHRESH_RX0FLOWTHRESH (0x000000FFu)
688 #define EMAC_RX0FLOWTHRESH_RX0FLOWTHRESH_SHIFT (0x00000000u)
689
690
691 /* RX1FLOWTHRESH */
692
693
694 #define EMAC_RX1FLOWTHRESH_RX1FLOWTHRESH (0x000000FFu)
695 #define EMAC_RX1FLOWTHRESH_RX1FLOWTHRESH_SHIFT (0x00000000u)
696
697
698 /* RX2FLOWTHRESH */
699
700
701 #define EMAC_RX2FLOWTHRESH_RX2FLOWTHRESH (0x000000FFu)
702 #define EMAC_RX2FLOWTHRESH_RX2FLOWTHRESH_SHIFT (0x00000000u)
703
704
705 /* RX3FLOWTHRESH */
706
707
708 #define EMAC_RX3FLOWTHRESH_RX3FLOWTHRESH (0x000000FFu)
709 #define EMAC_RX3FLOWTHRESH_RX3FLOWTHRESH_SHIFT (0x00000000u)
710
711
712 /* RX4FLOWTHRESH */
713
714
715 #define EMAC_RX4FLOWTHRESH_RX4FLOWTHRESH (0x000000FFu)
716 #define EMAC_RX4FLOWTHRESH_RX4FLOWTHRESH_SHIFT (0x00000000u)
717
718
719 /* RX5FLOWTHRESH */
720
721
722 #define EMAC_RX5FLOWTHRESH_RX5FLOWTHRESH (0x000000FFu)
723 #define EMAC_RX5FLOWTHRESH_RX5FLOWTHRESH_SHIFT (0x00000000u)
724
725
726 /* RX6FLOWTHRESH */
727
728
729 #define EMAC_RX6FLOWTHRESH_RX6FLOWTHRESH (0x000000FFu)
730 #define EMAC_RX6FLOWTHRESH_RX6FLOWTHRESH_SHIFT (0x00000000u)
731
732
733 /* RX7FLOWTHRESH */
734
735
736 #define EMAC_RX7FLOWTHRESH_RX7FLOWTHRESH (0x000000FFu)
737 #define EMAC_RX7FLOWTHRESH_RX7FLOWTHRESH_SHIFT (0x00000000u)
738
739
740 /* RX0FREEBUFFER */
741
742
743 #define EMAC_RX0FREEBUFFER_RX0FREEBUF (0x0000FFFFu)
744 #define EMAC_RX0FREEBUFFER_RX0FREEBUF_SHIFT (0x00000000u)
745
746
747 /* RX1FREEBUFFER */
748
749
750 #define EMAC_RX1FREEBUFFER_RX1FREEBUF (0x0000FFFFu)
751 #define EMAC_RX1FREEBUFFER_RX1FREEBUF_SHIFT (0x00000000u)
752
753
754 /* RX2FREEBUFFER */
755
756
757 #define EMAC_RX2FREEBUFFER_RX2FREEBUF (0x0000FFFFu)
758 #define EMAC_RX2FREEBUFFER_RX2FREEBUF_SHIFT (0x00000000u)
759
760
761 /* RX3FREEBUFFER */
762
763
764 #define EMAC_RX3FREEBUFFER_RX3FREEBUF (0x0000FFFFu)
765 #define EMAC_RX3FREEBUFFER_RX3FREEBUF_SHIFT (0x00000000u)
766
767
768 /* RX4FREEBUFFER */
769
770
771 #define EMAC_RX4FREEBUFFER_RX4FREEBUF (0x0000FFFFu)
772 #define EMAC_RX4FREEBUFFER_RX4FREEBUF_SHIFT (0x00000000u)
773
774
775 /* RX5FREEBUFFER */
776
777
778 #define EMAC_RX5FREEBUFFER_RX5FREEBUF (0x0000FFFFu)
779 #define EMAC_RX5FREEBUFFER_RX5FREEBUF_SHIFT (0x00000000u)
780
781
782 /* RX6FREEBUFFER */
783
784
785 #define EMAC_RX6FREEBUFFER_RX6FREEBUF (0x0000FFFFu)
786 #define EMAC_RX6FREEBUFFER_RX6FREEBUF_SHIFT (0x00000000u)
787
788
789 /* RX7FREEBUFFER */
790
791
792 #define EMAC_RX7FREEBUFFER_RX7FREEBUF (0x0000FFFFu)
793 #define EMAC_RX7FREEBUFFER_RX7FREEBUF_SHIFT (0x00000000u)
794
795
796 /* MACCONTROL */
797
798
799
800
801
802 #define EMAC_MACCONTROL_RMIISPEED (0x00008000u)
803 #define EMAC_MACCONTROL_RMIISPEED_SHIFT (0x0000000Fu)
804 #define EMAC_MACCONTROL_RXOFFLENBLOCK (0x00004000u)
805 #define EMAC_MACCONTROL_RXOFFLENBLOCK_SHIFT (0x0000000Eu)
806 #define EMAC_MACCONTROL_RXOWNERSHIP (0x00002000u)
807 #define EMAC_MACCONTROL_RXOWNERSHIP_SHIFT (0x0000000Du)
808 #define EMAC_MACCONTROL_CMDIDLE (0x00000800u)
809 #define EMAC_MACCONTROL_CMDIDLE_SHIFT (0x0000000Bu)
810 #define EMAC_MACCONTROL_TXSHORTGAPEN (0x00000400u)
811 #define EMAC_MACCONTROL_TXSHORTGAPEN_SHIFT (0x0000000Au)
812 #define EMAC_MACCONTROL_TXPTYPE (0x00000200u)
813 #define EMAC_MACCONTROL_TXPTYPE_SHIFT (0x00000009u)
814 #define EMAC_MACCONTROL_TXPACE  (0x00000040u)
815 #define EMAC_MACCONTROL_TXPACE_SHIFT (0x00000006u)
816 #define EMAC_MACCONTROL_GMIIEN  (0x00000020u)
817 #define EMAC_MACCONTROL_GMIIEN_SHIFT (0x00000005u)
818 #define EMAC_MACCONTROL_TXFLOWEN (0x00000010u)
819 #define EMAC_MACCONTROL_TXFLOWEN_SHIFT (0x00000004u)
820 #define EMAC_MACCONTROL_RXBUFFERFLOWEN (0x00000008u)
821 #define EMAC_MACCONTROL_RXBUFFERFLOWEN_SHIFT (0x00000003u)
822 #define EMAC_MACCONTROL_LOOPBACK (0x00000002u)
823 #define EMAC_MACCONTROL_LOOPBACK_SHIFT (0x00000001u)
824 #define EMAC_MACCONTROL_FULLDUPLEX (0x00000001u)
825 #define EMAC_MACCONTROL_FULLDUPLEX_SHIFT (0x00000000u)
826
827
828 /* MACSTATUS */
829
830 #define EMAC_MACSTATUS_IDLE     (0x80000000u)
831 #define EMAC_MACSTATUS_IDLE_SHIFT    (0x0000001Fu)
832 #define EMAC_MACSTATUS_TXERRCODE (0x00F00000u)
833 #define EMAC_MACSTATUS_TXERRCODE_SHIFT (0x00000014u)
834 /*----TXERRCODE Tokens----*/
835 #define EMAC_MACSTATUS_TXERRCODE_NOERROR (0x00000000u)
836 #define EMAC_MACSTATUS_TXERRCODE_SOPERROR (0x00000001u)
837 #define EMAC_MACSTATUS_TXERRCODE_OWNERSHIP (0x00000002u)
838 #define EMAC_MACSTATUS_TXERRCODE_NOEOP (0x00000003u)
839 #define EMAC_MACSTATUS_TXERRCODE_NULLPTR (0x00000004u)
840 #define EMAC_MACSTATUS_TXERRCODE_NULLEN (0x00000005u)
841 #define EMAC_MACSTATUS_TXERRCODE_LENERROR (0x00000006u)
842
843
844 #define EMAC_MACSTATUS_TXERRCH  (0x00070000u)
845 #define EMAC_MACSTATUS_TXERRCH_SHIFT (0x00000010u)
846 /*----TXERRCH Tokens----*/
847 #define EMAC_MACSTATUS_TXERRCH_CHA0  (0x00000000u)
848 #define EMAC_MACSTATUS_TXERRCH_CHA1  (0x00000001u)
849 #define EMAC_MACSTATUS_TXERRCH_CHA2  (0x00000002u)
850 #define EMAC_MACSTATUS_TXERRCH_CHA3  (0x00000003u)
851 #define EMAC_MACSTATUS_TXERRCH_CHA4  (0x00000004u)
852 #define EMAC_MACSTATUS_TXERRCH_CHA5  (0x00000005u)
853 #define EMAC_MACSTATUS_TXERRCH_CHA6  (0x00000006u)
854 #define EMAC_MACSTATUS_TXERRCH_CHA7  (0x00000007u)
855
856 #define EMAC_MACSTATUS_RXERRCODE (0x0000F000u)
857 #define EMAC_MACSTATUS_RXERRCODE_SHIFT (0x0000000Cu)
858 /*----RXERRCODE Tokens----*/
859 #define EMAC_MACSTATUS_RXERRCODE_NOERROR (0x00000000u)
860 #define EMAC_MACSTATUS_RXERRCODE_OWNERSHIP (0x00000002u)
861 #define EMAC_MACSTATUS_RXERRCODE_NULLPTR (0x00000004u)
862
863
864 #define EMAC_MACSTATUS_RXERRCH  (0x00000700u)
865 #define EMAC_MACSTATUS_RXERRCH_SHIFT (0x00000008u)
866 /*----RXERRCH Tokens----*/
867 #define EMAC_MACSTATUS_RXERRCH_CHA0  (0x00000000u)
868 #define EMAC_MACSTATUS_RXERRCH_CHA1  (0x00000001u)
869 #define EMAC_MACSTATUS_RXERRCH_CHA2  (0x00000002u)
870 #define EMAC_MACSTATUS_RXERRCH_CHA3  (0x00000003u)
871 #define EMAC_MACSTATUS_RXERRCH_CHA4  (0x00000004u)
872 #define EMAC_MACSTATUS_RXERRCH_CHA5  (0x00000005u)
873 #define EMAC_MACSTATUS_RXERRCH_CHA6  (0x00000006u)
874 #define EMAC_MACSTATUS_RXERRCH_CHA7  (0x00000007u)
875
876
877
878
879 #define EMAC_MACSTATUS_RXQOSACT (0x00000004u)
880 #define EMAC_MACSTATUS_RXQOSACT_SHIFT (0x00000002u)
881 #define EMAC_MACSTATUS_RXFLOWACT (0x00000002u)
882 #define EMAC_MACSTATUS_RXFLOWACT_SHIFT (0x00000001u)
883 #define EMAC_MACSTATUS_TXFLOWACT (0x00000001u)
884 #define EMAC_MACSTATUS_TXFLOWACT_SHIFT (0x00000000u)
885
886 /* EMCONTROL */
887
888
889 #define EMAC_EMCONTROL_SOFT     (0x00000002u)
890 #define EMAC_EMCONTROL_SOFT_SHIFT    (0x00000001u)
891
892 #define EMAC_EMCONTROL_FREE     (0x00000001u)
893 #define EMAC_EMCONTROL_FREE_SHIFT    (0x00000000u)
894
895
896 /* FIFOCONTROL */
897
898
899 #define EMAC_FIFOCONTROL_TXCELLTHRESH (0x00000003u)
900 #define EMAC_FIFOCONTROL_TXCELLTHRESH_SHIFT (0x00000000u)
901
902
903 /* MACCONFIG */
904
905 #define EMAC_MACCONFIG_TXCELLDEPTH (0xFF000000u)
906 #define EMAC_MACCONFIG_TXCELLDEPTH_SHIFT (0x00000018u)
907
908 #define EMAC_MACCONFIG_RXCELLDEPTH (0x00FF0000u)
909 #define EMAC_MACCONFIG_RXCELLDEPTH_SHIFT (0x00000010u)
910
911 #define EMAC_MACCONFIG_ADDRESSTYPE (0x0000FF00u)
912 #define EMAC_MACCONFIG_ADDRESSTYPE_SHIFT (0x00000008u)
913
914 #define EMAC_MACCONFIG_MACCFIG  (0x000000FFu)
915 #define EMAC_MACCONFIG_MACCFIG_SHIFT (0x00000000u)
916
917
918 /* SOFTRESET */
919
920
921 #define EMAC_SOFTRESET_SOFTRESET (0x00000001u)
922 #define EMAC_SOFTRESET_SOFTRESET_SHIFT (0x00000000u)
923
924 /* MACSRCADDRLO */
925
926
927 #define EMAC_MACSRCADDRLO_MACSRCADDR0 (0x0000FF00u)
928 #define EMAC_MACSRCADDRLO_MACSRCADDR0_SHIFT (0x00000008u)
929 #define EMAC_MACSRCADDRLO_MACSRCADDR1 (0x000000FFu)
930 #define EMAC_MACSRCADDRLO_MACSRCADDR1_SHIFT (0x00000000u)
931
932
933 /* MACSRCADDRHI */
934
935 #define EMAC_MACSRCADDRHI_MACSRCADDR2 (0xFF000000u)
936 #define EMAC_MACSRCADDRHI_MACSRCADDR2_SHIFT (0x00000018u)
937
938 #define EMAC_MACSRCADDRHI_MACSRCADDR3 (0x00FF0000u)
939 #define EMAC_MACSRCADDRHI_MACSRCADDR3_SHIFT (0x00000010u)
940
941 #define EMAC_MACSRCADDRHI_MACSRCADDR4 (0x0000FF00u)
942 #define EMAC_MACSRCADDRHI_MACSRCADDR4_SHIFT (0x00000008u)
943
944 #define EMAC_MACSRCADDRHI_MACSRCADDR5 (0x000000FFu)
945 #define EMAC_MACSRCADDRHI_MACSRCADDR5_SHIFT (0x00000000u)
946
947
948 /* MACHASH1 */
949
950 #define EMAC_MACHASH1_MACHASH1  (0xFFFFFFFFu)
951 #define EMAC_MACHASH1_MACHASH1_SHIFT (0x00000000u)
952
953
954 /* MACHASH2 */
955
956 #define EMAC_MACHASH2_MACHASH2  (0xFFFFFFFFu)
957 #define EMAC_MACHASH2_MACHASH2_SHIFT (0x00000000u)
958
959
960 /* BOFFTEST */
961
962
963 #define EMAC_BOFFTEST_RNDNUM    (0x03FF0000u)
964 #define EMAC_BOFFTEST_RNDNUM_SHIFT   (0x00000010u)
965
966 #define EMAC_BOFFTEST_COLLCOUNT (0x0000F000u)
967 #define EMAC_BOFFTEST_COLLCOUNT_SHIFT (0x0000000Cu)
968
969
970 #define EMAC_BOFFTEST_TXBACKOFF (0x000003FFu)
971 #define EMAC_BOFFTEST_TXBACKOFF_SHIFT (0x00000000u)
972
973
974 /* TPACETEST */
975
976
977 #define EMAC_TPACETEST_PACEVAL  (0x0000001Fu)
978 #define EMAC_TPACETEST_PACEVAL_SHIFT (0x00000000u)
979
980
981 /* RXPAUSE */
982
983
984 #define EMAC_RXPAUSE_PAUSETIMER (0x0000FFFFu)
985 #define EMAC_RXPAUSE_PAUSETIMER_SHIFT (0x00000000u)
986
987
988 /* TXPAUSE */
989
990
991 #define EMAC_TXPAUSE_PAUSETIMER (0x0000FFFFu)
992 #define EMAC_TXPAUSE_PAUSETIMER_SHIFT (0x00000000u)
993
994
995 /* RXGOODFRAMES */
996
997 #define EMAC_RXGOODFRAMES_COUNT (0xFFFFFFFFu)
998 #define EMAC_RXGOODFRAMES_COUNT_SHIFT (0x00000000u)
999
1000
1001 /* RXBCASTFRAMES */
1002
1003 #define EMAC_RXBCASTFRAMES_COUNT (0xFFFFFFFFu)
1004 #define EMAC_RXBCASTFRAMES_COUNT_SHIFT (0x00000000u)
1005
1006
1007 /* RXMCASTFRAMES */
1008
1009 #define EMAC_RXMCASTFRAMES_COUNT (0xFFFFFFFFu)
1010 #define EMAC_RXMCASTFRAMES_COUNT_SHIFT (0x00000000u)
1011
1012
1013 /* RXPAUSEFRAMES */
1014
1015 #define EMAC_RXPAUSEFRAMES_COUNT (0xFFFFFFFFu)
1016 #define EMAC_RXPAUSEFRAMES_COUNT_SHIFT (0x00000000u)
1017
1018
1019 /* RXCRCERRORS */
1020
1021 #define EMAC_RXCRCERRORS_COUNT  (0xFFFFFFFFu)
1022 #define EMAC_RXCRCERRORS_COUNT_SHIFT (0x00000000u)
1023
1024
1025 /* RXALIGNCODEERRORS */
1026
1027 #define EMAC_RXALIGNCODEERRORS_COUNT (0xFFFFFFFFu)
1028 #define EMAC_RXALIGNCODEERRORS_COUNT_SHIFT (0x00000000u)
1029
1030
1031 /* RXOVERSIZED */
1032
1033 #define EMAC_RXOVERSIZED_COUNT  (0xFFFFFFFFu)
1034 #define EMAC_RXOVERSIZED_COUNT_SHIFT (0x00000000u)
1035
1036
1037 /* RXJABBER */
1038
1039 #define EMAC_RXJABBER_COUNT     (0xFFFFFFFFu)
1040 #define EMAC_RXJABBER_COUNT_SHIFT    (0x00000000u)
1041
1042
1043 /* RXUNDERSIZED */
1044
1045 #define EMAC_RXUNDERSIZED_COUNT (0xFFFFFFFFu)
1046 #define EMAC_RXUNDERSIZED_COUNT_SHIFT (0x00000000u)
1047
1048
1049 /* RXFRAGMENTS */
1050
1051 #define EMAC_RXFRAGMENTS_COUNT  (0xFFFFFFFFu)
1052 #define EMAC_RXFRAGMENTS_COUNT_SHIFT (0x00000000u)
1053
1054
1055 /* RXFILTERED */
1056
1057 #define EMAC_RXFILTERED_COUNT   (0xFFFFFFFFu)
1058 #define EMAC_RXFILTERED_COUNT_SHIFT  (0x00000000u)
1059
1060
1061 /* RXQOSFILTERED */
1062
1063 #define EMAC_RXQOSFILTERED_COUNT (0xFFFFFFFFu)
1064 #define EMAC_RXQOSFILTERED_COUNT_SHIFT (0x00000000u)
1065
1066
1067 /* RXOCTETS */
1068
1069 #define EMAC_RXOCTETS_COUNT     (0xFFFFFFFFu)
1070 #define EMAC_RXOCTETS_COUNT_SHIFT    (0x00000000u)
1071
1072
1073 /* TXGOODFRAMES */
1074
1075 #define EMAC_TXGOODFRAMES_COUNT (0xFFFFFFFFu)
1076 #define EMAC_TXGOODFRAMES_COUNT_SHIFT (0x00000000u)
1077
1078
1079 /* TXBCASTFRAMES */
1080
1081 #define EMAC_TXBCASTFRAMES_COUNT (0xFFFFFFFFu)
1082 #define EMAC_TXBCASTFRAMES_COUNT_SHIFT (0x00000000u)
1083
1084
1085 /* TXMCASTFRAMES */
1086
1087 #define EMAC_TXMCASTFRAMES_COUNT (0xFFFFFFFFu)
1088 #define EMAC_TXMCASTFRAMES_COUNT_SHIFT (0x00000000u)
1089
1090
1091 /* TXPAUSEFRAMES */
1092
1093 #define EMAC_TXPAUSEFRAMES_COUNT (0xFFFFFFFFu)
1094 #define EMAC_TXPAUSEFRAMES_COUNT_SHIFT (0x00000000u)
1095
1096
1097 /* TXDEFERRED */
1098
1099 #define EMAC_TXDEFERRED_COUNT   (0xFFFFFFFFu)
1100 #define EMAC_TXDEFERRED_COUNT_SHIFT  (0x00000000u)
1101
1102
1103 /* TXCOLLISION */
1104
1105 #define EMAC_TXCOLLISION_COUNT  (0xFFFFFFFFu)
1106 #define EMAC_TXCOLLISION_COUNT_SHIFT (0x00000000u)
1107
1108
1109 /* TXSINGLECOLL */
1110
1111 #define EMAC_TXSINGLECOLL_COUNT (0xFFFFFFFFu)
1112 #define EMAC_TXSINGLECOLL_COUNT_SHIFT (0x00000000u)
1113
1114
1115 /* TXMULTICOLL */
1116
1117 #define EMAC_TXMULTICOLL_COUNT  (0xFFFFFFFFu)
1118 #define EMAC_TXMULTICOLL_COUNT_SHIFT (0x00000000u)
1119
1120
1121 /* TXEXCESSIVECOLL */
1122
1123 #define EMAC_TXEXCESSIVECOLL_COUNT (0xFFFFFFFFu)
1124 #define EMAC_TXEXCESSIVECOLL_COUNT_SHIFT (0x00000000u)
1125
1126
1127 /* TXLATECOLL */
1128
1129 #define EMAC_TXLATECOLL_COUNT   (0xFFFFFFFFu)
1130 #define EMAC_TXLATECOLL_COUNT_SHIFT  (0x00000000u)
1131
1132
1133 /* TXUNDERRUN */
1134
1135 #define EMAC_TXUNDERRUN_COUNT   (0xFFFFFFFFu)
1136 #define EMAC_TXUNDERRUN_COUNT_SHIFT  (0x00000000u)
1137
1138
1139 /* TXCARRIERSENSE */
1140
1141 #define EMAC_TXCARRIERSENSE_COUNT (0xFFFFFFFFu)
1142 #define EMAC_TXCARRIERSENSE_COUNT_SHIFT (0x00000000u)
1143
1144
1145 /* TXOCTETS */
1146
1147 #define EMAC_TXOCTETS_COUNT     (0xFFFFFFFFu)
1148 #define EMAC_TXOCTETS_COUNT_SHIFT    (0x00000000u)
1149
1150
1151 /* FRAME64 */
1152
1153 #define EMAC_FRAME64_COUNT      (0xFFFFFFFFu)
1154 #define EMAC_FRAME64_COUNT_SHIFT     (0x00000000u)
1155
1156
1157 /* FRAME65T127 */
1158
1159 #define EMAC_FRAME65T127_COUNT  (0xFFFFFFFFu)
1160 #define EMAC_FRAME65T127_COUNT_SHIFT (0x00000000u)
1161
1162
1163 /* FRAME128T255 */
1164
1165 #define EMAC_FRAME128T255_COUNT (0xFFFFFFFFu)
1166 #define EMAC_FRAME128T255_COUNT_SHIFT (0x00000000u)
1167
1168
1169 /* FRAME256T511 */
1170
1171 #define EMAC_FRAME256T511_COUNT (0xFFFFFFFFu)
1172 #define EMAC_FRAME256T511_COUNT_SHIFT (0x00000000u)
1173
1174
1175 /* FRAME512T1023 */
1176
1177 #define EMAC_FRAME512T1023_COUNT (0xFFFFFFFFu)
1178 #define EMAC_FRAME512T1023_COUNT_SHIFT (0x00000000u)
1179
1180
1181 /* FRAME1024TUP */
1182
1183 #define EMAC_FRAME1024TUP_COUNT (0xFFFFFFFFu)
1184 #define EMAC_FRAME1024TUP_COUNT_SHIFT (0x00000000u)
1185
1186
1187 /* NETOCTETS */
1188
1189 #define EMAC_NETOCTETS_COUNT    (0xFFFFFFFFu)
1190 #define EMAC_NETOCTETS_COUNT_SHIFT   (0x00000000u)
1191
1192
1193 /* RXSOFOVERRUNS */
1194
1195 #define EMAC_RXSOFOVERRUNS_COUNT (0xFFFFFFFFu)
1196 #define EMAC_RXSOFOVERRUNS_COUNT_SHIFT (0x00000000u)
1197
1198
1199 /* RXMOFOVERRUNS */
1200
1201 #define EMAC_RXMOFOVERRUNS_COUNT (0xFFFFFFFFu)
1202 #define EMAC_RXMOFOVERRUNS_COUNT_SHIFT (0x00000000u)
1203
1204
1205 /* RXDMAOVERRUNS */
1206
1207 #define EMAC_RXDMAOVERRUNS_COUNT (0xFFFFFFFFu)
1208 #define EMAC_RXDMAOVERRUNS_COUNT_SHIFT (0x00000000u)
1209
1210
1211 /* MACADDRLO */
1212
1213
1214 #define EMAC_MACADDRLO_VALID    (0x00100000u)
1215 #define EMAC_MACADDRLO_VALID_SHIFT   (0x00000014u)
1216 #define EMAC_MACADDRLO_MATCHFILT (0x00080000u)
1217 #define EMAC_MACADDRLO_MATCHFILT_SHIFT (0x00000013u)
1218 #define EMAC_MACADDRLO_CHANNEL  (0x00070000u)
1219 #define EMAC_MACADDRLO_CHANNEL_SHIFT (0x00000010u)
1220 #define EMAC_MACADDRLO_MACADDR0 (0x0000FF00u)
1221 #define EMAC_MACADDRLO_MACADDR0_SHIFT (0x00000008u)
1222 #define EMAC_MACADDRLO_MACADDR1 (0x000000FFu)
1223 #define EMAC_MACADDRLO_MACADDR1_SHIFT (0x00000000u)
1224
1225
1226 /* MACADDRHI */
1227
1228 #define EMAC_MACADDRHI_MACADDR2 (0xFF000000u)
1229 #define EMAC_MACADDRHI_MACADDR2_SHIFT (0x00000018u)
1230
1231 #define EMAC_MACADDRHI_MACADDR3 (0x00FF0000u)
1232 #define EMAC_MACADDRHI_MACADDR3_SHIFT (0x00000010u)
1233
1234 #define EMAC_MACADDRHI_MACADDR4 (0x0000FF00u)
1235 #define EMAC_MACADDRHI_MACADDR4_SHIFT (0x00000008u)
1236
1237 #define EMAC_MACADDRHI_MACADDR5 (0x000000FFu)
1238 #define EMAC_MACADDRHI_MACADDR5_SHIFT (0x00000000u)
1239
1240
1241 /* MACINDEX */
1242
1243
1244 #define EMAC_MACINDEX_MACINDEX  (0x0000001Fu)
1245 #define EMAC_MACINDEX_MACINDEX_SHIFT (0x00000000u)
1246
1247
1248 /* TX0HDP */
1249
1250 #define EMAC_TX0HDP_TX0HDP      (0xFFFFFFFFu)
1251 #define EMAC_TX0HDP_TX0HDP_SHIFT     (0x00000000u)
1252
1253
1254 /* TX1HDP */
1255
1256 #define EMAC_TX1HDP_TX1HDP      (0xFFFFFFFFu)
1257 #define EMAC_TX1HDP_TX1HDP_SHIFT     (0x00000000u)
1258
1259
1260 /* TX2HDP */
1261
1262 #define EMAC_TX2HDP_TX2HDP      (0xFFFFFFFFu)
1263 #define EMAC_TX2HDP_TX2HDP_SHIFT     (0x00000000u)
1264
1265
1266 /* TX3HDP */
1267
1268 #define EMAC_TX3HDP_TX3HDP      (0xFFFFFFFFu)
1269 #define EMAC_TX3HDP_TX3HDP_SHIFT     (0x00000000u)
1270
1271
1272 /* TX4HDP */
1273
1274 #define EMAC_TX4HDP_TX4HDP      (0xFFFFFFFFu)
1275 #define EMAC_TX4HDP_TX4HDP_SHIFT     (0x00000000u)
1276
1277
1278 /* TX5HDP */
1279
1280 #define EMAC_TX5HDP_TX5HDP      (0xFFFFFFFFu)
1281 #define EMAC_TX5HDP_TX5HDP_SHIFT     (0x00000000u)
1282
1283
1284 /* TX6HDP */
1285
1286 #define EMAC_TX6HDP_TX6HDP      (0xFFFFFFFFu)
1287 #define EMAC_TX6HDP_TX6HDP_SHIFT     (0x00000000u)
1288
1289
1290 /* TX7HDP */
1291
1292 #define EMAC_TX7HDP_TX7HDP      (0xFFFFFFFFu)
1293 #define EMAC_TX7HDP_TX7HDP_SHIFT     (0x00000000u)
1294
1295
1296 /* RX0HDP */
1297
1298 #define EMAC_RX0HDP_RX0HDP      (0xFFFFFFFFu)
1299 #define EMAC_RX0HDP_RX0HDP_SHIFT     (0x00000000u)
1300
1301
1302 /* RX1HDP */
1303
1304 #define EMAC_RX1HDP_RX1HDP      (0xFFFFFFFFu)
1305 #define EMAC_RX1HDP_RX1HDP_SHIFT     (0x00000000u)
1306
1307
1308 /* RX2HDP */
1309
1310 #define EMAC_RX2HDP_RX2HDP      (0xFFFFFFFFu)
1311 #define EMAC_RX2HDP_RX2HDP_SHIFT     (0x00000000u)
1312
1313
1314 /* RX3HDP */
1315
1316 #define EMAC_RX3HDP_RX3HDP      (0xFFFFFFFFu)
1317 #define EMAC_RX3HDP_RX3HDP_SHIFT     (0x00000000u)
1318
1319
1320 /* RX4HDP */
1321
1322 #define EMAC_RX4HDP_RX4HDP      (0xFFFFFFFFu)
1323 #define EMAC_RX4HDP_RX4HDP_SHIFT     (0x00000000u)
1324
1325
1326 /* RX5HDP */
1327
1328 #define EMAC_RX5HDP_RX5HDP      (0xFFFFFFFFu)
1329 #define EMAC_RX5HDP_RX5HDP_SHIFT     (0x00000000u)
1330
1331
1332 /* RX6HDP */
1333
1334 #define EMAC_RX6HDP_RX6HDP      (0xFFFFFFFFu)
1335 #define EMAC_RX6HDP_RX6HDP_SHIFT     (0x00000000u)
1336
1337
1338 /* RX7HDP */
1339
1340 #define EMAC_RX7HDP_RX7HDP      (0xFFFFFFFFu)
1341 #define EMAC_RX7HDP_RX7HDP_SHIFT     (0x00000000u)
1342
1343
1344 /* TX0CP */
1345
1346 #define EMAC_TX0CP_TX0CP        (0xFFFFFFFFu)
1347 #define EMAC_TX0CP_TX0CP_SHIFT       (0x00000000u)
1348
1349
1350 /* TX1CP */
1351
1352 #define EMAC_TX1CP_TX1CP        (0xFFFFFFFFu)
1353 #define EMAC_TX1CP_TX1CP_SHIFT       (0x00000000u)
1354
1355
1356 /* TX2CP */
1357
1358 #define EMAC_TX2CP_TX2CP        (0xFFFFFFFFu)
1359 #define EMAC_TX2CP_TX2CP_SHIFT       (0x00000000u)
1360
1361
1362 /* TX3CP */
1363
1364 #define EMAC_TX3CP_TX3CP        (0xFFFFFFFFu)
1365 #define EMAC_TX3CP_TX3CP_SHIFT       (0x00000000u)
1366
1367
1368 /* TX4CP */
1369
1370 #define EMAC_TX4CP_TX4CP        (0xFFFFFFFFu)
1371 #define EMAC_TX4CP_TX4CP_SHIFT       (0x00000000u)
1372
1373
1374 /* TX5CP */
1375
1376 #define EMAC_TX5CP_TX5CP        (0xFFFFFFFFu)
1377 #define EMAC_TX5CP_TX5CP_SHIFT       (0x00000000u)
1378
1379
1380 /* TX6CP */
1381
1382 #define EMAC_TX6CP_TX6CP        (0xFFFFFFFFu)
1383 #define EMAC_TX6CP_TX6CP_SHIFT       (0x00000000u)
1384
1385
1386 /* TX7CP */
1387
1388 #define EMAC_TX7CP_TX7CP        (0xFFFFFFFFu)
1389 #define EMAC_TX7CP_TX7CP_SHIFT       (0x00000000u)
1390
1391
1392 /* RX0CP */
1393
1394 #define EMAC_RX0CP_RX0CP        (0xFFFFFFFFu)
1395 #define EMAC_RX0CP_RX0CP_SHIFT       (0x00000000u)
1396
1397
1398 /* RX1CP */
1399
1400 #define EMAC_RX1CP_RX1CP        (0xFFFFFFFFu)
1401 #define EMAC_RX1CP_RX1CP_SHIFT       (0x00000000u)
1402
1403
1404 /* RX2CP */
1405
1406 #define EMAC_RX2CP_RX2CP        (0xFFFFFFFFu)
1407 #define EMAC_RX2CP_RX2CP_SHIFT       (0x00000000u)
1408
1409
1410 /* RX3CP */
1411
1412 #define EMAC_RX3CP_RX3CP        (0xFFFFFFFFu)
1413 #define EMAC_RX3CP_RX3CP_SHIFT       (0x00000000u)
1414
1415
1416 /* RX4CP */
1417
1418 #define EMAC_RX4CP_RX4CP        (0xFFFFFFFFu)
1419 #define EMAC_RX4CP_RX4CP_SHIFT       (0x00000000u)
1420
1421
1422 /* RX5CP */
1423
1424 #define EMAC_RX5CP_RX5CP        (0xFFFFFFFFu)
1425 #define EMAC_RX5CP_RX5CP_SHIFT       (0x00000000u)
1426
1427
1428 /* RX6CP */
1429
1430 #define EMAC_RX6CP_RX6CP        (0xFFFFFFFFu)
1431 #define EMAC_RX6CP_RX6CP_SHIFT       (0x00000000u)
1432
1433
1434 /* RX7CP */
1435
1436 #define EMAC_RX7CP_RX7CP        (0xFFFFFFFFu)
1437 #define EMAC_RX7CP_RX7CP_SHIFT       (0x00000000u)
1438
1439
1440 #endif