]> rtime.felk.cvut.cz Git - lisovros/qemu_apohw.git/blob - hw/prep_pci.c
pci: convert to QEMU Object Model
[lisovros/qemu_apohw.git] / hw / prep_pci.c
1 /*
2  * QEMU PREP PCI host
3  *
4  * Copyright (c) 2006 Fabrice Bellard
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a copy
7  * of this software and associated documentation files (the "Software"), to deal
8  * in the Software without restriction, including without limitation the rights
9  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
10  * copies of the Software, and to permit persons to whom the Software is
11  * furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
19  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
20  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
21  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
22  * THE SOFTWARE.
23  */
24
25 #include "hw.h"
26 #include "pci.h"
27 #include "pci_host.h"
28 #include "exec-memory.h"
29
30 typedef struct PRePPCIState {
31     PCIHostState host_state;
32     qemu_irq irq[4];
33 } PREPPCIState;
34
35 typedef struct RavenPCIState {
36     PCIDevice dev;
37 } RavenPCIState;
38
39 static inline uint32_t PPC_PCIIO_config(target_phys_addr_t addr)
40 {
41     int i;
42
43     for(i = 0; i < 11; i++) {
44         if ((addr & (1 << (11 + i))) != 0)
45             break;
46     }
47     return (addr & 0x7ff) |  (i << 11);
48 }
49
50 static void ppc_pci_io_write(void *opaque, target_phys_addr_t addr,
51                              uint64_t val, unsigned int size)
52 {
53     PREPPCIState *s = opaque;
54     pci_data_write(s->host_state.bus, PPC_PCIIO_config(addr), val, size);
55 }
56
57 static uint64_t ppc_pci_io_read(void *opaque, target_phys_addr_t addr,
58                                 unsigned int size)
59 {
60     PREPPCIState *s = opaque;
61     return pci_data_read(s->host_state.bus, PPC_PCIIO_config(addr), size);
62 }
63
64 static const MemoryRegionOps PPC_PCIIO_ops = {
65     .read = ppc_pci_io_read,
66     .write = ppc_pci_io_write,
67     .endianness = DEVICE_LITTLE_ENDIAN,
68 };
69
70 static int prep_map_irq(PCIDevice *pci_dev, int irq_num)
71 {
72     return (irq_num + (pci_dev->devfn >> 3)) & 1;
73 }
74
75 static void prep_set_irq(void *opaque, int irq_num, int level)
76 {
77     qemu_irq *pic = opaque;
78
79     qemu_set_irq(pic[irq_num] , level);
80 }
81
82 static int raven_pcihost_init(SysBusDevice *dev)
83 {
84     PCIHostState *h = FROM_SYSBUS(PCIHostState, dev);
85     PREPPCIState *s = DO_UPCAST(PREPPCIState, host_state, h);
86     MemoryRegion *address_space_mem = get_system_memory();
87     MemoryRegion *address_space_io = get_system_io();
88     PCIBus *bus;
89     int i;
90
91     for (i = 0; i < 4; i++) {
92         sysbus_init_irq(dev, &s->irq[i]);
93     }
94
95     bus = pci_register_bus(&h->busdev.qdev, NULL,
96                            prep_set_irq, prep_map_irq, s->irq,
97                            address_space_mem, address_space_io, 0, 4);
98     h->bus = bus;
99
100     memory_region_init_io(&h->conf_mem, &pci_host_conf_be_ops, s,
101                           "pci-conf-idx", 1);
102     sysbus_add_io(dev, 0xcf8, &h->conf_mem);
103     sysbus_init_ioports(&h->busdev, 0xcf8, 1);
104
105     memory_region_init_io(&h->data_mem, &pci_host_data_be_ops, s,
106                           "pci-conf-data", 1);
107     sysbus_add_io(dev, 0xcfc, &h->data_mem);
108     sysbus_init_ioports(&h->busdev, 0xcfc, 1);
109
110     memory_region_init_io(&h->mmcfg, &PPC_PCIIO_ops, s, "pciio", 0x00400000);
111     memory_region_add_subregion(address_space_mem, 0x80800000, &h->mmcfg);
112
113     pci_create_simple(bus, 0, "raven");
114
115     return 0;
116 }
117
118 static int raven_init(PCIDevice *d)
119 {
120     d->config[0x0C] = 0x08; // cache_line_size
121     d->config[0x0D] = 0x10; // latency_timer
122     d->config[0x34] = 0x00; // capabilities_pointer
123
124     return 0;
125 }
126
127 static const VMStateDescription vmstate_raven = {
128     .name = "raven",
129     .version_id = 0,
130     .minimum_version_id = 0,
131     .fields = (VMStateField[]) {
132         VMSTATE_PCI_DEVICE(dev, RavenPCIState),
133         VMSTATE_END_OF_LIST()
134     },
135 };
136
137 static void raven_class_init(ObjectClass *klass, void *data)
138 {
139     PCIDeviceClass *k = PCI_DEVICE_CLASS(klass);
140
141     k->init = raven_init;
142     k->vendor_id = PCI_VENDOR_ID_MOTOROLA;
143     k->device_id = PCI_DEVICE_ID_MOTOROLA_RAVEN;
144     k->revision = 0x00;
145     k->class_id = PCI_CLASS_BRIDGE_HOST;
146 }
147
148 static DeviceInfo raven_info = {
149     .name = "raven",
150     .desc = "PReP Host Bridge - Motorola Raven",
151     .size = sizeof(RavenPCIState),
152     .vmsd = &vmstate_raven,
153     .no_user = 1,
154     .class_init = raven_class_init,
155 };
156
157 static SysBusDeviceInfo raven_pcihost_info = {
158     .qdev.name = "raven-pcihost",
159     .qdev.fw_name = "pci",
160     .qdev.size = sizeof(PREPPCIState),
161     .qdev.no_user = 1,
162     .init = raven_pcihost_init,
163 };
164
165 static void raven_register_devices(void)
166 {
167     sysbus_register_withprop(&raven_pcihost_info);
168     pci_qdev_register(&raven_info);
169 }
170
171 device_init(raven_register_devices)