]> rtime.felk.cvut.cz Git - fpga/zynq/canbench-hw.git/blob - lib/footprints.pretty/SW_PUSH-12mm.kicad_mod
CAN termination & merging redesigned, added connectors, power regulators, user I/O
[fpga/zynq/canbench-hw.git] / lib / footprints.pretty / SW_PUSH-12mm.kicad_mod
1 (module Buttons_Switches_ThroughHole:SW_PUSH-12mm (layer F.Cu) (tedit 53FD9538)
2   (fp_text reference REF** (at 0 -0.762) (layer F.SilkS)
3     (effects (font (size 1 1) (thickness 0.15)))
4   )
5   (fp_text value SW_PUSH-12mm (at 0 1.016) (layer F.Fab)
6     (effects (font (size 1 1) (thickness 0.15)))
7   )
8   (fp_circle (center 0 0) (end 3.81 2.54) (layer F.SilkS) (width 0.15))
9   (fp_line (start -6.35 -6.35) (end 6.35 -6.35) (layer F.SilkS) (width 0.15))
10   (fp_line (start 6.35 -6.35) (end 6.35 6.35) (layer F.SilkS) (width 0.15))
11   (fp_line (start 6.35 6.35) (end -6.35 6.35) (layer F.SilkS) (width 0.15))
12   (fp_line (start -6.35 6.35) (end -6.35 -6.35) (layer F.SilkS) (width 0.15))
13   (pad 1 thru_hole oval (at 6.35 -2.54) (size 3.048 1.7272) (drill 0.8128) (layers *.Cu *.Mask F.SilkS))
14   (pad 2 thru_hole oval (at 6.35 2.54) (size 3.048 1.7272) (drill 0.8128) (layers *.Cu *.Mask F.SilkS))
15   (pad 1 thru_hole oval (at -6.35 -2.54) (size 3.048 1.7272) (drill 0.8128) (layers *.Cu *.Mask F.SilkS))
16   (pad 2 thru_hole oval (at -6.35 2.54) (size 3.048 1.7272) (drill 0.8128) (layers *.Cu *.Mask F.SilkS))
17   (model Buttons_Switches_ThroughHole.3dshapes/SW_PUSH-12mm.wrl
18     (at (xyz 0 0 0))
19     (scale (xyz 4 4 4))
20     (rotate (xyz 0 0 0))
21   )
22 )