]> rtime.felk.cvut.cz Git - can-eth-gw-linux.git/blob - arch/arm/mach-omap2/common.h
Merge branch 'arm-next' of git://git.xilinx.com/linux-xlnx into next/dt
[can-eth-gw-linux.git] / arch / arm / mach-omap2 / common.h
1 /*
2  * Header for code common to all OMAP2+ machines.
3  *
4  * This program is free software; you can redistribute it and/or modify it
5  * under the terms of the GNU General Public License as published by the
6  * Free Software Foundation; either version 2 of the License, or (at your
7  * option) any later version.
8  *
9  * THIS SOFTWARE IS PROVIDED ``AS IS'' AND ANY EXPRESS OR IMPLIED
10  * WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF
11  * MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. IN
12  * NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
13  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
14  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF
15  * USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
16  * ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
17  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
18  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
19  *
20  * You should have received a copy of the  GNU General Public License along
21  * with this program; if not, write  to the Free Software Foundation, Inc.,
22  * 675 Mass Ave, Cambridge, MA 02139, USA.
23  */
24
25 #ifndef __ARCH_ARM_MACH_OMAP2PLUS_COMMON_H
26 #define __ARCH_ARM_MACH_OMAP2PLUS_COMMON_H
27 #ifndef __ASSEMBLER__
28
29 #include <linux/irq.h>
30 #include <linux/delay.h>
31 #include <linux/i2c.h>
32 #include <linux/i2c/twl.h>
33 #include <linux/i2c-omap.h>
34
35 #include <asm/proc-fns.h>
36
37 #include "i2c.h"
38 #include "serial.h"
39
40 #include "usb.h"
41
42 #define OMAP_INTC_START         NR_IRQS
43
44 #if defined(CONFIG_PM) && defined(CONFIG_ARCH_OMAP2)
45 int omap2_pm_init(void);
46 #else
47 static inline int omap2_pm_init(void)
48 {
49         return 0;
50 }
51 #endif
52
53 #if defined(CONFIG_PM) && defined(CONFIG_ARCH_OMAP3)
54 int omap3_pm_init(void);
55 #else
56 static inline int omap3_pm_init(void)
57 {
58         return 0;
59 }
60 #endif
61
62 #if defined(CONFIG_PM) && defined(CONFIG_ARCH_OMAP4)
63 int omap4_pm_init(void);
64 #else
65 static inline int omap4_pm_init(void)
66 {
67         return 0;
68 }
69 #endif
70
71 #ifdef CONFIG_OMAP_MUX
72 int omap_mux_late_init(void);
73 #else
74 static inline int omap_mux_late_init(void)
75 {
76         return 0;
77 }
78 #endif
79
80 extern void omap2_init_common_infrastructure(void);
81
82 extern struct sys_timer omap2_timer;
83 extern struct sys_timer omap3_timer;
84 extern struct sys_timer omap3_secure_timer;
85 extern struct sys_timer omap3_am33xx_timer;
86 extern struct sys_timer omap4_timer;
87 extern struct sys_timer omap5_timer;
88
89 void omap2420_init_early(void);
90 void omap2430_init_early(void);
91 void omap3430_init_early(void);
92 void omap35xx_init_early(void);
93 void omap3630_init_early(void);
94 void omap3_init_early(void);    /* Do not use this one */
95 void am33xx_init_early(void);
96 void am35xx_init_early(void);
97 void ti81xx_init_early(void);
98 void am33xx_init_early(void);
99 void omap4430_init_early(void);
100 void omap5_init_early(void);
101 void omap3_init_late(void);     /* Do not use this one */
102 void omap4430_init_late(void);
103 void omap2420_init_late(void);
104 void omap2430_init_late(void);
105 void omap3430_init_late(void);
106 void omap35xx_init_late(void);
107 void omap3630_init_late(void);
108 void am35xx_init_late(void);
109 void ti81xx_init_late(void);
110 void omap4430_init_late(void);
111 int omap2_common_pm_late_init(void);
112
113 #if defined(CONFIG_SOC_OMAP2420) || defined(CONFIG_SOC_OMAP2430)
114 void omap2xxx_restart(char mode, const char *cmd);
115 #else
116 static inline void omap2xxx_restart(char mode, const char *cmd)
117 {
118 }
119 #endif
120
121 #ifdef CONFIG_ARCH_OMAP3
122 void omap3xxx_restart(char mode, const char *cmd);
123 #else
124 static inline void omap3xxx_restart(char mode, const char *cmd)
125 {
126 }
127 #endif
128
129 #if defined(CONFIG_ARCH_OMAP4) || defined(CONFIG_SOC_OMAP5)
130 void omap44xx_restart(char mode, const char *cmd);
131 #else
132 static inline void omap44xx_restart(char mode, const char *cmd)
133 {
134 }
135 #endif
136
137 /* This gets called from mach-omap2/io.c, do not call this */
138 void __init omap2_set_globals_tap(u32 class, void __iomem *tap);
139
140 void __init omap242x_map_io(void);
141 void __init omap243x_map_io(void);
142 void __init omap3_map_io(void);
143 void __init am33xx_map_io(void);
144 void __init omap4_map_io(void);
145 void __init omap5_map_io(void);
146 void __init ti81xx_map_io(void);
147
148 /* omap_barriers_init() is OMAP4 only */
149 void omap_barriers_init(void);
150
151 /**
152  * omap_test_timeout - busy-loop, testing a condition
153  * @cond: condition to test until it evaluates to true
154  * @timeout: maximum number of microseconds in the timeout
155  * @index: loop index (integer)
156  *
157  * Loop waiting for @cond to become true or until at least @timeout
158  * microseconds have passed.  To use, define some integer @index in the
159  * calling code.  After running, if @index == @timeout, then the loop has
160  * timed out.
161  */
162 #define omap_test_timeout(cond, timeout, index)                 \
163 ({                                                              \
164         for (index = 0; index < timeout; index++) {             \
165                 if (cond)                                       \
166                         break;                                  \
167                 udelay(1);                                      \
168         }                                                       \
169 })
170
171 extern struct device *omap2_get_mpuss_device(void);
172 extern struct device *omap2_get_iva_device(void);
173 extern struct device *omap2_get_l3_device(void);
174 extern struct device *omap4_get_dsp_device(void);
175
176 void omap2_init_irq(void);
177 void omap3_init_irq(void);
178 void ti81xx_init_irq(void);
179 extern int omap_irq_pending(void);
180 void omap_intc_save_context(void);
181 void omap_intc_restore_context(void);
182 void omap3_intc_suspend(void);
183 void omap3_intc_prepare_idle(void);
184 void omap3_intc_resume_idle(void);
185 void omap2_intc_handle_irq(struct pt_regs *regs);
186 void omap3_intc_handle_irq(struct pt_regs *regs);
187 void omap_intc_of_init(void);
188 void omap_gic_of_init(void);
189
190 #ifdef CONFIG_CACHE_L2X0
191 extern void __iomem *omap4_get_l2cache_base(void);
192 #endif
193
194 struct device_node;
195 #ifdef CONFIG_OF
196 int __init intc_of_init(struct device_node *node,
197                              struct device_node *parent);
198 #else
199 int __init intc_of_init(struct device_node *node,
200                              struct device_node *parent)
201 {
202         return 0;
203 }
204 #endif
205
206 #ifdef CONFIG_SMP
207 extern void __iomem *omap4_get_scu_base(void);
208 #else
209 static inline void __iomem *omap4_get_scu_base(void)
210 {
211         return NULL;
212 }
213 #endif
214
215 extern void __init gic_init_irq(void);
216 extern void omap_smc1(u32 fn, u32 arg);
217 extern void __iomem *omap4_get_sar_ram_base(void);
218 extern void omap_do_wfi(void);
219
220 #ifdef CONFIG_SMP
221 /* Needed for secondary core boot */
222 extern void omap_secondary_startup(void);
223 extern u32 omap_modify_auxcoreboot0(u32 set_mask, u32 clear_mask);
224 extern void omap_auxcoreboot_addr(u32 cpu_addr);
225 extern u32 omap_read_auxcoreboot0(void);
226
227 extern void omap4_cpu_die(unsigned int cpu);
228
229 extern struct smp_operations omap4_smp_ops;
230
231 extern void omap5_secondary_startup(void);
232 #endif
233
234 #if defined(CONFIG_SMP) && defined(CONFIG_PM)
235 extern int omap4_mpuss_init(void);
236 extern int omap4_enter_lowpower(unsigned int cpu, unsigned int power_state);
237 extern int omap4_finish_suspend(unsigned long cpu_state);
238 extern void omap4_cpu_resume(void);
239 extern int omap4_hotplug_cpu(unsigned int cpu, unsigned int power_state);
240 extern u32 omap4_mpuss_read_prev_context_state(void);
241 #else
242 static inline int omap4_enter_lowpower(unsigned int cpu,
243                                         unsigned int power_state)
244 {
245         cpu_do_idle();
246         return 0;
247 }
248
249 static inline int omap4_hotplug_cpu(unsigned int cpu, unsigned int power_state)
250 {
251         cpu_do_idle();
252         return 0;
253 }
254
255 static inline int omap4_mpuss_init(void)
256 {
257         return 0;
258 }
259
260 static inline int omap4_finish_suspend(unsigned long cpu_state)
261 {
262         return 0;
263 }
264
265 static inline void omap4_cpu_resume(void)
266 {}
267
268 static inline u32 omap4_mpuss_read_prev_context_state(void)
269 {
270         return 0;
271 }
272 #endif
273
274 struct omap_sdrc_params;
275 extern void omap_sdrc_init(struct omap_sdrc_params *sdrc_cs0,
276                                       struct omap_sdrc_params *sdrc_cs1);
277 struct omap2_hsmmc_info;
278 extern int omap4_twl6030_hsmmc_init(struct omap2_hsmmc_info *controllers);
279 extern void omap_reserve(void);
280
281 struct omap_hwmod;
282 extern int omap_dss_reset(struct omap_hwmod *);
283
284 #endif /* __ASSEMBLER__ */
285 #endif /* __ARCH_ARM_MACH_OMAP2PLUS_COMMON_H */