]> rtime.felk.cvut.cz Git - can-eth-gw-linux.git/blob - arch/arm/Kconfig
ARM: mmp: select PINCTRL for ARCH_MMP
[can-eth-gw-linux.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAVE_CUSTOM_GPIO_H
7         select ARCH_WANT_IPC_PARSE_VERSION
8         select CPU_PM if (SUSPEND || CPU_IDLE)
9         select DCACHE_WORD_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && !CPU_BIG_ENDIAN
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
12         select GENERIC_IRQ_PROBE
13         select GENERIC_IRQ_SHOW
14         select GENERIC_KERNEL_THREAD
15         select GENERIC_KERNEL_EXECVE
16         select GENERIC_PCI_IOMAP
17         select GENERIC_SMP_IDLE_THREAD
18         select GENERIC_STRNCPY_FROM_USER
19         select GENERIC_STRNLEN_USER
20         select HARDIRQS_SW_RESEND
21         select HAVE_AOUT
22         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
23         select HAVE_ARCH_KGDB
24         select HAVE_ARCH_TRACEHOOK
25         select HAVE_BPF_JIT
26         select HAVE_C_RECORDMCOUNT
27         select HAVE_DEBUG_KMEMLEAK
28         select HAVE_DMA_API_DEBUG
29         select HAVE_DMA_ATTRS
30         select HAVE_DMA_CONTIGUOUS if MMU
31         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
32         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
33         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
34         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
35         select HAVE_GENERIC_DMA_COHERENT
36         select HAVE_GENERIC_HARDIRQS
37         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
38         select HAVE_IDE if PCI || ISA || PCMCIA
39         select HAVE_IRQ_WORK
40         select HAVE_KERNEL_GZIP
41         select HAVE_KERNEL_LZMA
42         select HAVE_KERNEL_LZO
43         select HAVE_KERNEL_XZ
44         select HAVE_KPROBES if !XIP_KERNEL
45         select HAVE_KRETPROBES if (HAVE_KPROBES)
46         select HAVE_MEMBLOCK
47         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
48         select HAVE_PERF_EVENTS
49         select HAVE_REGS_AND_STACK_ACCESS_API
50         select HAVE_SYSCALL_TRACEPOINTS
51         select HAVE_UID16
52         select KTIME_SCALAR
53         select PERF_USE_VMALLOC
54         select RTC_LIB
55         select SYS_SUPPORTS_APM_EMULATION
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select MODULES_USE_ELF_REL
58         help
59           The ARM series is a line of low-power-consumption RISC chip designs
60           licensed by ARM Ltd and targeted at embedded applications and
61           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
62           manufactured, but legacy ARM-based PC hardware remains popular in
63           Europe.  There is an ARM Linux project with a web page at
64           <http://www.arm.linux.org.uk/>.
65
66 config ARM_HAS_SG_CHAIN
67         bool
68
69 config NEED_SG_DMA_LENGTH
70         bool
71
72 config ARM_DMA_USE_IOMMU
73         bool
74         select ARM_HAS_SG_CHAIN
75         select NEED_SG_DMA_LENGTH
76
77 config HAVE_PWM
78         bool
79
80 config MIGHT_HAVE_PCI
81         bool
82
83 config SYS_SUPPORTS_APM_EMULATION
84         bool
85
86 config GENERIC_GPIO
87         bool
88
89 config HAVE_TCM
90         bool
91         select GENERIC_ALLOCATOR
92
93 config HAVE_PROC_CPU
94         bool
95
96 config NO_IOPORT
97         bool
98
99 config EISA
100         bool
101         ---help---
102           The Extended Industry Standard Architecture (EISA) bus was
103           developed as an open alternative to the IBM MicroChannel bus.
104
105           The EISA bus provided some of the features of the IBM MicroChannel
106           bus while maintaining backward compatibility with cards made for
107           the older ISA bus.  The EISA bus saw limited use between 1988 and
108           1995 when it was made obsolete by the PCI bus.
109
110           Say Y here if you are building a kernel for an EISA-based machine.
111
112           Otherwise, say N.
113
114 config SBUS
115         bool
116
117 config STACKTRACE_SUPPORT
118         bool
119         default y
120
121 config HAVE_LATENCYTOP_SUPPORT
122         bool
123         depends on !SMP
124         default y
125
126 config LOCKDEP_SUPPORT
127         bool
128         default y
129
130 config TRACE_IRQFLAGS_SUPPORT
131         bool
132         default y
133
134 config RWSEM_GENERIC_SPINLOCK
135         bool
136         default y
137
138 config RWSEM_XCHGADD_ALGORITHM
139         bool
140
141 config ARCH_HAS_ILOG2_U32
142         bool
143
144 config ARCH_HAS_ILOG2_U64
145         bool
146
147 config ARCH_HAS_CPUFREQ
148         bool
149         help
150           Internal node to signify that the ARCH has CPUFREQ support
151           and that the relevant menu configurations are displayed for
152           it.
153
154 config GENERIC_HWEIGHT
155         bool
156         default y
157
158 config GENERIC_CALIBRATE_DELAY
159         bool
160         default y
161
162 config ARCH_MAY_HAVE_PC_FDC
163         bool
164
165 config ZONE_DMA
166         bool
167
168 config NEED_DMA_MAP_STATE
169        def_bool y
170
171 config ARCH_HAS_DMA_SET_COHERENT_MASK
172         bool
173
174 config GENERIC_ISA_DMA
175         bool
176
177 config FIQ
178         bool
179
180 config NEED_RET_TO_USER
181         bool
182
183 config ARCH_MTD_XIP
184         bool
185
186 config VECTORS_BASE
187         hex
188         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
189         default DRAM_BASE if REMAP_VECTORS_TO_RAM
190         default 0x00000000
191         help
192           The base address of exception vectors.
193
194 config ARM_PATCH_PHYS_VIRT
195         bool "Patch physical to virtual translations at runtime" if EMBEDDED
196         default y
197         depends on !XIP_KERNEL && MMU
198         depends on !ARCH_REALVIEW || !SPARSEMEM
199         help
200           Patch phys-to-virt and virt-to-phys translation functions at
201           boot and module load time according to the position of the
202           kernel in system memory.
203
204           This can only be used with non-XIP MMU kernels where the base
205           of physical memory is at a 16MB boundary.
206
207           Only disable this option if you know that you do not require
208           this feature (eg, building a kernel for a single machine) and
209           you need to shrink the kernel to the minimal size.
210
211 config NEED_MACH_GPIO_H
212         bool
213         help
214           Select this when mach/gpio.h is required to provide special
215           definitions for this platform. The need for mach/gpio.h should
216           be avoided when possible.
217
218 config NEED_MACH_IO_H
219         bool
220         help
221           Select this when mach/io.h is required to provide special
222           definitions for this platform.  The need for mach/io.h should
223           be avoided when possible.
224
225 config NEED_MACH_MEMORY_H
226         bool
227         help
228           Select this when mach/memory.h is required to provide special
229           definitions for this platform.  The need for mach/memory.h should
230           be avoided when possible.
231
232 config PHYS_OFFSET
233         hex "Physical address of main memory" if MMU
234         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
235         default DRAM_BASE if !MMU
236         help
237           Please provide the physical address corresponding to the
238           location of main memory in your system.
239
240 config GENERIC_BUG
241         def_bool y
242         depends on BUG
243
244 source "init/Kconfig"
245
246 source "kernel/Kconfig.freezer"
247
248 menu "System Type"
249
250 config MMU
251         bool "MMU-based Paged Memory Management Support"
252         default y
253         help
254           Select if you want MMU-based virtualised addressing space
255           support by paged memory management. If unsure, say 'Y'.
256
257 #
258 # The "ARM system type" choice list is ordered alphabetically by option
259 # text.  Please add new entries in the option alphabetic order.
260 #
261 choice
262         prompt "ARM system type"
263         default ARCH_MULTIPLATFORM
264
265 config ARCH_MULTIPLATFORM
266         bool "Allow multiple platforms to be selected"
267         depends on MMU
268         select ARM_PATCH_PHYS_VIRT
269         select AUTO_ZRELADDR
270         select COMMON_CLK
271         select MULTI_IRQ_HANDLER
272         select SPARSE_IRQ
273         select USE_OF
274
275 config ARCH_INTEGRATOR
276         bool "ARM Ltd. Integrator family"
277         select ARCH_HAS_CPUFREQ
278         select ARM_AMBA
279         select COMMON_CLK
280         select COMMON_CLK_VERSATILE
281         select GENERIC_CLOCKEVENTS
282         select HAVE_TCM
283         select ICST
284         select MULTI_IRQ_HANDLER
285         select NEED_MACH_MEMORY_H
286         select PLAT_VERSATILE
287         select PLAT_VERSATILE_FPGA_IRQ
288         select SPARSE_IRQ
289         help
290           Support for ARM's Integrator platform.
291
292 config ARCH_REALVIEW
293         bool "ARM Ltd. RealView family"
294         select ARCH_WANT_OPTIONAL_GPIOLIB
295         select ARM_AMBA
296         select ARM_TIMER_SP804
297         select COMMON_CLK
298         select COMMON_CLK_VERSATILE
299         select GENERIC_CLOCKEVENTS
300         select GPIO_PL061 if GPIOLIB
301         select ICST
302         select NEED_MACH_MEMORY_H
303         select PLAT_VERSATILE
304         select PLAT_VERSATILE_CLCD
305         help
306           This enables support for ARM Ltd RealView boards.
307
308 config ARCH_VERSATILE
309         bool "ARM Ltd. Versatile family"
310         select ARCH_WANT_OPTIONAL_GPIOLIB
311         select ARM_AMBA
312         select ARM_TIMER_SP804
313         select ARM_VIC
314         select CLKDEV_LOOKUP
315         select GENERIC_CLOCKEVENTS
316         select HAVE_MACH_CLKDEV
317         select ICST
318         select PLAT_VERSATILE
319         select PLAT_VERSATILE_CLCD
320         select PLAT_VERSATILE_CLOCK
321         select PLAT_VERSATILE_FPGA_IRQ
322         help
323           This enables support for ARM Ltd Versatile board.
324
325 config ARCH_AT91
326         bool "Atmel AT91"
327         select ARCH_REQUIRE_GPIOLIB
328         select CLKDEV_LOOKUP
329         select HAVE_CLK
330         select IRQ_DOMAIN
331         select NEED_MACH_GPIO_H
332         select NEED_MACH_IO_H if PCCARD
333         select PINCTRL
334         select PINCTRL_AT91 if USE_OF
335         help
336           This enables support for systems based on Atmel
337           AT91RM9200 and AT91SAM9* processors.
338
339 config ARCH_BCM2835
340         bool "Broadcom BCM2835 family"
341         select ARCH_WANT_OPTIONAL_GPIOLIB
342         select ARM_AMBA
343         select ARM_ERRATA_411920
344         select ARM_TIMER_SP804
345         select CLKDEV_LOOKUP
346         select COMMON_CLK
347         select CPU_V6
348         select GENERIC_CLOCKEVENTS
349         select MULTI_IRQ_HANDLER
350         select SPARSE_IRQ
351         select USE_OF
352         help
353           This enables support for the Broadcom BCM2835 SoC. This SoC is
354           use in the Raspberry Pi, and Roku 2 devices.
355
356 config ARCH_CNS3XXX
357         bool "Cavium Networks CNS3XXX family"
358         select ARM_GIC
359         select CPU_V6K
360         select GENERIC_CLOCKEVENTS
361         select MIGHT_HAVE_CACHE_L2X0
362         select MIGHT_HAVE_PCI
363         select PCI_DOMAINS if PCI
364         help
365           Support for Cavium Networks CNS3XXX platform.
366
367 config ARCH_CLPS711X
368         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
369         select ARCH_USES_GETTIMEOFFSET
370         select CLKDEV_LOOKUP
371         select COMMON_CLK
372         select CPU_ARM720T
373         select NEED_MACH_MEMORY_H
374         help
375           Support for Cirrus Logic 711x/721x/731x based boards.
376
377 config ARCH_GEMINI
378         bool "Cortina Systems Gemini"
379         select ARCH_REQUIRE_GPIOLIB
380         select ARCH_USES_GETTIMEOFFSET
381         select CPU_FA526
382         help
383           Support for the Cortina Systems Gemini family SoCs
384
385 config ARCH_SIRF
386         bool "CSR SiRF"
387         select ARCH_REQUIRE_GPIOLIB
388         select COMMON_CLK
389         select GENERIC_CLOCKEVENTS
390         select GENERIC_IRQ_CHIP
391         select MIGHT_HAVE_CACHE_L2X0
392         select NO_IOPORT
393         select PINCTRL
394         select PINCTRL_SIRF
395         select USE_OF
396         help
397           Support for CSR SiRFprimaII/Marco/Polo platforms
398
399 config ARCH_EBSA110
400         bool "EBSA-110"
401         select ARCH_USES_GETTIMEOFFSET
402         select CPU_SA110
403         select ISA
404         select NEED_MACH_IO_H
405         select NEED_MACH_MEMORY_H
406         select NO_IOPORT
407         help
408           This is an evaluation board for the StrongARM processor available
409           from Digital. It has limited hardware on-board, including an
410           Ethernet interface, two PCMCIA sockets, two serial ports and a
411           parallel port.
412
413 config ARCH_EP93XX
414         bool "EP93xx-based"
415         select ARCH_HAS_HOLES_MEMORYMODEL
416         select ARCH_REQUIRE_GPIOLIB
417         select ARCH_USES_GETTIMEOFFSET
418         select ARM_AMBA
419         select ARM_VIC
420         select CLKDEV_LOOKUP
421         select CPU_ARM920T
422         select NEED_MACH_MEMORY_H
423         help
424           This enables support for the Cirrus EP93xx series of CPUs.
425
426 config ARCH_FOOTBRIDGE
427         bool "FootBridge"
428         select CPU_SA110
429         select FOOTBRIDGE
430         select GENERIC_CLOCKEVENTS
431         select HAVE_IDE
432         select NEED_MACH_IO_H if !MMU
433         select NEED_MACH_MEMORY_H
434         help
435           Support for systems based on the DC21285 companion chip
436           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
437
438 config ARCH_MXC
439         bool "Freescale MXC/iMX-based"
440         select ARCH_REQUIRE_GPIOLIB
441         select CLKDEV_LOOKUP
442         select CLKSRC_MMIO
443         select GENERIC_CLOCKEVENTS
444         select GENERIC_IRQ_CHIP
445         select MULTI_IRQ_HANDLER
446         select SPARSE_IRQ
447         select USE_OF
448         help
449           Support for Freescale MXC/iMX-based family of processors
450
451 config ARCH_MXS
452         bool "Freescale MXS-based"
453         select ARCH_REQUIRE_GPIOLIB
454         select CLKDEV_LOOKUP
455         select CLKSRC_MMIO
456         select COMMON_CLK
457         select GENERIC_CLOCKEVENTS
458         select HAVE_CLK_PREPARE
459         select MULTI_IRQ_HANDLER
460         select PINCTRL
461         select SPARSE_IRQ
462         select USE_OF
463         help
464           Support for Freescale MXS-based family of processors
465
466 config ARCH_NETX
467         bool "Hilscher NetX based"
468         select ARM_VIC
469         select CLKSRC_MMIO
470         select CPU_ARM926T
471         select GENERIC_CLOCKEVENTS
472         help
473           This enables support for systems based on the Hilscher NetX Soc
474
475 config ARCH_H720X
476         bool "Hynix HMS720x-based"
477         select ARCH_USES_GETTIMEOFFSET
478         select CPU_ARM720T
479         select ISA_DMA_API
480         help
481           This enables support for systems based on the Hynix HMS720x
482
483 config ARCH_IOP13XX
484         bool "IOP13xx-based"
485         depends on MMU
486         select ARCH_SUPPORTS_MSI
487         select CPU_XSC3
488         select NEED_MACH_MEMORY_H
489         select NEED_RET_TO_USER
490         select PCI
491         select PLAT_IOP
492         select VMSPLIT_1G
493         help
494           Support for Intel's IOP13XX (XScale) family of processors.
495
496 config ARCH_IOP32X
497         bool "IOP32x-based"
498         depends on MMU
499         select ARCH_REQUIRE_GPIOLIB
500         select CPU_XSCALE
501         select NEED_MACH_GPIO_H
502         select NEED_RET_TO_USER
503         select PCI
504         select PLAT_IOP
505         help
506           Support for Intel's 80219 and IOP32X (XScale) family of
507           processors.
508
509 config ARCH_IOP33X
510         bool "IOP33x-based"
511         depends on MMU
512         select ARCH_REQUIRE_GPIOLIB
513         select CPU_XSCALE
514         select NEED_MACH_GPIO_H
515         select NEED_RET_TO_USER
516         select PCI
517         select PLAT_IOP
518         help
519           Support for Intel's IOP33X (XScale) family of processors.
520
521 config ARCH_IXP4XX
522         bool "IXP4xx-based"
523         depends on MMU
524         select ARCH_HAS_DMA_SET_COHERENT_MASK
525         select ARCH_REQUIRE_GPIOLIB
526         select CLKSRC_MMIO
527         select CPU_XSCALE
528         select DMABOUNCE if PCI
529         select GENERIC_CLOCKEVENTS
530         select MIGHT_HAVE_PCI
531         select NEED_MACH_IO_H
532         help
533           Support for Intel's IXP4XX (XScale) family of processors.
534
535 config ARCH_DOVE
536         bool "Marvell Dove"
537         select ARCH_REQUIRE_GPIOLIB
538         select CPU_V7
539         select GENERIC_CLOCKEVENTS
540         select MIGHT_HAVE_PCI
541         select PLAT_ORION_LEGACY
542         select USB_ARCH_HAS_EHCI
543         help
544           Support for the Marvell Dove SoC 88AP510
545
546 config ARCH_KIRKWOOD
547         bool "Marvell Kirkwood"
548         select ARCH_REQUIRE_GPIOLIB
549         select CPU_FEROCEON
550         select GENERIC_CLOCKEVENTS
551         select PCI
552         select PLAT_ORION_LEGACY
553         help
554           Support for the following Marvell Kirkwood series SoCs:
555           88F6180, 88F6192 and 88F6281.
556
557 config ARCH_MV78XX0
558         bool "Marvell MV78xx0"
559         select ARCH_REQUIRE_GPIOLIB
560         select CPU_FEROCEON
561         select GENERIC_CLOCKEVENTS
562         select PCI
563         select PLAT_ORION_LEGACY
564         help
565           Support for the following Marvell MV78xx0 series SoCs:
566           MV781x0, MV782x0.
567
568 config ARCH_ORION5X
569         bool "Marvell Orion"
570         depends on MMU
571         select ARCH_REQUIRE_GPIOLIB
572         select CPU_FEROCEON
573         select GENERIC_CLOCKEVENTS
574         select PCI
575         select PLAT_ORION_LEGACY
576         help
577           Support for the following Marvell Orion 5x series SoCs:
578           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
579           Orion-2 (5281), Orion-1-90 (6183).
580
581 config ARCH_MMP
582         bool "Marvell PXA168/910/MMP2"
583         depends on MMU
584         select ARCH_REQUIRE_GPIOLIB
585         select CLKDEV_LOOKUP
586         select GENERIC_ALLOCATOR
587         select GENERIC_CLOCKEVENTS
588         select GPIO_PXA
589         select IRQ_DOMAIN
590         select NEED_MACH_GPIO_H
591         select PINCTRL
592         select PLAT_PXA
593         select SPARSE_IRQ
594         help
595           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
596
597 config ARCH_KS8695
598         bool "Micrel/Kendin KS8695"
599         select ARCH_REQUIRE_GPIOLIB
600         select CLKSRC_MMIO
601         select CPU_ARM922T
602         select GENERIC_CLOCKEVENTS
603         select NEED_MACH_MEMORY_H
604         help
605           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
606           System-on-Chip devices.
607
608 config ARCH_W90X900
609         bool "Nuvoton W90X900 CPU"
610         select ARCH_REQUIRE_GPIOLIB
611         select CLKDEV_LOOKUP
612         select CLKSRC_MMIO
613         select CPU_ARM926T
614         select GENERIC_CLOCKEVENTS
615         help
616           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
617           At present, the w90x900 has been renamed nuc900, regarding
618           the ARM series product line, you can login the following
619           link address to know more.
620
621           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
622                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
623
624 config ARCH_LPC32XX
625         bool "NXP LPC32XX"
626         select ARCH_REQUIRE_GPIOLIB
627         select ARM_AMBA
628         select CLKDEV_LOOKUP
629         select CLKSRC_MMIO
630         select CPU_ARM926T
631         select GENERIC_CLOCKEVENTS
632         select HAVE_IDE
633         select HAVE_PWM
634         select USB_ARCH_HAS_OHCI
635         select USE_OF
636         help
637           Support for the NXP LPC32XX family of processors
638
639 config ARCH_TEGRA
640         bool "NVIDIA Tegra"
641         select ARCH_HAS_CPUFREQ
642         select CLKDEV_LOOKUP
643         select CLKSRC_MMIO
644         select COMMON_CLK
645         select GENERIC_CLOCKEVENTS
646         select GENERIC_GPIO
647         select HAVE_CLK
648         select HAVE_SMP
649         select MIGHT_HAVE_CACHE_L2X0
650         select USE_OF
651         help
652           This enables support for NVIDIA Tegra based systems (Tegra APX,
653           Tegra 6xx and Tegra 2 series).
654
655 config ARCH_PXA
656         bool "PXA2xx/PXA3xx-based"
657         depends on MMU
658         select ARCH_HAS_CPUFREQ
659         select ARCH_MTD_XIP
660         select ARCH_REQUIRE_GPIOLIB
661         select ARM_CPU_SUSPEND if PM
662         select AUTO_ZRELADDR
663         select CLKDEV_LOOKUP
664         select CLKSRC_MMIO
665         select GENERIC_CLOCKEVENTS
666         select GPIO_PXA
667         select HAVE_IDE
668         select MULTI_IRQ_HANDLER
669         select NEED_MACH_GPIO_H
670         select PLAT_PXA
671         select SPARSE_IRQ
672         help
673           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
674
675 config ARCH_MSM
676         bool "Qualcomm MSM"
677         select ARCH_REQUIRE_GPIOLIB
678         select CLKDEV_LOOKUP
679         select GENERIC_CLOCKEVENTS
680         select HAVE_CLK
681         help
682           Support for Qualcomm MSM/QSD based systems.  This runs on the
683           apps processor of the MSM/QSD and depends on a shared memory
684           interface to the modem processor which runs the baseband
685           stack and controls some vital subsystems
686           (clock and power control, etc).
687
688 config ARCH_SHMOBILE
689         bool "Renesas SH-Mobile / R-Mobile"
690         select CLKDEV_LOOKUP
691         select GENERIC_CLOCKEVENTS
692         select HAVE_CLK
693         select HAVE_MACH_CLKDEV
694         select HAVE_SMP
695         select MIGHT_HAVE_CACHE_L2X0
696         select MULTI_IRQ_HANDLER
697         select NEED_MACH_MEMORY_H
698         select NO_IOPORT
699         select PM_GENERIC_DOMAINS if PM
700         select SPARSE_IRQ
701         help
702           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
703
704 config ARCH_RPC
705         bool "RiscPC"
706         select ARCH_ACORN
707         select ARCH_MAY_HAVE_PC_FDC
708         select ARCH_SPARSEMEM_ENABLE
709         select ARCH_USES_GETTIMEOFFSET
710         select FIQ
711         select HAVE_IDE
712         select HAVE_PATA_PLATFORM
713         select ISA_DMA_API
714         select NEED_MACH_IO_H
715         select NEED_MACH_MEMORY_H
716         select NO_IOPORT
717         help
718           On the Acorn Risc-PC, Linux can support the internal IDE disk and
719           CD-ROM interface, serial and parallel port, and the floppy drive.
720
721 config ARCH_SA1100
722         bool "SA1100-based"
723         select ARCH_HAS_CPUFREQ
724         select ARCH_MTD_XIP
725         select ARCH_REQUIRE_GPIOLIB
726         select ARCH_SPARSEMEM_ENABLE
727         select CLKDEV_LOOKUP
728         select CLKSRC_MMIO
729         select CPU_FREQ
730         select CPU_SA1100
731         select GENERIC_CLOCKEVENTS
732         select HAVE_IDE
733         select ISA
734         select NEED_MACH_GPIO_H
735         select NEED_MACH_MEMORY_H
736         select SPARSE_IRQ
737         help
738           Support for StrongARM 11x0 based boards.
739
740 config ARCH_S3C24XX
741         bool "Samsung S3C24XX SoCs"
742         select ARCH_HAS_CPUFREQ
743         select ARCH_USES_GETTIMEOFFSET
744         select CLKDEV_LOOKUP
745         select GENERIC_GPIO
746         select HAVE_CLK
747         select HAVE_S3C2410_I2C if I2C
748         select HAVE_S3C2410_WATCHDOG if WATCHDOG
749         select HAVE_S3C_RTC if RTC_CLASS
750         select NEED_MACH_GPIO_H
751         select NEED_MACH_IO_H
752         help
753           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
754           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
755           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
756           Samsung SMDK2410 development board (and derivatives).
757
758 config ARCH_S3C64XX
759         bool "Samsung S3C64XX"
760         select ARCH_HAS_CPUFREQ
761         select ARCH_REQUIRE_GPIOLIB
762         select ARCH_USES_GETTIMEOFFSET
763         select ARM_VIC
764         select CLKDEV_LOOKUP
765         select CPU_V6
766         select HAVE_CLK
767         select HAVE_S3C2410_I2C if I2C
768         select HAVE_S3C2410_WATCHDOG if WATCHDOG
769         select HAVE_TCM
770         select NEED_MACH_GPIO_H
771         select NO_IOPORT
772         select PLAT_SAMSUNG
773         select S3C_DEV_NAND
774         select S3C_GPIO_TRACK
775         select SAMSUNG_CLKSRC
776         select SAMSUNG_GPIOLIB_4BIT
777         select SAMSUNG_IRQ_VIC_TIMER
778         select USB_ARCH_HAS_OHCI
779         help
780           Samsung S3C64XX series based systems
781
782 config ARCH_S5P64X0
783         bool "Samsung S5P6440 S5P6450"
784         select CLKDEV_LOOKUP
785         select CLKSRC_MMIO
786         select CPU_V6
787         select GENERIC_CLOCKEVENTS
788         select GENERIC_GPIO
789         select HAVE_CLK
790         select HAVE_S3C2410_I2C if I2C
791         select HAVE_S3C2410_WATCHDOG if WATCHDOG
792         select HAVE_S3C_RTC if RTC_CLASS
793         select NEED_MACH_GPIO_H
794         help
795           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
796           SMDK6450.
797
798 config ARCH_S5PC100
799         bool "Samsung S5PC100"
800         select ARCH_USES_GETTIMEOFFSET
801         select CLKDEV_LOOKUP
802         select CPU_V7
803         select GENERIC_GPIO
804         select HAVE_CLK
805         select HAVE_S3C2410_I2C if I2C
806         select HAVE_S3C2410_WATCHDOG if WATCHDOG
807         select HAVE_S3C_RTC if RTC_CLASS
808         select NEED_MACH_GPIO_H
809         help
810           Samsung S5PC100 series based systems
811
812 config ARCH_S5PV210
813         bool "Samsung S5PV210/S5PC110"
814         select ARCH_HAS_CPUFREQ
815         select ARCH_HAS_HOLES_MEMORYMODEL
816         select ARCH_SPARSEMEM_ENABLE
817         select CLKDEV_LOOKUP
818         select CLKSRC_MMIO
819         select CPU_V7
820         select GENERIC_CLOCKEVENTS
821         select GENERIC_GPIO
822         select HAVE_CLK
823         select HAVE_S3C2410_I2C if I2C
824         select HAVE_S3C2410_WATCHDOG if WATCHDOG
825         select HAVE_S3C_RTC if RTC_CLASS
826         select NEED_MACH_GPIO_H
827         select NEED_MACH_MEMORY_H
828         help
829           Samsung S5PV210/S5PC110 series based systems
830
831 config ARCH_EXYNOS
832         bool "Samsung EXYNOS"
833         select ARCH_HAS_CPUFREQ
834         select ARCH_HAS_HOLES_MEMORYMODEL
835         select ARCH_SPARSEMEM_ENABLE
836         select CLKDEV_LOOKUP
837         select CPU_V7
838         select GENERIC_CLOCKEVENTS
839         select GENERIC_GPIO
840         select HAVE_CLK
841         select HAVE_S3C2410_I2C if I2C
842         select HAVE_S3C2410_WATCHDOG if WATCHDOG
843         select HAVE_S3C_RTC if RTC_CLASS
844         select NEED_MACH_GPIO_H
845         select NEED_MACH_MEMORY_H
846         help
847           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
848
849 config ARCH_SHARK
850         bool "Shark"
851         select ARCH_USES_GETTIMEOFFSET
852         select CPU_SA110
853         select ISA
854         select ISA_DMA
855         select NEED_MACH_MEMORY_H
856         select PCI
857         select ZONE_DMA
858         help
859           Support for the StrongARM based Digital DNARD machine, also known
860           as "Shark" (<http://www.shark-linux.de/shark.html>).
861
862 config ARCH_U300
863         bool "ST-Ericsson U300 Series"
864         depends on MMU
865         select ARCH_REQUIRE_GPIOLIB
866         select ARM_AMBA
867         select ARM_PATCH_PHYS_VIRT
868         select ARM_VIC
869         select CLKDEV_LOOKUP
870         select CLKSRC_MMIO
871         select COMMON_CLK
872         select CPU_ARM926T
873         select GENERIC_CLOCKEVENTS
874         select GENERIC_GPIO
875         select HAVE_TCM
876         select SPARSE_IRQ
877         help
878           Support for ST-Ericsson U300 series mobile platforms.
879
880 config ARCH_U8500
881         bool "ST-Ericsson U8500 Series"
882         depends on MMU
883         select ARCH_HAS_CPUFREQ
884         select ARCH_REQUIRE_GPIOLIB
885         select ARM_AMBA
886         select CLKDEV_LOOKUP
887         select CPU_V7
888         select GENERIC_CLOCKEVENTS
889         select HAVE_SMP
890         select MIGHT_HAVE_CACHE_L2X0
891         help
892           Support for ST-Ericsson's Ux500 architecture
893
894 config ARCH_NOMADIK
895         bool "STMicroelectronics Nomadik"
896         select ARCH_REQUIRE_GPIOLIB
897         select ARM_AMBA
898         select ARM_VIC
899         select COMMON_CLK
900         select CPU_ARM926T
901         select GENERIC_CLOCKEVENTS
902         select MIGHT_HAVE_CACHE_L2X0
903         select PINCTRL
904         select PINCTRL_STN8815
905         help
906           Support for the Nomadik platform by ST-Ericsson
907
908 config PLAT_SPEAR
909         bool "ST SPEAr"
910         select ARCH_REQUIRE_GPIOLIB
911         select ARM_AMBA
912         select CLKDEV_LOOKUP
913         select CLKSRC_MMIO
914         select COMMON_CLK
915         select GENERIC_CLOCKEVENTS
916         select HAVE_CLK
917         help
918           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
919
920 config ARCH_DAVINCI
921         bool "TI DaVinci"
922         select ARCH_HAS_HOLES_MEMORYMODEL
923         select ARCH_REQUIRE_GPIOLIB
924         select CLKDEV_LOOKUP
925         select GENERIC_ALLOCATOR
926         select GENERIC_CLOCKEVENTS
927         select GENERIC_IRQ_CHIP
928         select HAVE_IDE
929         select NEED_MACH_GPIO_H
930         select ZONE_DMA
931         help
932           Support for TI's DaVinci platform.
933
934 config ARCH_OMAP
935         bool "TI OMAP"
936         depends on MMU
937         select ARCH_HAS_CPUFREQ
938         select ARCH_HAS_HOLES_MEMORYMODEL
939         select ARCH_REQUIRE_GPIOLIB
940         select CLKSRC_MMIO
941         select GENERIC_CLOCKEVENTS
942         select HAVE_CLK
943         select NEED_MACH_GPIO_H
944         help
945           Support for TI's OMAP platform (OMAP1/2/3/4).
946
947 config ARCH_VT8500
948         bool "VIA/WonderMedia 85xx"
949         select ARCH_HAS_CPUFREQ
950         select ARCH_REQUIRE_GPIOLIB
951         select CLKDEV_LOOKUP
952         select COMMON_CLK
953         select CPU_ARM926T
954         select GENERIC_CLOCKEVENTS
955         select GENERIC_GPIO
956         select HAVE_CLK
957         select USE_OF
958         help
959           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
960
961 config ARCH_ZYNQ
962         bool "Xilinx Zynq ARM Cortex A9 Platform"
963         select ARM_AMBA
964         select ARM_GIC
965         select CLKDEV_LOOKUP
966         select CPU_V7
967         select GENERIC_CLOCKEVENTS
968         select ICST
969         select MIGHT_HAVE_CACHE_L2X0
970         select USE_OF
971         help
972           Support for Xilinx Zynq ARM Cortex A9 Platform
973 endchoice
974
975 menu "Multiple platform selection"
976         depends on ARCH_MULTIPLATFORM
977
978 comment "CPU Core family selection"
979
980 config ARCH_MULTI_V4
981         bool "ARMv4 based platforms (FA526, StrongARM)"
982         depends on !ARCH_MULTI_V6_V7
983         select ARCH_MULTI_V4_V5
984
985 config ARCH_MULTI_V4T
986         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
987         depends on !ARCH_MULTI_V6_V7
988         select ARCH_MULTI_V4_V5
989
990 config ARCH_MULTI_V5
991         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
992         depends on !ARCH_MULTI_V6_V7
993         select ARCH_MULTI_V4_V5
994
995 config ARCH_MULTI_V4_V5
996         bool
997
998 config ARCH_MULTI_V6
999         bool "ARMv6 based platforms (ARM11, Scorpion, ...)"
1000         select ARCH_MULTI_V6_V7
1001         select CPU_V6
1002
1003 config ARCH_MULTI_V7
1004         bool "ARMv7 based platforms (Cortex-A, PJ4, Krait)"
1005         default y
1006         select ARCH_MULTI_V6_V7
1007         select ARCH_VEXPRESS
1008         select CPU_V7
1009
1010 config ARCH_MULTI_V6_V7
1011         bool
1012
1013 config ARCH_MULTI_CPU_AUTO
1014         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
1015         select ARCH_MULTI_V5
1016
1017 endmenu
1018
1019 #
1020 # This is sorted alphabetically by mach-* pathname.  However, plat-*
1021 # Kconfigs may be included either alphabetically (according to the
1022 # plat- suffix) or along side the corresponding mach-* source.
1023 #
1024 source "arch/arm/mach-mvebu/Kconfig"
1025
1026 source "arch/arm/mach-at91/Kconfig"
1027
1028 source "arch/arm/mach-clps711x/Kconfig"
1029
1030 source "arch/arm/mach-cns3xxx/Kconfig"
1031
1032 source "arch/arm/mach-davinci/Kconfig"
1033
1034 source "arch/arm/mach-dove/Kconfig"
1035
1036 source "arch/arm/mach-ep93xx/Kconfig"
1037
1038 source "arch/arm/mach-footbridge/Kconfig"
1039
1040 source "arch/arm/mach-gemini/Kconfig"
1041
1042 source "arch/arm/mach-h720x/Kconfig"
1043
1044 source "arch/arm/mach-highbank/Kconfig"
1045
1046 source "arch/arm/mach-integrator/Kconfig"
1047
1048 source "arch/arm/mach-iop32x/Kconfig"
1049
1050 source "arch/arm/mach-iop33x/Kconfig"
1051
1052 source "arch/arm/mach-iop13xx/Kconfig"
1053
1054 source "arch/arm/mach-ixp4xx/Kconfig"
1055
1056 source "arch/arm/mach-kirkwood/Kconfig"
1057
1058 source "arch/arm/mach-ks8695/Kconfig"
1059
1060 source "arch/arm/mach-msm/Kconfig"
1061
1062 source "arch/arm/mach-mv78xx0/Kconfig"
1063
1064 source "arch/arm/plat-mxc/Kconfig"
1065
1066 source "arch/arm/mach-mxs/Kconfig"
1067
1068 source "arch/arm/mach-netx/Kconfig"
1069
1070 source "arch/arm/mach-nomadik/Kconfig"
1071 source "arch/arm/plat-nomadik/Kconfig"
1072
1073 source "arch/arm/plat-omap/Kconfig"
1074
1075 source "arch/arm/mach-omap1/Kconfig"
1076
1077 source "arch/arm/mach-omap2/Kconfig"
1078
1079 source "arch/arm/mach-orion5x/Kconfig"
1080
1081 source "arch/arm/mach-picoxcell/Kconfig"
1082
1083 source "arch/arm/mach-pxa/Kconfig"
1084 source "arch/arm/plat-pxa/Kconfig"
1085
1086 source "arch/arm/mach-mmp/Kconfig"
1087
1088 source "arch/arm/mach-realview/Kconfig"
1089
1090 source "arch/arm/mach-sa1100/Kconfig"
1091
1092 source "arch/arm/plat-samsung/Kconfig"
1093 source "arch/arm/plat-s3c24xx/Kconfig"
1094
1095 source "arch/arm/mach-socfpga/Kconfig"
1096
1097 source "arch/arm/plat-spear/Kconfig"
1098
1099 source "arch/arm/mach-s3c24xx/Kconfig"
1100 if ARCH_S3C24XX
1101 source "arch/arm/mach-s3c2412/Kconfig"
1102 source "arch/arm/mach-s3c2440/Kconfig"
1103 endif
1104
1105 if ARCH_S3C64XX
1106 source "arch/arm/mach-s3c64xx/Kconfig"
1107 endif
1108
1109 source "arch/arm/mach-s5p64x0/Kconfig"
1110
1111 source "arch/arm/mach-s5pc100/Kconfig"
1112
1113 source "arch/arm/mach-s5pv210/Kconfig"
1114
1115 source "arch/arm/mach-exynos/Kconfig"
1116
1117 source "arch/arm/mach-shmobile/Kconfig"
1118
1119 source "arch/arm/mach-prima2/Kconfig"
1120
1121 source "arch/arm/mach-tegra/Kconfig"
1122
1123 source "arch/arm/mach-u300/Kconfig"
1124
1125 source "arch/arm/mach-ux500/Kconfig"
1126
1127 source "arch/arm/mach-versatile/Kconfig"
1128
1129 source "arch/arm/mach-vexpress/Kconfig"
1130 source "arch/arm/plat-versatile/Kconfig"
1131
1132 source "arch/arm/mach-w90x900/Kconfig"
1133
1134 # Definitions to make life easier
1135 config ARCH_ACORN
1136         bool
1137
1138 config PLAT_IOP
1139         bool
1140         select GENERIC_CLOCKEVENTS
1141
1142 config PLAT_ORION
1143         bool
1144         select CLKSRC_MMIO
1145         select COMMON_CLK
1146         select GENERIC_IRQ_CHIP
1147         select IRQ_DOMAIN
1148
1149 config PLAT_ORION_LEGACY
1150         bool
1151         select PLAT_ORION
1152
1153 config PLAT_PXA
1154         bool
1155
1156 config PLAT_VERSATILE
1157         bool
1158
1159 config ARM_TIMER_SP804
1160         bool
1161         select CLKSRC_MMIO
1162         select HAVE_SCHED_CLOCK
1163
1164 source arch/arm/mm/Kconfig
1165
1166 config ARM_NR_BANKS
1167         int
1168         default 16 if ARCH_EP93XX
1169         default 8
1170
1171 config IWMMXT
1172         bool "Enable iWMMXt support"
1173         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1174         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1175         help
1176           Enable support for iWMMXt context switching at run time if
1177           running on a CPU that supports it.
1178
1179 config XSCALE_PMU
1180         bool
1181         depends on CPU_XSCALE
1182         default y
1183
1184 config MULTI_IRQ_HANDLER
1185         bool
1186         help
1187           Allow each machine to specify it's own IRQ handler at run time.
1188
1189 if !MMU
1190 source "arch/arm/Kconfig-nommu"
1191 endif
1192
1193 config ARM_ERRATA_326103
1194         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1195         depends on CPU_V6
1196         help
1197           Executing a SWP instruction to read-only memory does not set bit 11
1198           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1199           treat the access as a read, preventing a COW from occurring and
1200           causing the faulting task to livelock.
1201
1202 config ARM_ERRATA_411920
1203         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1204         depends on CPU_V6 || CPU_V6K
1205         help
1206           Invalidation of the Instruction Cache operation can
1207           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1208           It does not affect the MPCore. This option enables the ARM Ltd.
1209           recommended workaround.
1210
1211 config ARM_ERRATA_430973
1212         bool "ARM errata: Stale prediction on replaced interworking branch"
1213         depends on CPU_V7
1214         help
1215           This option enables the workaround for the 430973 Cortex-A8
1216           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1217           interworking branch is replaced with another code sequence at the
1218           same virtual address, whether due to self-modifying code or virtual
1219           to physical address re-mapping, Cortex-A8 does not recover from the
1220           stale interworking branch prediction. This results in Cortex-A8
1221           executing the new code sequence in the incorrect ARM or Thumb state.
1222           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1223           and also flushes the branch target cache at every context switch.
1224           Note that setting specific bits in the ACTLR register may not be
1225           available in non-secure mode.
1226
1227 config ARM_ERRATA_458693
1228         bool "ARM errata: Processor deadlock when a false hazard is created"
1229         depends on CPU_V7
1230         help
1231           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1232           erratum. For very specific sequences of memory operations, it is
1233           possible for a hazard condition intended for a cache line to instead
1234           be incorrectly associated with a different cache line. This false
1235           hazard might then cause a processor deadlock. The workaround enables
1236           the L1 caching of the NEON accesses and disables the PLD instruction
1237           in the ACTLR register. Note that setting specific bits in the ACTLR
1238           register may not be available in non-secure mode.
1239
1240 config ARM_ERRATA_460075
1241         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1242         depends on CPU_V7
1243         help
1244           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1245           erratum. Any asynchronous access to the L2 cache may encounter a
1246           situation in which recent store transactions to the L2 cache are lost
1247           and overwritten with stale memory contents from external memory. The
1248           workaround disables the write-allocate mode for the L2 cache via the
1249           ACTLR register. Note that setting specific bits in the ACTLR register
1250           may not be available in non-secure mode.
1251
1252 config ARM_ERRATA_742230
1253         bool "ARM errata: DMB operation may be faulty"
1254         depends on CPU_V7 && SMP
1255         help
1256           This option enables the workaround for the 742230 Cortex-A9
1257           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1258           between two write operations may not ensure the correct visibility
1259           ordering of the two writes. This workaround sets a specific bit in
1260           the diagnostic register of the Cortex-A9 which causes the DMB
1261           instruction to behave as a DSB, ensuring the correct behaviour of
1262           the two writes.
1263
1264 config ARM_ERRATA_742231
1265         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1266         depends on CPU_V7 && SMP
1267         help
1268           This option enables the workaround for the 742231 Cortex-A9
1269           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1270           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1271           accessing some data located in the same cache line, may get corrupted
1272           data due to bad handling of the address hazard when the line gets
1273           replaced from one of the CPUs at the same time as another CPU is
1274           accessing it. This workaround sets specific bits in the diagnostic
1275           register of the Cortex-A9 which reduces the linefill issuing
1276           capabilities of the processor.
1277
1278 config PL310_ERRATA_588369
1279         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1280         depends on CACHE_L2X0
1281         help
1282            The PL310 L2 cache controller implements three types of Clean &
1283            Invalidate maintenance operations: by Physical Address
1284            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1285            They are architecturally defined to behave as the execution of a
1286            clean operation followed immediately by an invalidate operation,
1287            both performing to the same memory location. This functionality
1288            is not correctly implemented in PL310 as clean lines are not
1289            invalidated as a result of these operations.
1290
1291 config ARM_ERRATA_720789
1292         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1293         depends on CPU_V7
1294         help
1295           This option enables the workaround for the 720789 Cortex-A9 (prior to
1296           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1297           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1298           As a consequence of this erratum, some TLB entries which should be
1299           invalidated are not, resulting in an incoherency in the system page
1300           tables. The workaround changes the TLB flushing routines to invalidate
1301           entries regardless of the ASID.
1302
1303 config PL310_ERRATA_727915
1304         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1305         depends on CACHE_L2X0
1306         help
1307           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1308           operation (offset 0x7FC). This operation runs in background so that
1309           PL310 can handle normal accesses while it is in progress. Under very
1310           rare circumstances, due to this erratum, write data can be lost when
1311           PL310 treats a cacheable write transaction during a Clean &
1312           Invalidate by Way operation.
1313
1314 config ARM_ERRATA_743622
1315         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1316         depends on CPU_V7
1317         help
1318           This option enables the workaround for the 743622 Cortex-A9
1319           (r2p*) erratum. Under very rare conditions, a faulty
1320           optimisation in the Cortex-A9 Store Buffer may lead to data
1321           corruption. This workaround sets a specific bit in the diagnostic
1322           register of the Cortex-A9 which disables the Store Buffer
1323           optimisation, preventing the defect from occurring. This has no
1324           visible impact on the overall performance or power consumption of the
1325           processor.
1326
1327 config ARM_ERRATA_751472
1328         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1329         depends on CPU_V7
1330         help
1331           This option enables the workaround for the 751472 Cortex-A9 (prior
1332           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1333           completion of a following broadcasted operation if the second
1334           operation is received by a CPU before the ICIALLUIS has completed,
1335           potentially leading to corrupted entries in the cache or TLB.
1336
1337 config PL310_ERRATA_753970
1338         bool "PL310 errata: cache sync operation may be faulty"
1339         depends on CACHE_PL310
1340         help
1341           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1342
1343           Under some condition the effect of cache sync operation on
1344           the store buffer still remains when the operation completes.
1345           This means that the store buffer is always asked to drain and
1346           this prevents it from merging any further writes. The workaround
1347           is to replace the normal offset of cache sync operation (0x730)
1348           by another offset targeting an unmapped PL310 register 0x740.
1349           This has the same effect as the cache sync operation: store buffer
1350           drain and waiting for all buffers empty.
1351
1352 config ARM_ERRATA_754322
1353         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1354         depends on CPU_V7
1355         help
1356           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1357           r3p*) erratum. A speculative memory access may cause a page table walk
1358           which starts prior to an ASID switch but completes afterwards. This
1359           can populate the micro-TLB with a stale entry which may be hit with
1360           the new ASID. This workaround places two dsb instructions in the mm
1361           switching code so that no page table walks can cross the ASID switch.
1362
1363 config ARM_ERRATA_754327
1364         bool "ARM errata: no automatic Store Buffer drain"
1365         depends on CPU_V7 && SMP
1366         help
1367           This option enables the workaround for the 754327 Cortex-A9 (prior to
1368           r2p0) erratum. The Store Buffer does not have any automatic draining
1369           mechanism and therefore a livelock may occur if an external agent
1370           continuously polls a memory location waiting to observe an update.
1371           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1372           written polling loops from denying visibility of updates to memory.
1373
1374 config ARM_ERRATA_364296
1375         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1376         depends on CPU_V6 && !SMP
1377         help
1378           This options enables the workaround for the 364296 ARM1136
1379           r0p2 erratum (possible cache data corruption with
1380           hit-under-miss enabled). It sets the undocumented bit 31 in
1381           the auxiliary control register and the FI bit in the control
1382           register, thus disabling hit-under-miss without putting the
1383           processor into full low interrupt latency mode. ARM11MPCore
1384           is not affected.
1385
1386 config ARM_ERRATA_764369
1387         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1388         depends on CPU_V7 && SMP
1389         help
1390           This option enables the workaround for erratum 764369
1391           affecting Cortex-A9 MPCore with two or more processors (all
1392           current revisions). Under certain timing circumstances, a data
1393           cache line maintenance operation by MVA targeting an Inner
1394           Shareable memory region may fail to proceed up to either the
1395           Point of Coherency or to the Point of Unification of the
1396           system. This workaround adds a DSB instruction before the
1397           relevant cache maintenance functions and sets a specific bit
1398           in the diagnostic control register of the SCU.
1399
1400 config PL310_ERRATA_769419
1401         bool "PL310 errata: no automatic Store Buffer drain"
1402         depends on CACHE_L2X0
1403         help
1404           On revisions of the PL310 prior to r3p2, the Store Buffer does
1405           not automatically drain. This can cause normal, non-cacheable
1406           writes to be retained when the memory system is idle, leading
1407           to suboptimal I/O performance for drivers using coherent DMA.
1408           This option adds a write barrier to the cpu_idle loop so that,
1409           on systems with an outer cache, the store buffer is drained
1410           explicitly.
1411
1412 config ARM_ERRATA_775420
1413        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1414        depends on CPU_V7
1415        help
1416          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1417          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1418          operation aborts with MMU exception, it might cause the processor
1419          to deadlock. This workaround puts DSB before executing ISB if
1420          an abort may occur on cache maintenance.
1421
1422 endmenu
1423
1424 source "arch/arm/common/Kconfig"
1425
1426 menu "Bus support"
1427
1428 config ARM_AMBA
1429         bool
1430
1431 config ISA
1432         bool
1433         help
1434           Find out whether you have ISA slots on your motherboard.  ISA is the
1435           name of a bus system, i.e. the way the CPU talks to the other stuff
1436           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1437           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1438           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1439
1440 # Select ISA DMA controller support
1441 config ISA_DMA
1442         bool
1443         select ISA_DMA_API
1444
1445 # Select ISA DMA interface
1446 config ISA_DMA_API
1447         bool
1448
1449 config PCI
1450         bool "PCI support" if MIGHT_HAVE_PCI
1451         help
1452           Find out whether you have a PCI motherboard. PCI is the name of a
1453           bus system, i.e. the way the CPU talks to the other stuff inside
1454           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1455           VESA. If you have PCI, say Y, otherwise N.
1456
1457 config PCI_DOMAINS
1458         bool
1459         depends on PCI
1460
1461 config PCI_NANOENGINE
1462         bool "BSE nanoEngine PCI support"
1463         depends on SA1100_NANOENGINE
1464         help
1465           Enable PCI on the BSE nanoEngine board.
1466
1467 config PCI_SYSCALL
1468         def_bool PCI
1469
1470 # Select the host bridge type
1471 config PCI_HOST_VIA82C505
1472         bool
1473         depends on PCI && ARCH_SHARK
1474         default y
1475
1476 config PCI_HOST_ITE8152
1477         bool
1478         depends on PCI && MACH_ARMCORE
1479         default y
1480         select DMABOUNCE
1481
1482 source "drivers/pci/Kconfig"
1483
1484 source "drivers/pcmcia/Kconfig"
1485
1486 endmenu
1487
1488 menu "Kernel Features"
1489
1490 config HAVE_SMP
1491         bool
1492         help
1493           This option should be selected by machines which have an SMP-
1494           capable CPU.
1495
1496           The only effect of this option is to make the SMP-related
1497           options available to the user for configuration.
1498
1499 config SMP
1500         bool "Symmetric Multi-Processing"
1501         depends on CPU_V6K || CPU_V7
1502         depends on GENERIC_CLOCKEVENTS
1503         depends on HAVE_SMP
1504         depends on MMU
1505         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1506         select USE_GENERIC_SMP_HELPERS
1507         help
1508           This enables support for systems with more than one CPU. If you have
1509           a system with only one CPU, like most personal computers, say N. If
1510           you have a system with more than one CPU, say Y.
1511
1512           If you say N here, the kernel will run on single and multiprocessor
1513           machines, but will use only one CPU of a multiprocessor machine. If
1514           you say Y here, the kernel will run on many, but not all, single
1515           processor machines. On a single processor machine, the kernel will
1516           run faster if you say N here.
1517
1518           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1519           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1520           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1521
1522           If you don't know what to do here, say N.
1523
1524 config SMP_ON_UP
1525         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1526         depends on EXPERIMENTAL
1527         depends on SMP && !XIP_KERNEL
1528         default y
1529         help
1530           SMP kernels contain instructions which fail on non-SMP processors.
1531           Enabling this option allows the kernel to modify itself to make
1532           these instructions safe.  Disabling it allows about 1K of space
1533           savings.
1534
1535           If you don't know what to do here, say Y.
1536
1537 config ARM_CPU_TOPOLOGY
1538         bool "Support cpu topology definition"
1539         depends on SMP && CPU_V7
1540         default y
1541         help
1542           Support ARM cpu topology definition. The MPIDR register defines
1543           affinity between processors which is then used to describe the cpu
1544           topology of an ARM System.
1545
1546 config SCHED_MC
1547         bool "Multi-core scheduler support"
1548         depends on ARM_CPU_TOPOLOGY
1549         help
1550           Multi-core scheduler support improves the CPU scheduler's decision
1551           making when dealing with multi-core CPU chips at a cost of slightly
1552           increased overhead in some places. If unsure say N here.
1553
1554 config SCHED_SMT
1555         bool "SMT scheduler support"
1556         depends on ARM_CPU_TOPOLOGY
1557         help
1558           Improves the CPU scheduler's decision making when dealing with
1559           MultiThreading at a cost of slightly increased overhead in some
1560           places. If unsure say N here.
1561
1562 config HAVE_ARM_SCU
1563         bool
1564         help
1565           This option enables support for the ARM system coherency unit
1566
1567 config ARM_ARCH_TIMER
1568         bool "Architected timer support"
1569         depends on CPU_V7
1570         help
1571           This option enables support for the ARM architected timer
1572
1573 config HAVE_ARM_TWD
1574         bool
1575         depends on SMP
1576         help
1577           This options enables support for the ARM timer and watchdog unit
1578
1579 choice
1580         prompt "Memory split"
1581         default VMSPLIT_3G
1582         help
1583           Select the desired split between kernel and user memory.
1584
1585           If you are not absolutely sure what you are doing, leave this
1586           option alone!
1587
1588         config VMSPLIT_3G
1589                 bool "3G/1G user/kernel split"
1590         config VMSPLIT_2G
1591                 bool "2G/2G user/kernel split"
1592         config VMSPLIT_1G
1593                 bool "1G/3G user/kernel split"
1594 endchoice
1595
1596 config PAGE_OFFSET
1597         hex
1598         default 0x40000000 if VMSPLIT_1G
1599         default 0x80000000 if VMSPLIT_2G
1600         default 0xC0000000
1601
1602 config NR_CPUS
1603         int "Maximum number of CPUs (2-32)"
1604         range 2 32
1605         depends on SMP
1606         default "4"
1607
1608 config HOTPLUG_CPU
1609         bool "Support for hot-pluggable CPUs"
1610         depends on SMP && HOTPLUG
1611         help
1612           Say Y here to experiment with turning CPUs off and on.  CPUs
1613           can be controlled through /sys/devices/system/cpu.
1614
1615 config LOCAL_TIMERS
1616         bool "Use local timer interrupts"
1617         depends on SMP
1618         default y
1619         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1620         help
1621           Enable support for local timers on SMP platforms, rather then the
1622           legacy IPI broadcast method.  Local timers allows the system
1623           accounting to be spread across the timer interval, preventing a
1624           "thundering herd" at every timer tick.
1625
1626 config ARCH_NR_GPIO
1627         int
1628         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1629         default 355 if ARCH_U8500
1630         default 264 if MACH_H4700
1631         default 512 if SOC_OMAP5
1632         default 288 if ARCH_VT8500
1633         default 0
1634         help
1635           Maximum number of GPIOs in the system.
1636
1637           If unsure, leave the default value.
1638
1639 source kernel/Kconfig.preempt
1640
1641 config HZ
1642         int
1643         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1644                 ARCH_S5PV210 || ARCH_EXYNOS4
1645         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1646         default AT91_TIMER_HZ if ARCH_AT91
1647         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1648         default 100
1649
1650 config THUMB2_KERNEL
1651         bool "Compile the kernel in Thumb-2 mode"
1652         depends on CPU_V7 && !CPU_V6 && !CPU_V6K
1653         select AEABI
1654         select ARM_ASM_UNIFIED
1655         select ARM_UNWIND
1656         help
1657           By enabling this option, the kernel will be compiled in
1658           Thumb-2 mode. A compiler/assembler that understand the unified
1659           ARM-Thumb syntax is needed.
1660
1661           If unsure, say N.
1662
1663 config THUMB2_AVOID_R_ARM_THM_JUMP11
1664         bool "Work around buggy Thumb-2 short branch relocations in gas"
1665         depends on THUMB2_KERNEL && MODULES
1666         default y
1667         help
1668           Various binutils versions can resolve Thumb-2 branches to
1669           locally-defined, preemptible global symbols as short-range "b.n"
1670           branch instructions.
1671
1672           This is a problem, because there's no guarantee the final
1673           destination of the symbol, or any candidate locations for a
1674           trampoline, are within range of the branch.  For this reason, the
1675           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1676           relocation in modules at all, and it makes little sense to add
1677           support.
1678
1679           The symptom is that the kernel fails with an "unsupported
1680           relocation" error when loading some modules.
1681
1682           Until fixed tools are available, passing
1683           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1684           code which hits this problem, at the cost of a bit of extra runtime
1685           stack usage in some cases.
1686
1687           The problem is described in more detail at:
1688               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1689
1690           Only Thumb-2 kernels are affected.
1691
1692           Unless you are sure your tools don't have this problem, say Y.
1693
1694 config ARM_ASM_UNIFIED
1695         bool
1696
1697 config AEABI
1698         bool "Use the ARM EABI to compile the kernel"
1699         help
1700           This option allows for the kernel to be compiled using the latest
1701           ARM ABI (aka EABI).  This is only useful if you are using a user
1702           space environment that is also compiled with EABI.
1703
1704           Since there are major incompatibilities between the legacy ABI and
1705           EABI, especially with regard to structure member alignment, this
1706           option also changes the kernel syscall calling convention to
1707           disambiguate both ABIs and allow for backward compatibility support
1708           (selected with CONFIG_OABI_COMPAT).
1709
1710           To use this you need GCC version 4.0.0 or later.
1711
1712 config OABI_COMPAT
1713         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1714         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1715         default y
1716         help
1717           This option preserves the old syscall interface along with the
1718           new (ARM EABI) one. It also provides a compatibility layer to
1719           intercept syscalls that have structure arguments which layout
1720           in memory differs between the legacy ABI and the new ARM EABI
1721           (only for non "thumb" binaries). This option adds a tiny
1722           overhead to all syscalls and produces a slightly larger kernel.
1723           If you know you'll be using only pure EABI user space then you
1724           can say N here. If this option is not selected and you attempt
1725           to execute a legacy ABI binary then the result will be
1726           UNPREDICTABLE (in fact it can be predicted that it won't work
1727           at all). If in doubt say Y.
1728
1729 config ARCH_HAS_HOLES_MEMORYMODEL
1730         bool
1731
1732 config ARCH_SPARSEMEM_ENABLE
1733         bool
1734
1735 config ARCH_SPARSEMEM_DEFAULT
1736         def_bool ARCH_SPARSEMEM_ENABLE
1737
1738 config ARCH_SELECT_MEMORY_MODEL
1739         def_bool ARCH_SPARSEMEM_ENABLE
1740
1741 config HAVE_ARCH_PFN_VALID
1742         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1743
1744 config HIGHMEM
1745         bool "High Memory Support"
1746         depends on MMU
1747         help
1748           The address space of ARM processors is only 4 Gigabytes large
1749           and it has to accommodate user address space, kernel address
1750           space as well as some memory mapped IO. That means that, if you
1751           have a large amount of physical memory and/or IO, not all of the
1752           memory can be "permanently mapped" by the kernel. The physical
1753           memory that is not permanently mapped is called "high memory".
1754
1755           Depending on the selected kernel/user memory split, minimum
1756           vmalloc space and actual amount of RAM, you may not need this
1757           option which should result in a slightly faster kernel.
1758
1759           If unsure, say n.
1760
1761 config HIGHPTE
1762         bool "Allocate 2nd-level pagetables from highmem"
1763         depends on HIGHMEM
1764
1765 config HW_PERF_EVENTS
1766         bool "Enable hardware performance counter support for perf events"
1767         depends on PERF_EVENTS
1768         default y
1769         help
1770           Enable hardware performance counter support for perf events. If
1771           disabled, perf events will use software events only.
1772
1773 source "mm/Kconfig"
1774
1775 config FORCE_MAX_ZONEORDER
1776         int "Maximum zone order" if ARCH_SHMOBILE
1777         range 11 64 if ARCH_SHMOBILE
1778         default "12" if SOC_AM33XX
1779         default "9" if SA1111
1780         default "11"
1781         help
1782           The kernel memory allocator divides physically contiguous memory
1783           blocks into "zones", where each zone is a power of two number of
1784           pages.  This option selects the largest power of two that the kernel
1785           keeps in the memory allocator.  If you need to allocate very large
1786           blocks of physically contiguous memory, then you may need to
1787           increase this value.
1788
1789           This config option is actually maximum order plus one. For example,
1790           a value of 11 means that the largest free memory block is 2^10 pages.
1791
1792 config ALIGNMENT_TRAP
1793         bool
1794         depends on CPU_CP15_MMU
1795         default y if !ARCH_EBSA110
1796         select HAVE_PROC_CPU if PROC_FS
1797         help
1798           ARM processors cannot fetch/store information which is not
1799           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1800           address divisible by 4. On 32-bit ARM processors, these non-aligned
1801           fetch/store instructions will be emulated in software if you say
1802           here, which has a severe performance impact. This is necessary for
1803           correct operation of some network protocols. With an IP-only
1804           configuration it is safe to say N, otherwise say Y.
1805
1806 config UACCESS_WITH_MEMCPY
1807         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1808         depends on MMU
1809         default y if CPU_FEROCEON
1810         help
1811           Implement faster copy_to_user and clear_user methods for CPU
1812           cores where a 8-word STM instruction give significantly higher
1813           memory write throughput than a sequence of individual 32bit stores.
1814
1815           A possible side effect is a slight increase in scheduling latency
1816           between threads sharing the same address space if they invoke
1817           such copy operations with large buffers.
1818
1819           However, if the CPU data cache is using a write-allocate mode,
1820           this option is unlikely to provide any performance gain.
1821
1822 config SECCOMP
1823         bool
1824         prompt "Enable seccomp to safely compute untrusted bytecode"
1825         ---help---
1826           This kernel feature is useful for number crunching applications
1827           that may need to compute untrusted bytecode during their
1828           execution. By using pipes or other transports made available to
1829           the process as file descriptors supporting the read/write
1830           syscalls, it's possible to isolate those applications in
1831           their own address space using seccomp. Once seccomp is
1832           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1833           and the task is only allowed to execute a few safe syscalls
1834           defined by each seccomp mode.
1835
1836 config CC_STACKPROTECTOR
1837         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1838         depends on EXPERIMENTAL
1839         help
1840           This option turns on the -fstack-protector GCC feature. This
1841           feature puts, at the beginning of functions, a canary value on
1842           the stack just before the return address, and validates
1843           the value just before actually returning.  Stack based buffer
1844           overflows (that need to overwrite this return address) now also
1845           overwrite the canary, which gets detected and the attack is then
1846           neutralized via a kernel panic.
1847           This feature requires gcc version 4.2 or above.
1848
1849 config XEN_DOM0
1850         def_bool y
1851         depends on XEN
1852
1853 config XEN
1854         bool "Xen guest support on ARM (EXPERIMENTAL)"
1855         depends on EXPERIMENTAL && ARM && OF
1856         depends on CPU_V7 && !CPU_V6
1857         help
1858           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1859
1860 endmenu
1861
1862 menu "Boot options"
1863
1864 config USE_OF
1865         bool "Flattened Device Tree support"
1866         select IRQ_DOMAIN
1867         select OF
1868         select OF_EARLY_FLATTREE
1869         help
1870           Include support for flattened device tree machine descriptions.
1871
1872 config ATAGS
1873         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1874         default y
1875         help
1876           This is the traditional way of passing data to the kernel at boot
1877           time. If you are solely relying on the flattened device tree (or
1878           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1879           to remove ATAGS support from your kernel binary.  If unsure,
1880           leave this to y.
1881
1882 config DEPRECATED_PARAM_STRUCT
1883         bool "Provide old way to pass kernel parameters"
1884         depends on ATAGS
1885         help
1886           This was deprecated in 2001 and announced to live on for 5 years.
1887           Some old boot loaders still use this way.
1888
1889 # Compressed boot loader in ROM.  Yes, we really want to ask about
1890 # TEXT and BSS so we preserve their values in the config files.
1891 config ZBOOT_ROM_TEXT
1892         hex "Compressed ROM boot loader base address"
1893         default "0"
1894         help
1895           The physical address at which the ROM-able zImage is to be
1896           placed in the target.  Platforms which normally make use of
1897           ROM-able zImage formats normally set this to a suitable
1898           value in their defconfig file.
1899
1900           If ZBOOT_ROM is not enabled, this has no effect.
1901
1902 config ZBOOT_ROM_BSS
1903         hex "Compressed ROM boot loader BSS address"
1904         default "0"
1905         help
1906           The base address of an area of read/write memory in the target
1907           for the ROM-able zImage which must be available while the
1908           decompressor is running. It must be large enough to hold the
1909           entire decompressed kernel plus an additional 128 KiB.
1910           Platforms which normally make use of ROM-able zImage formats
1911           normally set this to a suitable value in their defconfig file.
1912
1913           If ZBOOT_ROM is not enabled, this has no effect.
1914
1915 config ZBOOT_ROM
1916         bool "Compressed boot loader in ROM/flash"
1917         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1918         help
1919           Say Y here if you intend to execute your compressed kernel image
1920           (zImage) directly from ROM or flash.  If unsure, say N.
1921
1922 choice
1923         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1924         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1925         default ZBOOT_ROM_NONE
1926         help
1927           Include experimental SD/MMC loading code in the ROM-able zImage.
1928           With this enabled it is possible to write the ROM-able zImage
1929           kernel image to an MMC or SD card and boot the kernel straight
1930           from the reset vector. At reset the processor Mask ROM will load
1931           the first part of the ROM-able zImage which in turn loads the
1932           rest the kernel image to RAM.
1933
1934 config ZBOOT_ROM_NONE
1935         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1936         help
1937           Do not load image from SD or MMC
1938
1939 config ZBOOT_ROM_MMCIF
1940         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1941         help
1942           Load image from MMCIF hardware block.
1943
1944 config ZBOOT_ROM_SH_MOBILE_SDHI
1945         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1946         help
1947           Load image from SDHI hardware block
1948
1949 endchoice
1950
1951 config ARM_APPENDED_DTB
1952         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1953         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1954         help
1955           With this option, the boot code will look for a device tree binary
1956           (DTB) appended to zImage
1957           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1958
1959           This is meant as a backward compatibility convenience for those
1960           systems with a bootloader that can't be upgraded to accommodate
1961           the documented boot protocol using a device tree.
1962
1963           Beware that there is very little in terms of protection against
1964           this option being confused by leftover garbage in memory that might
1965           look like a DTB header after a reboot if no actual DTB is appended
1966           to zImage.  Do not leave this option active in a production kernel
1967           if you don't intend to always append a DTB.  Proper passing of the
1968           location into r2 of a bootloader provided DTB is always preferable
1969           to this option.
1970
1971 config ARM_ATAG_DTB_COMPAT
1972         bool "Supplement the appended DTB with traditional ATAG information"
1973         depends on ARM_APPENDED_DTB
1974         help
1975           Some old bootloaders can't be updated to a DTB capable one, yet
1976           they provide ATAGs with memory configuration, the ramdisk address,
1977           the kernel cmdline string, etc.  Such information is dynamically
1978           provided by the bootloader and can't always be stored in a static
1979           DTB.  To allow a device tree enabled kernel to be used with such
1980           bootloaders, this option allows zImage to extract the information
1981           from the ATAG list and store it at run time into the appended DTB.
1982
1983 choice
1984         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
1985         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1986
1987 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
1988         bool "Use bootloader kernel arguments if available"
1989         help
1990           Uses the command-line options passed by the boot loader instead of
1991           the device tree bootargs property. If the boot loader doesn't provide
1992           any, the device tree bootargs property will be used.
1993
1994 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
1995         bool "Extend with bootloader kernel arguments"
1996         help
1997           The command-line arguments provided by the boot loader will be
1998           appended to the the device tree bootargs property.
1999
2000 endchoice
2001
2002 config CMDLINE
2003         string "Default kernel command string"
2004         default ""
2005         help
2006           On some architectures (EBSA110 and CATS), there is currently no way
2007           for the boot loader to pass arguments to the kernel. For these
2008           architectures, you should supply some command-line options at build
2009           time by entering them here. As a minimum, you should specify the
2010           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2011
2012 choice
2013         prompt "Kernel command line type" if CMDLINE != ""
2014         default CMDLINE_FROM_BOOTLOADER
2015         depends on ATAGS
2016
2017 config CMDLINE_FROM_BOOTLOADER
2018         bool "Use bootloader kernel arguments if available"
2019         help
2020           Uses the command-line options passed by the boot loader. If
2021           the boot loader doesn't provide any, the default kernel command
2022           string provided in CMDLINE will be used.
2023
2024 config CMDLINE_EXTEND
2025         bool "Extend bootloader kernel arguments"
2026         help
2027           The command-line arguments provided by the boot loader will be
2028           appended to the default kernel command string.
2029
2030 config CMDLINE_FORCE
2031         bool "Always use the default kernel command string"
2032         help
2033           Always use the default kernel command string, even if the boot
2034           loader passes other arguments to the kernel.
2035           This is useful if you cannot or don't want to change the
2036           command-line options your boot loader passes to the kernel.
2037 endchoice
2038
2039 config XIP_KERNEL
2040         bool "Kernel Execute-In-Place from ROM"
2041         depends on !ZBOOT_ROM && !ARM_LPAE && !ARCH_MULTIPLATFORM
2042         help
2043           Execute-In-Place allows the kernel to run from non-volatile storage
2044           directly addressable by the CPU, such as NOR flash. This saves RAM
2045           space since the text section of the kernel is not loaded from flash
2046           to RAM.  Read-write sections, such as the data section and stack,
2047           are still copied to RAM.  The XIP kernel is not compressed since
2048           it has to run directly from flash, so it will take more space to
2049           store it.  The flash address used to link the kernel object files,
2050           and for storing it, is configuration dependent. Therefore, if you
2051           say Y here, you must know the proper physical address where to
2052           store the kernel image depending on your own flash memory usage.
2053
2054           Also note that the make target becomes "make xipImage" rather than
2055           "make zImage" or "make Image".  The final kernel binary to put in
2056           ROM memory will be arch/arm/boot/xipImage.
2057
2058           If unsure, say N.
2059
2060 config XIP_PHYS_ADDR
2061         hex "XIP Kernel Physical Location"
2062         depends on XIP_KERNEL
2063         default "0x00080000"
2064         help
2065           This is the physical address in your flash memory the kernel will
2066           be linked for and stored to.  This address is dependent on your
2067           own flash usage.
2068
2069 config KEXEC
2070         bool "Kexec system call (EXPERIMENTAL)"
2071         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2072         help
2073           kexec is a system call that implements the ability to shutdown your
2074           current kernel, and to start another kernel.  It is like a reboot
2075           but it is independent of the system firmware.   And like a reboot
2076           you can start any kernel with it, not just Linux.
2077
2078           It is an ongoing process to be certain the hardware in a machine
2079           is properly shutdown, so do not be surprised if this code does not
2080           initially work for you.  It may help to enable device hotplugging
2081           support.
2082
2083 config ATAGS_PROC
2084         bool "Export atags in procfs"
2085         depends on ATAGS && KEXEC
2086         default y
2087         help
2088           Should the atags used to boot the kernel be exported in an "atags"
2089           file in procfs. Useful with kexec.
2090
2091 config CRASH_DUMP
2092         bool "Build kdump crash kernel (EXPERIMENTAL)"
2093         depends on EXPERIMENTAL
2094         help
2095           Generate crash dump after being started by kexec. This should
2096           be normally only set in special crash dump kernels which are
2097           loaded in the main kernel with kexec-tools into a specially
2098           reserved region and then later executed after a crash by
2099           kdump/kexec. The crash dump kernel must be compiled to a
2100           memory address not used by the main kernel
2101
2102           For more details see Documentation/kdump/kdump.txt
2103
2104 config AUTO_ZRELADDR
2105         bool "Auto calculation of the decompressed kernel image address"
2106         depends on !ZBOOT_ROM && !ARCH_U300
2107         help
2108           ZRELADDR is the physical address where the decompressed kernel
2109           image will be placed. If AUTO_ZRELADDR is selected, the address
2110           will be determined at run-time by masking the current IP with
2111           0xf8000000. This assumes the zImage being placed in the first 128MB
2112           from start of memory.
2113
2114 endmenu
2115
2116 menu "CPU Power Management"
2117
2118 if ARCH_HAS_CPUFREQ
2119
2120 source "drivers/cpufreq/Kconfig"
2121
2122 config CPU_FREQ_IMX
2123         tristate "CPUfreq driver for i.MX CPUs"
2124         depends on ARCH_MXC && CPU_FREQ
2125         select CPU_FREQ_TABLE
2126         help
2127           This enables the CPUfreq driver for i.MX CPUs.
2128
2129 config CPU_FREQ_SA1100
2130         bool
2131
2132 config CPU_FREQ_SA1110
2133         bool
2134
2135 config CPU_FREQ_INTEGRATOR
2136         tristate "CPUfreq driver for ARM Integrator CPUs"
2137         depends on ARCH_INTEGRATOR && CPU_FREQ
2138         default y
2139         help
2140           This enables the CPUfreq driver for ARM Integrator CPUs.
2141
2142           For details, take a look at <file:Documentation/cpu-freq>.
2143
2144           If in doubt, say Y.
2145
2146 config CPU_FREQ_PXA
2147         bool
2148         depends on CPU_FREQ && ARCH_PXA && PXA25x
2149         default y
2150         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2151         select CPU_FREQ_TABLE
2152
2153 config CPU_FREQ_S3C
2154         bool
2155         help
2156           Internal configuration node for common cpufreq on Samsung SoC
2157
2158 config CPU_FREQ_S3C24XX
2159         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2160         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2161         select CPU_FREQ_S3C
2162         help
2163           This enables the CPUfreq driver for the Samsung S3C24XX family
2164           of CPUs.
2165
2166           For details, take a look at <file:Documentation/cpu-freq>.
2167
2168           If in doubt, say N.
2169
2170 config CPU_FREQ_S3C24XX_PLL
2171         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2172         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2173         help
2174           Compile in support for changing the PLL frequency from the
2175           S3C24XX series CPUfreq driver. The PLL takes time to settle
2176           after a frequency change, so by default it is not enabled.
2177
2178           This also means that the PLL tables for the selected CPU(s) will
2179           be built which may increase the size of the kernel image.
2180
2181 config CPU_FREQ_S3C24XX_DEBUG
2182         bool "Debug CPUfreq Samsung driver core"
2183         depends on CPU_FREQ_S3C24XX
2184         help
2185           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2186
2187 config CPU_FREQ_S3C24XX_IODEBUG
2188         bool "Debug CPUfreq Samsung driver IO timing"
2189         depends on CPU_FREQ_S3C24XX
2190         help
2191           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2192
2193 config CPU_FREQ_S3C24XX_DEBUGFS
2194         bool "Export debugfs for CPUFreq"
2195         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2196         help
2197           Export status information via debugfs.
2198
2199 endif
2200
2201 source "drivers/cpuidle/Kconfig"
2202
2203 endmenu
2204
2205 menu "Floating point emulation"
2206
2207 comment "At least one emulation must be selected"
2208
2209 config FPE_NWFPE
2210         bool "NWFPE math emulation"
2211         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2212         ---help---
2213           Say Y to include the NWFPE floating point emulator in the kernel.
2214           This is necessary to run most binaries. Linux does not currently
2215           support floating point hardware so you need to say Y here even if
2216           your machine has an FPA or floating point co-processor podule.
2217
2218           You may say N here if you are going to load the Acorn FPEmulator
2219           early in the bootup.
2220
2221 config FPE_NWFPE_XP
2222         bool "Support extended precision"
2223         depends on FPE_NWFPE
2224         help
2225           Say Y to include 80-bit support in the kernel floating-point
2226           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2227           Note that gcc does not generate 80-bit operations by default,
2228           so in most cases this option only enlarges the size of the
2229           floating point emulator without any good reason.
2230
2231           You almost surely want to say N here.
2232
2233 config FPE_FASTFPE
2234         bool "FastFPE math emulation (EXPERIMENTAL)"
2235         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2236         ---help---
2237           Say Y here to include the FAST floating point emulator in the kernel.
2238           This is an experimental much faster emulator which now also has full
2239           precision for the mantissa.  It does not support any exceptions.
2240           It is very simple, and approximately 3-6 times faster than NWFPE.
2241
2242           It should be sufficient for most programs.  It may be not suitable
2243           for scientific calculations, but you have to check this for yourself.
2244           If you do not feel you need a faster FP emulation you should better
2245           choose NWFPE.
2246
2247 config VFP
2248         bool "VFP-format floating point maths"
2249         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2250         help
2251           Say Y to include VFP support code in the kernel. This is needed
2252           if your hardware includes a VFP unit.
2253
2254           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2255           release notes and additional status information.
2256
2257           Say N if your target does not have VFP hardware.
2258
2259 config VFPv3
2260         bool
2261         depends on VFP
2262         default y if CPU_V7
2263
2264 config NEON
2265         bool "Advanced SIMD (NEON) Extension support"
2266         depends on VFPv3 && CPU_V7
2267         help
2268           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2269           Extension.
2270
2271 endmenu
2272
2273 menu "Userspace binary formats"
2274
2275 source "fs/Kconfig.binfmt"
2276
2277 config ARTHUR
2278         tristate "RISC OS personality"
2279         depends on !AEABI
2280         help
2281           Say Y here to include the kernel code necessary if you want to run
2282           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2283           experimental; if this sounds frightening, say N and sleep in peace.
2284           You can also say M here to compile this support as a module (which
2285           will be called arthur).
2286
2287 endmenu
2288
2289 menu "Power management options"
2290
2291 source "kernel/power/Kconfig"
2292
2293 config ARCH_SUSPEND_POSSIBLE
2294         depends on !ARCH_S5PC100
2295         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2296                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2297         def_bool y
2298
2299 config ARM_CPU_SUSPEND
2300         def_bool PM_SLEEP
2301
2302 endmenu
2303
2304 source "net/Kconfig"
2305
2306 source "drivers/Kconfig"
2307
2308 source "fs/Kconfig"
2309
2310 source "arch/arm/Kconfig.debug"
2311
2312 source "security/Kconfig"
2313
2314 source "crypto/Kconfig"
2315
2316 source "lib/Kconfig"