]> rtime.felk.cvut.cz Git - fpga/rpi-motor-control.git/blob - pmsm-control/syn.tcl
oprava cesty interpreteru
[fpga/rpi-motor-control.git] / pmsm-control / syn.tcl
1 # synplify_pro -licensetype synplifypro_actel -batch syn.tcl
2
3 project -new rpi_mc_simple_dc
4 impl -name syn0
5
6 #add_file pll50to200.vhd
7 add_file util.vhdl
8
9 # top-level
10 add_file rpi_mc_simple_dc.vhdl
11 #add_file rpi_mc_simple_dc.sdc
12
13 set_option -technology IGLOO
14 set_option -part AGL250V5
15 set_option -package VQFP100
16 set_option -speed_grade std
17
18 set_option -frequency 40.0
19
20 project -run
21 project -save