Included support for PiMX1 board with SJA1000 on MX_DIS1 expansion board.
authorppisa <ppisa>
Tue, 25 Oct 2005 17:59:09 +0000 (17:59 +0000)
committerppisa <ppisa>
Tue, 25 Oct 2005 17:59:09 +0000 (17:59 +0000)
lincan/src/Makefile.omk
lincan/src/boardlist.c
lincan/src/pimx1.c [new file with mode: 0644]

index b452ff8..c09a15b 100644 (file)
@@ -2,7 +2,7 @@ lincan_cards_NAMES = pip pccan smartcan nsi cc_can104 ems_cpcpci \
                pc_i03 pcm3680 aim104 m437 pcccan ssv bfadcan pikronisa eb8245 \
                kv_pcican msmcan oscar adlink7841 unican virtual template
 
-lincan_morecards_NAMES = hms30c7202_can ns_dev_can ipci165
+lincan_morecards_NAMES = hms30c7202_can ns_dev_can ipci165 pimx1
 
 default_CONFIG = CONFIG_OC_LINCAN=y CONFIG_OC_LINCANRTL=n CONFIG_OC_LINCANVME=n
 default_CONFIG += CONFIG_OC_LINCAN_PORTIO_ONLY=n CONFIG_OC_LINCAN_MEMIO_ONLY=n
index 1b0ddeb..56ab55d 100644 (file)
@@ -30,6 +30,7 @@ extern int pcccan_register(struct hwspecops_t *hwspecops);
 extern int ssv_register(struct hwspecops_t *hwspecops);
 extern int bfadcan_register(struct hwspecops_t *hwspecops);
 extern int pikronisa_register(struct hwspecops_t *hwspecops);
+extern int pimx1_register(struct hwspecops_t *hwspecops);
 extern int msmcan_register(struct hwspecops_t *hwspecops);
 extern int unican_register(struct hwspecops_t *hwspecops);
 extern int unican_pci_register(struct hwspecops_t *hwspecops);
@@ -104,6 +105,9 @@ const struct boardtype_t can_boardtypes[]={
     #ifdef CONFIG_OC_LINCAN_CARD_pikronisa
        {"pikronisa", pikronisa_register, 1},
     #endif
+    #ifdef CONFIG_OC_LINCAN_CARD_pimx1
+       {"pimx1", pimx1_register, 0},
+    #endif
     #ifdef CONFIG_OC_LINCAN_CARD_msmcan
        {"msmcan", msmcan_register, 1},
     #endif
diff --git a/lincan/src/pimx1.c b/lincan/src/pimx1.c
new file mode 100644 (file)
index 0000000..8486882
--- /dev/null
@@ -0,0 +1,315 @@
+/* pikronisa.c
+ * Linux CAN-bus device driver.
+ * Written by Arnaud Westenberg email:arnaud@wanadoo.nl
+ * Rewritten for new CAN queues by Pavel Pisa - OCERA team member
+ * email:pisa@cmp.felk.cvut.cz
+ * This software is released under the GPL-License.
+ * Version lincan-0.3  17 Jun 2004
+ */ 
+
+#include "../include/can.h"
+#include "../include/can_sysdep.h"
+#include "../include/main.h"
+#include "../include/sja1000p.h"
+#include <asm/arch/hardware.h>
+#include <asm/arch/imx-regs.h>
+
+#define EIM_CS1U __REG(IMX_EIM_BASE + 0x08)
+#define EIM_CS1L __REG(IMX_EIM_BASE + 0x0C)
+
+/*
+ * IO_RANGE is the io-memory range that gets reserved, please adjust according
+ * your hardware. Example: #define IO_RANGE 0x100 for i82527 chips or
+ * #define IO_RANGE 0x20 for sja1000 chips in basic CAN mode.
+ */
+#define PIMX1_CAN_IO_ADDRESS 0x12000000
+#define PIMX1_CAN_IO_RANGE   0x100
+#define PIMX1_CAN_IRQ        IRQ_GPIOB(17)
+#define PIMX1_CAN_RESET_ADDR 0x0
+#define NR_82527 0
+#define NR_SJA1000 1
+
+static can_spinlock_t pimx1_setup_hardware_lock=SPIN_LOCK_UNLOCKED;
+
+int pimx1_setup_hardware(struct candevice_t *candev)
+{
+       can_spin_irqflags_t flags;
+
+       can_spin_lock_irqsave(&pimx1_setup_hardware_lock,flags);
+       /* CNC=0; WSC=10-1; WWS=0; EDC=2; OEA=6; OEN=2; WEA=8; WEN=2 */
+       EIM_CS1U = 0x00000902;
+       EIM_CS1L = 0x82820903;
+       imx_gpio_mode(PA21_PF_A0);
+       /* Setup IRQ port as input */
+       imx_gpio_mode(GPIO_PORTB | GPIO_IN | GPIO_PUEN | GPIO_GPIO | 17);
+       /* Setup SJA1000 reset as ourput */
+       imx_gpio_mode(GPIO_PORTB | GPIO_OUT | GPIO_GPIO | 15);
+       DR(1) |= 1<<15;
+       can_spin_unlock_irqrestore(&pimx1_setup_hardware_lock,flags);
+
+        set_irq_type(PIMX1_CAN_IRQ, IRQT_LOW);
+
+       return 0;
+}
+
+
+/**
+ * pimx1_request_io: - reserve io or memory range for can board
+ * @candev: pointer to candevice/board which asks for io. Field @io_addr
+ *     of @candev is used in most cases to define start of the range
+ *
+ * The function pimx1_request_io() is used to reserve the io-memory. If your
+ * hardware uses a dedicated memory range as hardware control registers you
+ * will have to add the code to reserve this memory as well. 
+ * %IO_RANGE is the io-memory range that gets reserved, please adjust according
+ * your hardware. Example: #define IO_RANGE 0x100 for i82527 chips or
+ * #define IO_RANGE 0x20 for sja1000 chips in basic CAN mode.
+ * Return Value: The function returns zero on success or %-ENODEV on failure
+ * File: src/pikronisa.c
+ */
+int pimx1_request_io(struct candevice_t *candev)
+{
+        int remap_addr;
+
+       if(pimx1_setup_hardware(candev)<0){
+               CANMSG("PiMX1 board hardware setup failure\n");
+               return -ENODEV;
+       }
+       
+       if (!can_request_mem_region(candev->io_addr,PIMX1_CAN_IO_RANGE,DEVICE_NAME " - pimx1")) {
+               CANMSG("Unable to request IO-memory: 0x%lx\n",candev->io_addr);
+               return -ENODEV;
+       }
+       if ( !( remap_addr = (long) ioremap( candev->io_addr, PIMX1_CAN_IO_RANGE ) ) ) {
+               CANMSG("Unable to access I/O memory at: 0x%lx\n", candev->io_addr);
+               can_release_mem_region(candev->io_addr,PIMX1_CAN_IO_RANGE);
+               return -ENODEV;
+       }
+       can_base_addr_fixup(candev, remap_addr);
+       CANMSG("Registered IO-memory: 0x%lx - 0x%lx\n", candev->io_addr, candev->io_addr + PIMX1_CAN_IO_RANGE - 1);
+       return 0;
+}
+
+/**
+ * pimx1_elease_io - free reserved io memory range
+ * @candev: pointer to candevice/board which releases io
+ *
+ * The function pimx1_release_io() is used to free reserved io-memory.
+ * In case you have reserved more io memory, don't forget to free it here.
+ * IO_RANGE is the io-memory range that gets released, please adjust according
+ * your hardware. Example: #define IO_RANGE 0x100 for i82527 chips or
+ * #define IO_RANGE 0x20 for sja1000 chips in basic CAN mode.
+ * Return Value: The function always returns zero
+ * File: src/pikronisa.c
+ */
+int pimx1_release_io(struct candevice_t *candev)
+{
+       /* release I/O memory mapping */
+       iounmap((void*)candev->dev_base_addr);
+       can_release_mem_region(candev->io_addr,PIMX1_CAN_IO_RANGE);
+
+       return 0;
+}
+
+/**
+ * pimx1_write_register - Low level write register routine
+ * @data: data to be written
+ * @address: memory address to write to
+ *
+ * The function pimx1_write_register() is used to write to hardware registers
+ * on the CAN chip. You should only have to edit this function if your hardware
+ * uses some specific write process.
+ * Return Value: The function does not return a value
+ * File: src/pikronisa.c
+ */
+void pimx1_write_register(unsigned data, unsigned long address)
+{
+       /*DEBUGMSG("pimx1_write_register: addr=0x%lx data=0x%x",
+               address,data);*/
+       writeb(data,address);
+}
+
+/**
+ * pimx1_read_register - Low level read register routine
+ * @address: memory address to read from
+ *
+ * The function pimx1_read_register() is used to read from hardware registers
+ * on the CAN chip. You should only have to edit this function if your hardware
+ * uses some specific read process.
+ * Return Value: The function returns the value stored in @address
+ * File: src/pikronisa.c
+ */
+unsigned pimx1_read_register(unsigned long address)
+{
+       return readb(address);
+}
+
+/**
+ * pimx1_reset - hardware reset routine
+ * @candev: Pointer to candevice/board structure
+ *
+ * The function pimx1_reset() is used to give a hardware reset. This is 
+ * rather hardware specific so I haven't included example code. Don't forget to 
+ * check the reset status of the chip before returning.
+ * Return Value: The function returns zero on success or %-ENODEV on failure
+ * File: src/pikronisa.c
+ */
+int pimx1_reset(struct candevice_t *candev)
+{
+       int i;
+       struct canchip_t *chip=candev->chip[0];
+       unsigned cdr;
+       
+       pimx1_write_register(sjaMOD_RM, chip->chip_base_addr+SJAMOD);
+       udelay(1000);
+       
+       cdr=pimx1_read_register(chip->chip_base_addr+SJACDR);
+       pimx1_write_register(cdr|sjaCDR_PELICAN, chip->chip_base_addr+SJACDR);
+
+       pimx1_write_register(0, chip->chip_base_addr+SJAIER);
+
+       i=20;
+       pimx1_write_register(0, chip->chip_base_addr+SJAMOD);
+       while (pimx1_read_register(chip->chip_base_addr+SJAMOD)&sjaMOD_RM){
+               if(!i--) return -ENODEV;
+               udelay(1000);
+               pimx1_write_register(0, chip->chip_base_addr+SJAMOD);
+       }
+
+       cdr=pimx1_read_register(chip->chip_base_addr+SJACDR);
+       pimx1_write_register(cdr|sjaCDR_PELICAN, chip->chip_base_addr+SJACDR);
+
+       pimx1_write_register(0, chip->chip_base_addr+SJAIER);
+       
+       return 0;
+}
+
+/**
+ * pimx1_init_hw_data - Initialize hardware cards
+ * @candev: Pointer to candevice/board structure
+ *
+ * The function pimx1_init_hw_data() is used to initialize the hardware
+ * structure containing information about the installed CAN-board.
+ * %RESET_ADDR represents the io-address of the hardware reset register.
+ * %NR_82527 represents the number of intel 82527 chips on the board.
+ * %NR_SJA1000 represents the number of philips sja1000 chips on the board.
+ * The flags entry can currently only be %CANDEV_PROGRAMMABLE_IRQ to indicate that
+ * the hardware uses programmable interrupts.
+ * Return Value: The function always returns zero
+ * File: src/pikronisa.c
+ */
+int pimx1_init_hw_data(struct candevice_t *candev) 
+{
+       candev->res_addr=PIMX1_CAN_RESET_ADDR;
+       candev->io_addr=PIMX1_CAN_IO_ADDRESS;
+       candev->dev_base_addr=PIMX1_CAN_IO_ADDRESS;
+       candev->nr_82527_chips=0;
+       candev->nr_sja1000_chips=1;
+       candev->nr_all_chips=1;
+       candev->flags |= CANDEV_PROGRAMMABLE_IRQ*0;
+
+       return 0;
+}
+
+/**
+ * pimx1_init_chip_data - Initialize chips
+ * @candev: Pointer to candevice/board structure
+ * @chipnr: Number of the CAN chip on the hardware card
+ *
+ * The function pimx1_init_chip_data() is used to initialize the hardware
+ * structure containing information about the CAN chips.
+ * %CHIP_TYPE represents the type of CAN chip. %CHIP_TYPE can be "i82527" or
+ * "sja1000".
+ * The @chip_base_addr entry represents the start of the 'official' memory map
+ * of the installed chip. It's likely that this is the same as the @io_addr
+ * argument supplied at module loading time.
+ * The @clock entry holds the chip clock value in Hz.
+ * The entry @sja_cdr_reg holds hardware specific options for the Clock Divider
+ * register. Options defined in the %sja1000.h file:
+ * %sjaCDR_CLKOUT_MASK, %sjaCDR_CLK_OFF, %sjaCDR_RXINPEN, %sjaCDR_CBP, %sjaCDR_PELICAN
+ * The entry @sja_ocr_reg holds hardware specific options for the Output Control
+ * register. Options defined in the %sja1000.h file:
+ * %sjaOCR_MODE_BIPHASE, %sjaOCR_MODE_TEST, %sjaOCR_MODE_NORMAL, %sjaOCR_MODE_CLOCK,
+ * %sjaOCR_TX0_LH, %sjaOCR_TX1_ZZ.
+ * The entry @int_clk_reg holds hardware specific options for the Clock Out
+ * register. Options defined in the %i82527.h file:
+ * %iCLK_CD0, %iCLK_CD1, %iCLK_CD2, %iCLK_CD3, %iCLK_SL0, %iCLK_SL1.
+ * The entry @int_bus_reg holds hardware specific options for the Bus 
+ * Configuration register. Options defined in the %i82527.h file:
+ * %iBUS_DR0, %iBUS_DR1, %iBUS_DT1, %iBUS_POL, %iBUS_CBY.
+ * The entry @int_cpu_reg holds hardware specific options for the cpu interface
+ * register. Options defined in the %i82527.h file:
+ * %iCPU_CEN, %iCPU_MUX, %iCPU_SLP, %iCPU_PWD, %iCPU_DMC, %iCPU_DSC, %iCPU_RST.
+ * Return Value: The function always returns zero
+ * File: src/pikronisa.c
+ */
+int pimx1_init_chip_data(struct candevice_t *candev, int chipnr)
+{
+       /*sja1000_fill_chipspecops(candev->chip[chipnr]);*/
+       sja1000p_fill_chipspecops(candev->chip[chipnr]);
+
+       candev->chip[chipnr]->chip_base_addr=candev->io_addr;
+       candev->chip[chipnr]->chip_irq=PIMX1_CAN_IRQ;
+       candev->chip[chipnr]->clock = 24000000;
+       candev->chip[chipnr]->int_clk_reg = 0x0;
+       candev->chip[chipnr]->int_bus_reg = 0x0;
+       candev->chip[chipnr]->sja_cdr_reg = sjaCDR_CBP | sjaCDR_CLK_OFF;
+       candev->chip[chipnr]->sja_ocr_reg = sjaOCR_MODE_NORMAL | sjaOCR_TX0_LH;
+
+       return 0;
+}
+
+/**
+ * pimx1_init_obj_data - Initialize message buffers
+ * @chip: Pointer to chip specific structure
+ * @objnr: Number of the message buffer
+ *
+ * The function pimx1_init_obj_data() is used to initialize the hardware
+ * structure containing information about the different message objects on the
+ * CAN chip. In case of the sja1000 there's only one message object but on the
+ * i82527 chip there are 15.
+ * The code below is for a i82527 chip and initializes the object base addresses
+ * The entry @obj_base_addr represents the first memory address of the message 
+ * object. In case of the sja1000 @obj_base_addr is taken the same as the chips
+ * base address.
+ * Unless the hardware uses a segmented memory map, flags can be set zero.
+ * Return Value: The function always returns zero
+ * File: src/pikronisa.c
+ */
+int pimx1_init_obj_data(struct canchip_t *chip, int objnr)
+{
+       chip->msgobj[objnr]->obj_base_addr=chip->chip_base_addr;
+       return 0;
+}
+
+/**
+ * pimx1_program_irq - program interrupts
+ * @candev: Pointer to candevice/board structure
+ *
+ * The function pimx1_program_irq() is used for hardware that uses 
+ * programmable interrupts. If your hardware doesn't use programmable interrupts
+ * you should not set the @candevices_t->flags entry to %CANDEV_PROGRAMMABLE_IRQ and 
+ * leave this function unedited. Again this function is hardware specific so 
+ * there's no example code.
+ * Return value: The function returns zero on success or %-ENODEV on failure
+ * File: src/pikronisa.c
+ */
+int pimx1_program_irq(struct candevice_t *candev)
+{
+       return 0;
+}
+
+/* !!! Don't change this function !!! */
+int pimx1_register(struct hwspecops_t *hwspecops)
+{
+       hwspecops->request_io = pimx1_request_io;
+       hwspecops->release_io = pimx1_release_io;
+       hwspecops->reset = pimx1_reset;
+       hwspecops->init_hw_data = pimx1_init_hw_data;
+       hwspecops->init_chip_data = pimx1_init_chip_data;
+       hwspecops->init_obj_data = pimx1_init_obj_data;
+       hwspecops->write_register = pimx1_write_register;
+       hwspecops->read_register = pimx1_read_register;
+       hwspecops->program_irq = pimx1_program_irq;
+       return 0;
+}