]> rtime.felk.cvut.cz Git - can-eth-gw-linux.git/blob - arch/arm/plat-omap/include/plat/omap-serial.h
a531149823bbef3ff608606f45b544c5f633726e
[can-eth-gw-linux.git] / arch / arm / plat-omap / include / plat / omap-serial.h
1 /*
2  * Driver for OMAP-UART controller.
3  * Based on drivers/serial/8250.c
4  *
5  * Copyright (C) 2010 Texas Instruments.
6  *
7  * Authors:
8  *      Govindraj R     <govindraj.raja@ti.com>
9  *      Thara Gopinath  <thara@ti.com>
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation; either version 2 of the License, or
14  * (at your option) any later version.
15  */
16
17 #ifndef __OMAP_SERIAL_H__
18 #define __OMAP_SERIAL_H__
19
20 #include <linux/serial_core.h>
21 #include <linux/device.h>
22 #include <linux/pm_qos.h>
23
24 #include <plat/mux.h>
25
26 #define DRIVER_NAME     "omap_uart"
27
28 /*
29  * Use tty device name as ttyO, [O -> OMAP]
30  * in bootargs we specify as console=ttyO0 if uart1
31  * is used as console uart.
32  */
33 #define OMAP_SERIAL_NAME        "ttyO"
34
35 #define OMAP_MODE13X_SPEED      230400
36
37 #define OMAP_UART_SCR_TX_EMPTY  0x08
38
39 /* WER = 0x7F
40  * Enable module level wakeup in WER reg
41  */
42 #define OMAP_UART_WER_MOD_WKUP  0X7F
43
44 /* Enable XON/XOFF flow control on output */
45 #define OMAP_UART_SW_TX         0x8
46
47 /* Enable XON/XOFF flow control on input */
48 #define OMAP_UART_SW_RX         0x2
49
50 #define OMAP_UART_SYSC_RESET    0X07
51 #define OMAP_UART_TCR_TRIG      0X0F
52 #define OMAP_UART_SW_CLR        0XF0
53 #define OMAP_UART_FIFO_CLR      0X06
54
55 #define OMAP_UART_DMA_CH_FREE   -1
56
57 #define OMAP_MAX_HSUART_PORTS   4
58
59 #define MSR_SAVE_FLAGS          UART_MSR_ANY_DELTA
60
61 #define UART_ERRATA_i202_MDR1_ACCESS    BIT(0)
62 #define UART_ERRATA_i291_DMA_FORCEIDLE  BIT(1)
63
64 struct omap_uart_port_info {
65         bool                    dma_enabled;    /* To specify DMA Mode */
66         unsigned int            uartclk;        /* UART clock rate */
67         upf_t                   flags;          /* UPF_* flags */
68         unsigned int            dma_rx_buf_size;
69         unsigned int            dma_rx_timeout;
70         unsigned int            autosuspend_timeout;
71         unsigned int            dma_rx_poll_rate;
72         int                     DTR_gpio;
73         int                     DTR_inverted;
74         int                     DTR_present;
75
76         int (*get_context_loss_count)(struct device *);
77         void (*set_forceidle)(struct device *);
78         void (*set_noidle)(struct device *);
79         void (*enable_wakeup)(struct device *, bool);
80 };
81
82 struct uart_omap_dma {
83         u8                      uart_dma_tx;
84         u8                      uart_dma_rx;
85         int                     rx_dma_channel;
86         int                     tx_dma_channel;
87         dma_addr_t              rx_buf_dma_phys;
88         dma_addr_t              tx_buf_dma_phys;
89         unsigned int            uart_base;
90         /*
91          * Buffer for rx dma.It is not required for tx because the buffer
92          * comes from port structure.
93          */
94         unsigned char           *rx_buf;
95         unsigned int            prev_rx_dma_pos;
96         int                     tx_buf_size;
97         int                     tx_dma_used;
98         int                     rx_dma_used;
99         spinlock_t              tx_lock;
100         spinlock_t              rx_lock;
101         /* timer to poll activity on rx dma */
102         struct timer_list       rx_timer;
103         unsigned int            rx_buf_size;
104         unsigned int            rx_poll_rate;
105         unsigned int            rx_timeout;
106 };
107
108 #endif /* __OMAP_SERIAL_H__ */